Está en la página 1de 11

CANO GONZALES PABLO CIRCUITOS ANALOGICOS

"Año de la lucha contra la corrupción e impunidad"

UNIVERSIDAD NACIONAL JOSÉ FAUSTINO SÁNCHEZ CARRIÓN

AMPLIFICADOR DE ALIMENTACION
. COMUN JFET
FACULTAD DE INGENIERÍA INDUSTRIAL, SISTEMAS E
INFORMÁTICA
INGENIERÍA ELECTRÓNICA

DOCENTE:
PABLO CANO GONZALES
CURSO:

CIRCUITOS ANALÓGICOS
ALUMNO:
RAMOS SANTILLAN, IVAN
UTRILLA LOPEZ, JESUS ALEXANDER.

CICLO:
V
05-11-19
Amplificador de fuente común JFET

ING ELECTRONICA 1
CANO GONZALES PABLO CIRCUITOS ANALOGICOS

El amplificador JFET de fuente común utiliza transistores de efecto de campo de unión como su
dispositivo activo principal que ofrece características de alta impedancia de entrada

Los circuitos amplificadores de transistores, como el amplificador de emisor común, se fabrican


con transistores bipolares, pero también se pueden hacer amplificadores de señal pequeños con
transistores de efecto de campo. Estos dispositivos tienen la ventaja sobre los transistores
bipolares de tener una impedancia de entrada extremadamente alta junto con una salida de bajo
nivel de ruido, lo que los hace ideales para usar en circuitos de amplificador que tienen señales de
entrada muy pequeñas.

El diseño de un circuito amplificador basado en un transistor de efecto de campo de unión o


"JFET", (FET de canal N para este tutorial) o incluso un FET de silicio de óxido de metal o "MOSFET"
es exactamente el mismo principio que para el circuito de transistor bipolar utilizado para un
circuito amplificador Clase A que vimos en el tutorial anterior.

En primer lugar, es necesario encontrar un punto de reposo adecuado o "Q-point" para la


polarización correcta del circuito amplificador JFET con configuraciones de amplificador único de
fuente común (CS), drenaje común (CD) o seguidor de fuente (SF) y Common-gate (CG) disponible
para la mayoría de los dispositivos FET.

Estas tres configuraciones de amplificador JFET corresponden a las configuraciones de emisor


común, emisor seguidor y base común que utilizan transistores bipolares. En este tutorial sobre
amplificadores FET veremos el popular amplificador Common Source JFET ya que este es el diseño
de amplificador JFET más utilizado.

Considere la configuración del circuito del amplificador JFET de fuente común a continuación.

ING ELECTRONICA 2
CANO GONZALES PABLO CIRCUITOS ANALOGICOS

Objetivos de este capitulo

Una vez que hayas terminado este capítulo, serás capaz de:

 Medir las condiciones estáticas de un amplificador JFET.


 Determinar la ganancia de voltaje y la conductancia mutua de un amplificador JFET a partir
de mediciones de voltaje.
 Determinar los voltajes estáticos para un circuito dado de JFET.
 Identificar el propósito y magnitud de un capacitor de aislamiento de entrada.
 Calcular la ganancia de voltaje para un amplificador JFET.
 Deducir el efecto de las fallas de los circuitos en los voltajes estáticos.
 Diagnosticar fallas en un circuito amplificador JFET.

Ejercicio 7.1 condiciones estáticas

A diferencia del transistor de unión bipolar (BJT), el JFET requiere una polarización
desactivante para detener la conducción y no una polarización activante que le permita
conducir.

Esto permite que la propia corriente de drenaje del JFET genere una polarización
automática. Para que la polarización sea correcta, es necesario que la compuerta sea
negativa con respecto a la alimentación. Esto es lo mismo que si la alimentación fuera
positiva con respecto a la compuerta.

Por lo tanto, la compuerta puede drenarse mediante una resistencia y la alimentación se


puede hacer positiva mediante la corriente de drenaje que fluye en una resistencia
conectada entre la alimentación y la tierra. Por ejemplo, si la polarización compuerta-alim.
(Vgs) de -1 V con un valor particular de voltaje drenaje-alim (VDS) produce una corriente

ING ELECTRONICA 3
CANO GONZALES PABLO CIRCUITOS ANALOGICOS

de drenaje de 1 mA, la alimentación puede convertir a 1 V positivo por medio de una


1
resistencia de =1 KΩ
1 x 10−3
El valor de la resistencia de la compuerta puede ser muy alto, ya que no fluye corriente
hacia afuera de esta unión inversamente polarizada de muy alta impedancia.

 Inserta conectores entre los enchufes 7.8 y 7.9 y entre 7.10 y 7.11.
 Enciente las fuentes de alimentación del módulo.
 Ajusta al multímetro para medir voltajes de CD y conéctalo entre los enchufes
7.13(positivo) y 7.14(común)
 Ajusta la alimentación de CD variable a un voltaje de 10 V.
 Cambia la terminal positiva del multímetro del enchufe 7.13 al enchufe 7.12 para
supervisar el voltaje de drenaje.
 Primero observa el valor del voltaje de drenaje y anótalo en la siguiente tabla 7.1 y
después cambia el medidor a la alimentación (enchufe 7.6) y a la compuerta
(enchufe 7.5), midiendo los voltajes estáticos y anótalos en la tabla 7.1.

Voltaje de drenaje Voltaje de alim. Voltaje de compuerta


7.64 V 0.57 V 0.0 V

7.1a anota el valor de voltaje de drenaje.

ING ELECTRONICA 4
CANO GONZALES PABLO CIRCUITOS ANALOGICOS

El objetivo de diseño aquí era tener un voltaje de drenaje de aproximadamente la mitad


del voltaje de alimentación, para permitir que el circuito manejara el mayor cambio
posible de la salida.

Esto demanda una caída de aproximadamente 5 V a través de la resistencia de carga del


drenaje, correspondiente a una corriente de drenaje (Ids) de aproximadamente 1Ma.

Para obtener una corriente de drenaje de 1 mA se requiera un voltaje de polarización


(VGS) de aproximadamente 1 V.

Ejercicio 7.2 estabilidad de polarización

Hasta cierto punto, el circuito es auto estabilizador.

Si se reduce el voltaje de alimentación, se reduce el voltaje de drenaje. Esto tendría a


reducir la corriente de drenaje.

Sin embargo, el voltaje de alimentación también se reduce, lo que reduce la polarización


compuerta-alim, incrementando la corriente de drenaje, estabilizando el circuito.

 Inserta conectores entre los enchufes 7.8 y 7.9 y entre 7.10 y 7.11.
 Enciende las fuentes de alimentación del modulo.
 Ajusta el multímetro para leer el voltaje de CD y conéctalo a los enchufes 7.13
(positivo) y 7.14 (común).
 Ajusta la alimentación de CD variable a un voltaje de alimentación de 2 V.
 Cambia la terminal positiva del multímetro al enchufe 7.12.

 Primero observa el valor de voltaje de


drenaje y anótalo en la siguiente tabla 7.2 y después cambia el medidor a la
alimentación (enchufe 7.6) para medir su voltaje estático y anótalo en la tabla 7.2

ING ELECTRONICA 5
CANO GONZALES PABLO CIRCUITOS ANALOGICOS

Voltaje de alimentación 2V 4V 6V 8V 10 V 12 V
Voltaje de drenaje 0.53 V 1.75 V 3.67 V 5.67 V 7.64 V 9.61 V
Voltaje de alimentación 0.53 V 0.54 V 0.56 V 0.56 V 0.57 V 0.58 V

 En la cuadricula provista a continuación, traza la grafica de los voltajes de drenaje y de


alimentacion contra el voltaje de alimentacion.

Ejercicio 7.3 exitacion con señal alterna

Cuando se aplica una señal de voltaje alterno entre la compuerta y la alimentación, el


voltaje variable compuerta-alim. Provoca una corriente variable de drenaje. Esta fluye en la
resistencia de carga del drenaje, ocasionando que aparezca una señal de voltaje, que es mayor
que la señal de voltaje aplicada. Se produce una amplificación.

La resistencia de la alimentacion se encuentra en serie con la unión compuerta-alim. Y la señal de


voltaje que aparece a través de ella se opone a la señal de entrada, reduciendo la ganancia del
amplificador (retroalimentación negativa). En este caso, la ganancia de etapa del amplificador JFET
RD
AV
estaría dada por la formula 1
+ RS
gm
Donde RD es el valor de la resistencia de drenaje, gm es la conductancia mutua y RS es el valor de
la resistencia de la alimentación.

Un capacitor de desacoplamiento en paralelo con la resistencia de la alimentacion actuara como


un corto circuito para las señales alternas y mejorara la ganancia. Con el capacitor de
desacoplamiento en el circuito, RS se vuelve insignificante.

ING ELECTRONICA 6
CANO GONZALES PABLO CIRCUITOS ANALOGICOS

La ganancia de etapa del amplificador con el capacitor de desacoplamiento de la resistencia de la


alimentacion esta dada entonces por la formula AV =GM x RS .

 Inserta conectores entre los enchufes 7.2 y 7.5, 7.8 y 7.9 y entre 7.10 y 7.11.
 Enciende las fuentes de alimentacion del modulo.
 Ajusta al multímetro para medir voltaje de CD y conéctalo a los enchufes 7.13 (positivo) y
7.14 (negativo).
 Ajusta la alimentacion de CD variable para que de un voltaje de alimentacion de 10 V.
 Ajusta el generador de señales a onda seno de 1 KHz, con un ajuste de amplitud minima.
 Configura el osciloscopio de la siguiente manera:
Base de tiempo a 0.2 ms/div, selector de disparo a CA, operación de trazo dual.
Coloca el trazo del CH.1 dos divisores debajo de la parte superior de la pantalla.
Coloca el trazo del CH.2 dos divisores arriba de la parte inferior de la pantalla.
Ganancia del amplificador Y del CH1 a 1 V/div, entrada CA.
Ganancia del amplificador Y del CH2 a 2 V/div, entrada CA.
 Conecta el CH.1 del osciloscopio al 7.4 para supervisar la entrada al transistor y el CH.2 al
enchufe 7.12 para supervisar la salida.
 Aumenta la entrada (control de amplitud del generador de señales) hasta que la salida
distorsione y después regresala hasta que se haya eliminado lo peor de la distorsion.
 Observa la amplitud de la salida:

Salida máxima = 5 V p-p

 Cambia el ajuste de la ganancia del amplificador y del CH.1 del osciloscopio como sigue:

ING ELECTRONICA 7
CANO GONZALES PABLO CIRCUITOS ANALOGICOS

0.2 V/div, entrada CA.


Deja la ganancia del amplificador Y del CH.2 ajustada a 2 V/div, entrada de CA.
 Reduce la entrada (control de amplitud del generador de señales) a 400 mVp-p
 Observa la amplitud de señales de salida:

Señal de salida = 7.8 V p-p

7.3a calcula y anota la ganancia del amplificador.

 Inserta otro conector entre los enchufes 7.6 y 7.7 para introducir el capacitor de
desacoplamiento de la alimentacion, observando la pantalla del osciloscopio al hacerlo.

Nueva señal de salida = 9.2 V p-p

7.3b calcula y anota la ganancia del amplificador.

 Dibuja las ondas de los voltajes de entrada y salida, señalando cada onda con su voltaje
pico a pico.

ING ELECTRONICA 8
CANO GONZALES PABLO CIRCUITOS ANALOGICOS

CONCLUSIONES:
 Los transistores son unos elementos que han facilitado, en gran medida, el diseño
de circuitos electrónicos de reducido tamaño, gran versatilidad y facilidad de
control.
 Podemos decir que el surgimiento de los Diodos ha proporcionado un gran avance
a la ciencia no solo a la electrónica sino a la ciencia de forma general porque casi
todos equipos que tenemos en la actualidad funcionan con componentes
eléctricos y con presencia de transistores.

ING ELECTRONICA 9
CANO GONZALES PABLO CIRCUITOS ANALOGICOS

Evaluación del estudiante

1. El voltaje de la polarización compuerta-alim. (estático) es:


a) 0.9 V
b) 1.0 V
c) 1.3 V
d) 1.5 V
2. El voltaje estático de drenaje (a tierra) es:
a) 4.23 V
b) 5.23 V
c) 5.77 V
d) 6.77 V
3. El voltaje estático de compuerta (a tierra) es:
a) 0 V
b) 0.8 V
c) 1.0 V
d) 1.2 V
4. El valor de C1, comparado con un capacitor aislador para un circuito amplificador BJT
similar es:
a) Mucho menor.
b) El mismo.
c) Mayor.
d) Mucho mayor.
5. La razón del valor de C1 en el circuito JFET es:

ING ELECTRONICA 10
CANO GONZALES PABLO CIRCUITOS ANALOGICOS

a) El mismo rango de frecuencia requiere el mismo valor de capacitor de


desacoplamiento.
b) El rango de alta frecuencia siempre es menor para un JFET.
c) La impedancia de entrada del JFET es muy alta.
d) No se puede usar un capacitor electrolítico con un JFET.
6. Si la conductancia mutua (gm) es 2.3 mS, la ganancia de etapa será de:
a) 2.3
b) 4.3
c) 4.7
d) 10.8
7. Si el C2 de desacoplamiento de la alimentación fallara por circuito abierto, la ganancia de
la etapa cambiara a:
a) 2.8
b) 3.1
c) 4.3
d) 10.8

8. Si los voltajes estáticos medidos con respecto a tierra en condiciones de falla fueran VD=0
V, VG=0 V, VS=0 V, entonces, una falla probable seria:
a) Compuerta-alim. Del JFET en circ.ab.
b) Compuerta-alim. Del JFET en cortocircuito
c) R2 es circuito abierto.
d) R3 en circuito abierto.
9. Si los voltajes estáticos medidos con respecto a tierra en condiciones de falla fueran
normales, pero la ganancia fuera reducida, entonces una falla probable seria:
a) Compuerta-alim. Del JFET en circ.ab.
b) R3 en circuito abierto.
c) C2 en cortocircuito.
d) C2 en circuito abierto.
10. Si los voltajes estáticos medidos con respecto a tierra en condiciones de falla fueran
VD=10 V, VG=0 V, VS=0 V, entonces una falla probable seria.
a) Compuerta-alim. Del JFET en circ.ab
b) Alimentación del JFET en circuito abierto.
c) C2 en cortocircuito.
d) R3 en circuito abierto.

ING ELECTRONICA 11

También podría gustarte