Está en la página 1de 5

CIRCUITOS COMBINACIONALES

 OBJETIVOS
 Conocimiento del diagrama de tiempos.
 Conocimiento de flip flops jk con set y reset

* CONOCIMIENTOS PREVIOS

Biestable RS

Descripción

Cronograma del biestable RS.

Dispositivo de almacenamiento temporal de 2 estados (alto y bajo), cuyas entradas principales

permiten al ser activadas:

R: el borrado (reset en inglés), puesta a O ô nivel bajo de Ia salida.

S: el grabado (set en inglés), puesta a I o nivel alto de la salida

Si no se activa ninguna de las entradas, el biestable permanece en el estado que poseía tras Ia
última operación de borrado o grabado. En ningún caso deberían activarse ambas entradas a Ia
vez, ya que esto provoca que las salidas directa (Q) y negada (Q’) queden con el mismo valor: a
bajo, si el flip-flop esta construido con puertas NOR, o a alto, si está construido con puertas
NAND.

EI problema de que ambas salidas queden al mismo estado está en que al desactivar ambas
entradas no se podrá determinar el estado en el que quedaría Ia salida. Por eso, en las tablas
de verdad, la activación de ambas entradas se contempla como caso no deseado (N. D.).
Biestable RS (Set Reset) asíncrono Sólo posee las entradas R y S. Se compone internamente de
dos puertas lógicas NAND o NOR, según se muestra en la siguiente figura.
Biestables RS con puertas NOR (a), NAND (C) y sus símbolos normalizados respectivos (b) y (d)

Biestable RS (Set Reset) síncrono

Circuito Biestable RS síncrono a) y esquema normalizado b).

Además de las entradas R y S, posee una entrada C de sincronismo cuya misión es la de


permitir o no el cambio de estado del biestable. En la siguiente figura se muestra un ejemplo
de un biestable síncrono a partir de una asíncrona, junto con su esquema normalizado:

Su tabla de verdad es la siguiente:


EQUIPO

Los siguientes equipos son necesarios para realizar la experiencia:

1.- (2) Compuertas NAND

2.- (1) dip shiwch de 4

3.- Resistencias (4) de 1000, (3) 2200, y 1kO.

4.- (3) led

5.- Ne555

6.- Capacitor de lOnf y de lOOuf

7.- Potenciómetro de 50kO

8.- Fuente variable

9.- Cables de conexión


COMPONENTES COSTOS

7400(2) S/ 3.00

NE555 (1) S/ 0.80

DIPSWITCH(1) S/ 0.50

RESISTENCIAS (7) S/ 3.50

CAPACITORES (2) S/ 2.30

POTENCIOMETRO (1) S/ 2.00

LED(3) S/ 2.40

CABLES S/ 7.00

TOTAL S/ 21.50

CONCLUSION
EI flip flop jk se usa para memorizar información. Ya que cambia de un estado a otro variando
sus entradas. Para obtener una idea de cómo será el cambio de estados de las salidas se usa el
diagrama de tiempos usando una tabla de verdad y graficando los pulsos.
UNIVERSIDAD NACIONAL “SAN LUIS GONZAGA DE ICA”

CIRCUITOS DIGIALES II

LABORATORIO N°: 01

ALUMNO:

CEBALLOS QUISPE, Fernando José.

ICA-2017

También podría gustarte