Está en la página 1de 6

Universidad Juárez

Autónoma de Tabasco
División Académica de
Ciencias y Tecnologías de la
Información.

Materia:

Arquitectura de computadoras.

Tarea 18:
Conjunto de instrucciones del CPU.

Profesora:

Irene Sánchez Falconi.

Alumno:
Natividad López López

1
Cunduacán, Tabasco 09 de junio de 2020
Índice.

1.- Conjunto de instrucciones del CPU......................................................................3


2.- CISC (Complex Instruction Set Computer)..........................................................4
3.- RISC (Reduced Instruction Set Computer)..........................................................4
4.- SISC (Simple Instruction Set Computing)............................................................4
Referencias................................................................................................................6

2
Conjunto de instrucciones del CPU.

o Un conjunto de instrucciones es una especificación que detalla las


instrucciones que una unidad central de procesamiento puede entender y
ejecutar, o el conjunto de todos los comandos implementados por un
diseño particular de una CPU.

o El término describe los aspectos del procesador generalmente visibles


para un programador, incluyendo los tipos de datos nativos, las
instrucciones, los registros, la arquitectura de memoria y las
interrupciones, entre otros aspectos.

o Existen principalmente tres tipos: CISC (Complex Instruction Set


Computer), RISC (Reduced Instruction Set Computer) y SISC (Simple
Instruction Set Computing).

o La arquitectura del conjunto de instrucciones (ISA) se emplea a veces


para distinguir este conjunto de características de la microarquitectura,
que son los elementos y técnicas que se emplean para implementar el
conjunto de instrucciones.

3
CISC (Complex Instruction Set Computer).
RISC (Reduced Instruction Set Computer).
SISC (Simple Instruction Set Computing).

SISC.
Criterios. CISC. RISC.

Del inglés, Complex La idea de concebir un Es un tipo de


Instiuction Set procesador RISC arquitectura de
Computer, esta (Reduced Instruction Set microprocesadores
denominación se debe a Computer) es que cada orientada al
que se pueden ejecutar instrucción tenga la procesamiento de tareas
Descripción. instrucciones simples mayor cantidad de micro en paralelo.
MOV AX, BX operaciones solapadas
posibles, de modo que
la mayoría de ellas se
ejecute en un ciclo de
reloj.
Características.
Una instrucción En una arquitectura Esto se implementa
compleja utiliza varias RISC todas las mediante el uso de la
microinstrucciones y, instrucciones tienen el tecnología VLSI, que
por tanto, una unidad de mismo tamaño, lo que permite a múltiples
control para un set de facilita el funcionamiento dispositivos de bajo
instrucciones CISC del pipeline. costo que se utilicen
utiliza una ROM de conjuntamente para
microcódigo. Cada unidad de resolver un problema
ejecución está particular dividido en
Un set de instrucciones “cableada” para producir partes disjuntas.
CISC admite múltiples un resultado en relación
modos de obtención del con el código de
dato y, por lo tanto, un operación que recibe; La arquitectura RISC es
mismo verbo tendrá en por lo tanto, se un subconjunto del
el disminuye el tiempo de SISC, centrada en la
set tantas instrucciones ejecución, también velocidad de
distintas como modos beneficiado por no procesamiento gracias
de direccionamiento acceder a la ROM de al empleo de un
acepte el verbo. control. conjunto pequeño de
instrucciones.
El modelo de En los
arquitectura de microprocesadores No hallé más
computadora CISC de RISC todas las información de SISC.
conjunto de funciones y el control
instrucciones complejo, están “cableados", para
se caracteriza por tener lograr velocidad y
muchas instrucciones eficiencia máximas.

4
y permitir en
operaciones individuales Hay sólo dos
operaciones complejas instrucciones para
entre datos situados en acceder a memoria,
la memoria y/o en los Load y Store, que se
registros internos. utilizan para cargar la
gran cantidad de
Este tipo de arquitectura registros disponibles en
busca conseguir un esta arquitectura para
aumento de almacenar operandos.
prestaciones con base
en el incremento de la
complejidad de las Las instrucciones con
instrucciones. formatos fijos permiten
que los campos de
No puede ser códigos de operación y
modificada. de los registros que
No se altera por cortes contienen los operandos
de corriente. estén siempre
codificados en las
En esta memoria se mismas posiciones.
almacenan los valores
correspondientes a las Los diseños RISC
rutinas de arranque o tienden a utilizar un
inicio del sistema y a su modelo de arquitectura
configuración. Harvard.

5
Referencias:

Quiroga, P., 2010. Arquitectura De Computadoras. 1st ed. Argentina: Alfaomega.

Arquitectura interna y externa del microcontrolador. (s. f.). Recuperado 1 de junio de


2020, de
http://www.itq.edu.mx/carreras/IngElectronica/archivos_contenido/Apuntes
%20de%20materias/ETD1022_Microcontroladores/1_Arquitectura.pdf

También podría gustarte