Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Versión: 01
Manual de prácticas del
Página 12/21
Laboratorio de Diseño Digital y
Sección ISO 8.3
Sistemas Digitales
Fecha de
01 de agosto de 2019
emisión
Área/Departamento:
Facultad de Ingeniería
Departamento de electrónica
La impresión de este documento es una copia no controlada
Práctica 4
Multiplexores
12
2.1)Multiplexor de 4 entradas y una salida
Para poder realizar el diseño de un MUX 4:1, tenemos que empezar por medio de la tabla
de verdad queda de la siguiente manera:
𝐿0 𝐿1 S
0 0 𝐸0
0 1 𝐸1
1 0 𝐸2
1 1 𝐸3
Tabla 1.Tabla de verdad asociada a un multiplexor de 4 entradas y 1 salida.
El siguiente paso es poder desarrollar el mapa de Karnaugh a partir de la tabla de verdad
desarrollada.
𝐿 0 /𝐿1 0 1
0 𝐸0 𝐸2
1 𝐸1 𝐸3
𝑆 = 𝐸0 ̅̅̅
𝐿1 ̅̅̅
𝐿0 + 𝐸1 ̅̅̅
𝐿1 𝐿0 + 𝐸2 𝐿1 ̅̅̅
𝐿0 + 𝐸3 𝐿1 𝐿0
Figura 1. Mapa de Karnaugh para el MUX 4:1.
2.2)Demultiplexor de 1 entrada y 4 salidas.
Para poder realizar el diseño de un DEMUX 1:4, tenemos que empezar por medio de la
tabla de verdad queda de la siguiente manera:
𝑍0 𝑍1 𝑆0 𝑆1 𝑆2 𝑆3
0 0 𝐸0 0 0 0
0 1 0 𝐸1 0 0
1 0 0 0 𝐸2 0
1 1 0 0 0 𝐸3
Tabla 1.Tabla de verdad asociada a un demultiplexor de 1 entrada y 4 salidas.
El siguiente paso es poder desarrollar el mapa de Karnaugh a partir de la tabla de verdad
desarrollada.
𝑍1 /𝑍0 0 1
0 𝐸0
𝑆0 = 𝐸0 ̅̅̅
𝑍1 𝑍̅̅̅0
𝑍0 /𝑍1 0 1
1 𝐸1
𝑆1 = 𝐸1 ̅̅̅
𝑍1 𝑍0
𝑍0 /𝑍1 0 1
0 𝐸2
̅̅̅0
𝑆2 = 𝐸2 𝑍1 𝑍
𝑍0 /𝑍1 0 1
1 𝐸3
𝑆3 = 𝐸3 𝑍1 𝑍0
Figura 2. Mapas de Karnaugh para el DEMUX 1:4.
3)Circuito digital
Referencias: