Está en la página 1de 2

AMPLIFICADOR CON DEGENERACIÓN DE FUENTE

J. Pablo Jiménez De La Torre



retroalimentación del transistor, es decir, conectar mi
Resumen—El propósito de esta práctica es generar un compuesta “G” a la salida VD1, y comprobar que el transistor
amplificador con degeneración de fuente e identificar los polos de trabaja la zona de saturación (esto se da si: VGS>VTH, VDS>
baja y alta frecuencia. VGS-VTH).
e) Acoplar el amplificador y el generador de señales con un
Palabras clave—transistor NMOS, amplificador,
degeneraciones fuente, Divisor de voltaje.
capacitor CA.

I. INTRODUCCION

E L CIRCUITO AMPLIFICAR CON DEGENERACIÓN DE


FUENTE es llamado a sí por la implementación de R 3.
Este circuito por una parte sirve para amplificar y está en
función de VGS la amplificación de la señal, por otro lado
dependiendo donde se quiera poner V OUT se puede tener una
señal invertida o normal, ver Fig.4.
Fig.3 circuito amplificador con degeneración de fuente
Objetivos: Crear un circuito Amplificador MOS con
degeneración de fuente y determinar las bondades de este
circuito. III. RESULTADOS EXPERIMENTALES

II. DESARROLLO En la Fig.2A idealmente debería tener una relación R1=2R3,


El procedimiento a seguir en la presente práctica se lista a para tener un VD=1/2VDD, VS=1/4VDD; pero en base a resultados
no ideales y al no tener un VTH< VD-VS, utilice R1=R3=0.32kΩ.
continuación:
Para obtener de forma experimental VD=6.8V, VS=5.2V.
a) Primero identificar los pines del transistor 2N7000.
En la Fig.2B RA1=201.7kΩ, RA2=201.4kΩ, VD15.9V; nota el
valor de VD1 se debe aproximar lo más que se pueda a V D y
este voltaje me da la ganancia en el circuito, la Fig.3 es la
implementación de lazo abierto de la unión de los dos
circuitos anteriores pero en lazo abierto V D=7.6V, VS=4.4V.
Fig. 1. Transistor 2N7000 con sus pines Como se puede verificar los voltajes cambian a lazo abierto y
a lazo cerrado (contrariamente de forma ideal estos deben
b) construir el circuito Fig.2A en configuración diodo y permanecer iguales). Al final lo más importante es (V D-VS >
como divisor de voltaje usando una relación R1=2R3. 3V) en esta práctica.
El capacitor CA=10μF, este capacitor junto con el divisor de
A) B) voltaje de la Fig.2B formaran un filtro pasa altas donde
REQ=RA/2 por lo que se recomienda utilizar resistencias
grandes pasa que mi polo de baja frecuencia se acerque más a
los 0 Hz.
En esta práctica se buscaba tener una ganancia de 1 pero la
ganancia real fue de 0.97 de aquí que el polo de alta
frecuencia se encuentra donde atenúa -3db y la ganancia es
0.66, f0= 4.4MHz. Ver Fig.6.
Fig. 2 A) Circuito divisor de voltaje en configuración diodo.
B) Divisor de voltaje IV. CONCLUSIONES
c) construir un divisor de voltaje por donde se conecta V G, Este circuito sirve para amplificar una señal e invertirla si
en lazo abierto, cuidando que VD1 sea lo más cercano a VD del consideramos que VOUT está como se consideró en la Fig.3
pero si se considera en la posición de V 3 se tendrá una señal
Circuito anterior. Ver Fig.2B no inversora amplificada, la red de polarización sirve para
d) conectar los dos circuitos anteriores, abriendo el lazo de amplificar más o menos la señal según sea el valor a escoger y
la corriente está en función de R 1 por lo que también se puede

manipular cuanta corriente se desea entregar. También se debe
Documento creado en octubre 26, 2010.
J. Pablo Jiménez estudiante de la Universidad panamericana Campus considerar que este circuito tiene un polo de baja frecuencia
Guadalajara, Calzada Circunvalación Poniente #49, Col. Ciudad Granja, (para esta práctica teóricamente es 0.159Hz).
45010 Zapopan, Jalisco, (Tel.: (33) 1368-2200; e-mail:
0094008@up.edu.com.mx).
El equipo a utilizar en esta práctica es: osciloscopio-
TEKTRONIX TDS2002B, generador-BK PRECISION4040A, fuente-
BK PRECISION1626A.

TABLA I
BARRIDO GRUESO EN FRECUENCIA
F(Hz) Vin(V)t VOUT(V)t A
10 1.38 1.08 0.78
100 1.36 1.32 0.97
1k 1.38 1.32 0.95
10k 1.38 1.34 0.97
100k 1.38 1.32 0.95
1M 1.38 1.30 0.94
10M .960 .400 0.41
4.4M 1.20 .800 0.66
Fig.6 muestra mi polo f0=4.4MHz.

Fig. 4 muestra la ganancia de 0.97 a una frecuencia 10kHz, donde f<f 0,


también se puede apreciar como la señal esta invertida

Fig. 5 muestra la ganancia de 0.41 a una frecuencia 10MHz, donde f>f0.

También podría gustarte