Está en la página 1de 3

1

Practica 4: Compuertas Lógicas

Dennis Carlos Bautista, Luis Antonio Cordero, Ronal Oswaldo Galarza, Jonathan Andrés Ortiz, Daniel
Fernado Sarate

 tengan 1, 2, 4, 8, 16. Los “1”s deben estar adyacentes (no en


Abstract— In this practice, we will use Karnaugh's map method diagonal) y mientras más “1” tenga el grupo, mejor. La
to obtain the respective logical expressions where NAND, NOR función mejor simplificada es aquella que tiene el menor
and NOT logical gate checks are performed, to better understand número de grupos con el mayor número de “1” en cada grupo.
the operation and performance of the gates according to the type [2]
to be used, and thus understand the concept of zero and logical one
respectively.
Index Terms—Map, NAND, NOR and NOT

I. INTRODUCCION

En esta práctica se procederá a realizar el diseño de dos


circuitos, en sus variables de entradas ingresaremos dos
números binarios, para obtener como la salida la suma y la
resta, para ello emplearemos mapas de Karnaugh. Una vez
obtenida la simplificación booleana procederemos a
realizar el montaje del circuito con sus respectivas
compuertas lógicas. La información binaria se representa Ilustración 1. Representación del mapa. [1]
en un sistema digital por cantidades físicas denominadas
señales. Las señales eléctricas, como voltajes existen a
través del sistema digital en dos valores reconocibles y B. Compuertas Lógicas
representan una variable binaria igual a 1 o 0.
La lógica binaria con operaciones que toman un sentido lógico.
II. OBJETIVOS La manipulación de información binaria se hace por circuitos
 Diseñar y calcular circuitos usando mapas de lógicos que se denominan Compuertas Lógicas.
Karnaugh. Cada puerta lógica consiste en una red de dispositivos
 Comprobar el funcionamiento de los circuitos de interruptores que cumple las condiciones booleanas para el
aplicación. operador particular. Son esencialmente circuitos de
conmutación integrados en un Chip. Las compuertas son
bloques del Hardware que producen señales en binario 1 ó 0
III. MARCO TEÓRICO
cuando se satisfacen los requisitos de entrada lógica. [3]
A. Mapas de Karnaugh.

Son una herramienta muy utilizada para la simplificación de


circuitos lógicos. [1]Cuando se tiene una función lógica con su
tabla de verdad se puede implementar esa función. Este tiene 8
casillas que corresponden a 2n, donde n = 3 (número de
variables (A, B, C)). En el mapa de Karnaugh se han puesto
“1” en las casillas que corresponden a los valores de F = “1”
en la tabla de verdad. Tomar en cuenta la numeración de las
filas de la tabla de verdad y la numeración de las casillas. Para
proceder con la simplificación, se crean grupos de “1”s que
2

Ilustración 4. Tabla de verdad y símbolo compuerta OR. [2]

Ilustración 2. Compuertas Lógicas. [2]


 NOT: El circuito NOT es un inversor que invierte el

 AND: Cada compuerta tiene dos variables de entrada


llamadas A y B y una salida binaria designada por x.
Esta compuerta produce la multiplicación lógica
(AND): esto es: la salida es 1 si la entrada A y la
entrada B están ambas en el binario 1; de otra manera,
la salida es 0, condiciones que son especificadas en la
tabla de verdad de dicha compuerta. El símbolo de nivel lógico de una señal binaria. Produce el NOT, o
operación algebraico de la función AND es el mismo función complementaria. El símbolo algebraico
que el símbolo de la multiplicación de la aritmética utilizado para el complemento es una barra sobra el
ordinaria (*). Las compuertas AND pueden tener más símbolo de la variable binaria. Si la variable binaria
de dos entradas y por definición, la salida es 1 si todas posee un valor 0, la compuerta NOT cambia su
las entradas son 1. [2] estado al valor 1 y viceversa. El círculo pequeño en
la salida de un símbolo grafico de un inversor designa
un inversor lógico.

Ilustración 5 Tabla de verdad y símbolo de compuerta NOT. [2]

IV. BIBLIOGRAFÍA

[1] R. J. TOCCI, Sistemas Digitales: Pricipios y


Aplicaciones, Décima Edición, México: Editorial
Ilustración 3Tabla de verdad y símbolo de compuerta AND. [2] Prentice Hall, 2007.
[2] Anónimo, «Profesor Molina,» [En línea]. Available:
http://www.profesormolina.com.ar/electronica. [Último
 OR: La compuerta OR produce la función sumadora, acceso: 17 Diciembre 2019].
esto es, la salida es 1 si la entrada A o la entrada B o
ambas son 1; de otra manera, la salida es 0. El símbolo [3] Anónimo, «Electrónica Unicrom,» 11 Julio 2017. [En
algebraico de la función OR (+), es igual a la operación línea]. Available: https://unicrom.com/mapas-de-
de aritmética de suma. Las compuertas OR pueden karnaugh-simplificacion-de-funciones/. [Último acceso:
tener más de dos entradas y por definición la salida es 17 Diciembre 2019].
1 si cualquier entrada es 1. [2]

Ronal Galarza nacido el 11 de Enero de 1998, se graduo


en el colegio Fiscomisional “Rio Cenepa”, Canton
Gualaquiza, vive en Cuenca y estudia en la Universidad
Politécnica Salesiana sede Cuenca, sigue la carrera de
Ingeniería Mecánica Automotriz
3

Daniel Sárate nacido el 18 de Julio de 1998, graduado en


el colegio Técnico “Daniel Córdova Toral” de Cuenca,
vive en Cuenca y estudia en la Universidad Politécnica
Salesiana sede Cuenca, sigue la carrera de Ingeniería
Mecánica Automotriz.

Luis Cordero Sánchez nacido el 25 de Noviembre de


1997, se graduó en el colegio Particular "Nuestra
Familia" de Cuenca, vive en Cuenca y estudia en la
Universidad Politécnica Salesiana sede Cuenca, sigue la
carrera de Ingeniería Mecánica Aumotriz.

.
Jonnathan Ortiz nacido el 26 de agosto de 1998
graduado en la unidad educativa "Las Palmas" vive en
cuenca y estufia en la Universidad Politecnica
Salesiana, sigue la carrera de Ingenieria Mecanica
Automotriz

Dennis Bautista nacido el 19 de Mayo de 1997,


graduado en el colegio Técnico “Daniel Córdova
Toral” de Cuenca, vive en Cuenca y estudia en la
Universidad Politécnica Salesiana sede Cuenca,
sigue la carrera de Ingeniería Mecánica Automotriz.

También podría gustarte