Está en la página 1de 5

TRABAJO PREPARATORIO

Formatted: Spanish (Spain)


DEMOSTRACIÓN DE ALGUNOS TEOREMAS DEL ALGEBRA DE BOOLE Y
Field Code Changed
LAS CARACTERÍSTICAS ELÉCTRICAS DE LAS COMPUERTAS BÁSICAS
Field Code Changed
Marcelo Carvajal, Álvaro Tipanguano,
Laboratorio de Sistemas Digitales, Formatted: Normal
Escuela Politécnica Nacional, Facultad de ingeniería eléctrica y electrónica. Formatted: Not Small caps
Quito, Ecuador Formatted: Not Small caps
marcelo.carvajal@epn.edu.ec Formatted: Not Small caps
alvaro.tipanguano@epn.edu.ec
Formatted: List Paragraph, Numbered + Level: 1 +
Numbering Style: A, B, C, … + Start at: 1 + Alignment: Left +
Aligned at: 0.25" + Indent at: 0.5"
I. OBJETIVOS
Formatted: Indent: First line: 0.2", No bullets or numbering
A. Comprobar en forma práctica algunos de los F. Diseñe en base a interruptores (dip switch), diodos Formatted: Font: Italic
teoremas del algebra de Boole y aplicar el principio LED y resistencias, 5 circuitos que permitan obtener
el equivalente de las funciones AND, OR, NAND, Formatted: List Paragraph, Bulleted + Level: 1 + Aligned at:
de dualidad. 0.25" + Indent at: 0.5"
B. Analizar las compuertas básicas y su universalidad. NOR y NOT respectivamente.
Formatted: Indent: Left: 0.5", No bullets or numbering
C. Analizar los diferentes tipos de conmutación.
I.D. Analizar las características eléctricas de las Compuerta AND Formatted: List Paragraph, Bulleted + Level: 2 + Aligned at:
0.75" + Indent at: 1"
compuertas básicas
El circuito para un operador AND se obtiene Formatted: List Paragraph, Bulleted + Level: 1 + Aligned at:
conectando en serie dos interruptores y en donde el 0.25" + Indent at: 0.5"
II. EQUIPOS Y MATERIALES Led se enciende cuando los interruptores A y B Formatted: List Paragraph, Bulleted + Level: 2 + Aligned at:
están cerrados o en posición 1. 0.75" + Indent at: 1"
 Computadora: (Estos materiales y equipos se
proveen por el laboratorio) Formatted: Not Small caps
A B
 Fuente de voltaje variable R Formatted: Normal, Indent: Left: 0"
 Cada estudiante debe traer: 100
Formatted: Font: Italic
 1 Protoboard DC
12V LED
Formatted: List Paragraph, Numbered + Level: 1 +
 Cables para protoboard Numbering Style: A, B, C, … + Start at: 1 + Alignment: Left +
 Leds Aligned at: 0.25" + Indent at: 0.5"
 Dip switch Formatted: List Paragraph, Numbered + Level: 1 +
II. Demás elementos para armar los circuitos Numbering Style: A, B, C, … + Start at: 1 + Alignment: Left +
pedidos en el punto 3.5, 3.6, 3.7 y 3.8. Aligned at: 0.25" + Indent at: 0.5"
Formatted: Spanish (Spain)
III. PREGUNTAS. Formatted: Normal
Compuerta OR
Formatted: List Paragraph, Numbered + Level: 1 +
Consultar la definición, función lógica, símbolos, Numbering Style: A, B, C, … + Start at: 1 + Alignment: Left +
numeración de circuitos integrados y tablas de El circuito para un operador OR, el Led se enciende
Aligned at: 0.25" + Indent at: 0.5"
verdad de las compuertas lógicas: AND, OR, XOR, cuando cualquiera de los interruptores A y B están
en posición 1 o ambos cerrados. Formatted: Spanish (Spain)
NAND, NOR y XNOR, de dos entradas.
A. Formatted: Normal
A Formatted: Not Small caps
B R Formatted: Indent: First line: 0.2", No bullets or numbering
B. Presente un resumen sobre escalas de integración: 100
SSI, MSI, LSI, VLSI, UVLSI. Formatted: Not Small caps

DC Formatted: Not Small caps


12V LED
Formatted: Not Small caps
C. Consulte y describa las diferencias existentes entre
TTL y CMOS. Formatted: Font: Italic
Formatted: Indent: First line: 0.2", No bullets or numbering
D. 3.4. Consulte el esquema de conexión de un dip Formatted: Font: Italic
switch mediante pull-up y pull-down.
Formatted: Not Small caps
E. 3.5. Diseñe usando elementos normalizados Compuerta NOT Formatted: Not Small caps
(resistencias, dip switch) un circuito que permita Formatted: Not Small caps
observar el funcionamiento de un diodo LED. El circuito para un operador NOT esta definido para
un único interruptor A en donde si el Led se Formatted: Indent: First line: 0.2", No bullets or numbering
enciende el interruptor está en posición 0 o está Formatted: Spanish (Spain)
abierto.
Formatted: Normal
R
100

DC A
12V LED

Formatted: Font: Italic


Compuerta NAND
Formatted: Indent: Left: 0.5", No bullets or numbering
El circuito para un operador NAND se puede Formatted: Font: Not Italic
representar mediante dos interruptores en serie y un
G. Demostrar los siguientes teoremas de algebra de Formatted: Font: Italic
Led en paralelo, el Led se apaga cuando ambos
Boole y sus duales: combinación, Morgan, Formatted: Font: Italic
interruptores están cerrado o en la posición 1.
redundancia, absorción y consenso.
Formatted: Indent: Left: 0.5", No bullets or numbering
A B Teorema de DeMorgan Formatted: List Paragraph, Indent: Left: 0.5"
Formatted: Font: Cambria Math
̅̅̅̅̅
𝑋. 𝑌 = 𝑋̅ + 𝑌̅
R1 Formatted: Font: Cambria Math
C DC 22R
12V Demostración Tabular Formatted: Font: Cambria Math
o
LED Y X 𝑋̅ 𝑌̅ ̅̅̅̅
𝑋𝑌 𝑋̅ + 𝑌̅ Formatted: Font: Cambria Math
n
0 0 1 1 1 1 Formatted: Font: Cambria Math
ec
0 1 0 1 1 1
ti Formatted: Font: Times New Roman
1 0 1 0 1 1
v 1 1 0 0 0 0 Formatted: Spanish (Spain)
o AND
Formatted: List Paragraph, Numbered + Level: 1 +
Numbering Style: A, B, C, … + Start at: 1 + Alignment: Left +
En el circuito, un interruptor abierto significa 0 logico y
Aligned at: 0.25" + Indent at: 0.5"
un interruptor cerrado 1 logico, un LED apagago = 0
Teorema de Combinación Formatted: Font: (Default) Times New Roman, 10 pt,
logico y un LED encendido = 1 logico
Spanish (Spain)
𝑋 ⋅ 𝑌 + 𝑋 ⋅ 𝑌̅ = 𝑋 Formatted: Indent: Left: 0.25"
Formatted Table
Demostración
Formatted: Spanish (Spain)
𝑋(𝑌 + 𝑌̅) = 𝑋 (Prop. Asociativa) Formatted: Indent: Left: 0.5", No bullets or numbering
Formatted: Font: (Default) Times New Roman, 10 pt,
𝑋 = 𝑋 (Prop. Complemento) Spanish (Spain)
Formatted: Indent: Left: 1"
Formatted: Font: Italic
Compuerta NOR Teorema de Redundancia Formatted: Spanish (Spain)

El circuito para un operador NOR se puede Formatted: Left


𝑋 + 𝑋̅ ⋅ 𝑌 = 𝑋 + 𝑌
representar mediante 2 interruptores en paralelo con Formatted: English (United States)
un Led, el Led se enciende solamente cuando los Demostración Tabular Formatted: English (United States)
interruptores se encuentren abiertos o en la posición Y X 𝑋̅ 𝑋̅ 𝑌 𝑋 + 𝑋̅ ⋅ 𝑌 𝑋+𝑌 Formatted: English (United States)
0.
0 0 1 0 0 0
Formatted: Spanish (Spain)
0 1 0 0 1 1
A 1 0 1 1 1 1 Formatted: Normal
1 1 0 0 1 1 Formatted: Normal, No bullets or numbering
B Formatted: Font: Italic

LED Formatted: Font: Italic


R
Teorema de Absorción Formatted Table
100
DC Formatted: Font: Not Italic
12V 𝑋+𝑋⋅𝑌 =𝑋
Formatted: Font: Italic
Demostración Tabular
Y X 𝑋⋅𝑌 𝑋+𝑋⋅𝑌 𝑋 Formatted Table
0 0 0 0 0 Formatted: English (United States)
0 1 0 1 1
1 0 0 0 0
1 1 1 1 1
Formatted: Normal, Indent: Left: 0"

Teorema de Consenso Simplifique y exprese la función resultante solo con Formatted: Font: Italic
compuertas NAND.
𝑋 ⋅ 𝑌 + 𝑌 ⋅ 𝑍 + 𝑋̅ ⋅ 𝑍 = 𝑋 ⋅ 𝑌 + 𝑋̅ ⋅ 𝑍

Demostración Tabular
X Y Z 𝑋̅ 𝑋̅ 𝑌⋅𝑍 𝑋 𝑋⋅𝑌+𝑌 𝑋⋅𝑌 Formatted Table
⋅𝑍 ⋅𝑌 ⋅ 𝑍 + 𝑋̅ + 𝑋̅ ⋅ 𝑍
⋅𝑍
1 1 1 0 0 1 1 1 1
1 1 0 0 0 0 1 1 1
1 0 1 0 0 0 0 0 0
1 0 0 0 0 0 0 0 0
0 1 1 1 1 1 0 1 1
0 1 0 1 0 0 0 0 0
0 0 1 1 1 0 0 1 1
0 0 0 1 0 0 0 0 0 b) ~[(p v ~q) ^ q] v p

Simplificando
Las tablas anteriores son una forma valida de ~[p ^ q] v p
realizar la demostración de una igualdad booleana, ~p v ~q v p
ya que se analizan todas las posibles combinaciones V
de la variable de entrada. Formatted: Normal, Indent: Left: 0"

Simplifique y exprese la función resultante con


compuertas A – O – N.
Formatted: List Paragraph, Indent: Left: 0.5"
H. Dada las funciones:
Formatted: Normal, Indent: Left: 0.25", No bullets or
numbering
a) (~p v ~q) ^ ~(q v ~p)

Simplificando
[(~p v ~q) ^ ~q] ^ p
~q ^ p ≡ ̅ 𝐵⋅𝐴
Formatted: Normal, Indent: Left: 0"

Simplifique y exprese la función resultante con Simplifique y exprese la función resultante solo con
compuertas A – O – N. compuertas NOR.

Simplifique y exprese la función resultante solo con


compuertas NOR.
puertas se debe garantizar que el conjunto
funciones de manera correcta.
El numero de puertas que se pueden
conectar a la salida de otra esta
condicionado por las corrientes de entrada
y salida.

 Margen de ruido Formatted: Font: Italic


El ruido es el elemento más común que
hace que un circuito no funcione
correctamente.
Si se trabaja muy cerca de los voltajes de
entrada ViH y ViL puede que el ruido
impida el correcto funcionamiento del
circuito.

 Tiempo de Propagación Formatted: Font: Italic


Se define como el tiempo transcurrido Formatted: Bulleted + Level: 1 + Aligned at: 0.75" +
desde que la señal de entrada pasa por un Indent at: 1"
determinado valor hasta que la salida
reacciona a dicho valor.
Formatted: List Paragraph, Indent: Left: 1"
Simplifique y exprese la función resultante solo con  Disipación de potencia Formatted: Font: Italic
compuertas NAND. Cuando el número de integrados crecen en
numero la potencia del circuito también Formatted: Indent: Left: 0.5", No bullets or numbering
crece deteriorando el funcionamiento del
circuito.
Los circuitos digitales solucionan el
problema reduciendo la tensión de
alimentación al usar tecnologías de bajo
consumo como CMOS. Formatted: Normal, Indent: Left: 0"
Formatted: Indent: Left: 1"

A. Consulte las características de los circuitos Formatted: List Paragraph, Indent: Left: 0.5"
integrados: Tensión de alimentación, Tensión que Formatted: List Paragraph, Indent: Left: 0.5"
representa 1L y 0L, temperatura máxima de trabajo, IV. BIBLIOGRAFÍA.
Fan-out, margen de ruido, tiempo de propagación y
disipación de potencia. [1] Turmero Pablo. Circuitos integrados y Formatted: Spanish (Spain)
I.
familias lógicas. Recuperado de: Formatted: Indent: Left: 0.39", Hanging: 0.58"

 Tensión de alimentación´ https://www.monografias.com/trabajo Formatted: Spanish (Spain)


La tensión de los circuitos integrados es de s104/circuitos-integrados-y-familias- Formatted: Default Paragraph Font, Font: (Default) +Body
aproximadamente 5 [V], común en series logicas/circuitos-integrados-y-familias- (Calibri), 11 pt, Spanish (Spain)
TTL. Las puertas de alimentación CMOS logicas.shtml Formatted: Font: Italic
cuentan con un voltaje de alimentación
entre los 3 y 18 [V] [2] Novillo Carlos, Sistemas Digitales, Quito,
Por lo general: Escuela Politécnica Nacional, 2010
1 lógico → 5 [V]
0 lógico → 0 [V] III. Formatted: Spanish (Spain)
Formatted: Normal, Indent: Left: 0.39", Hanging: 0.58"
 Temperatura máxima de trabajo
El intervalo común de funcionamiento va IV.V. ANEXO Formatted: List Paragraph, Indent: Left: 1"
de 40’C a 85’C para CMOS y de 0’C a Formatted: Font: Italic
70’C para TTL
Formatted: List Paragraph, Indent: Left: 1"
 Fan out Formatted: Font: Italic
Hace referencia al número de entradas de
puertas que se pueden conectar a la salida
de otra. Cuando la salida de una compuerta
lógica se conectan varias entradas de otras
Formatted: Spanish (Spain)

También podría gustarte