Está en la página 1de 6

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

FACULTAD DE INGENIERÍA ELECTRÓNICA Y


ELÉCTRICA

TEMA:
INFORME al 100 % DEL LABORATORIO 6
PROFESOR:
Dr. ALARCÓN MATUTTI RUBÉN

CURSO:
LABORATORIO DE CIRCUITOS DIGITALES

ESTUDIANTE CÓDIGO

-CONDORI APAZA PAVEL EDUARDO 15190032

2018
1) HACER EL ANALISIS, ECUACION DE ESTADO Y EXPLICAR SU
FUNCIONAMIENTO.

Funcionamiento:
Este Flip Flop consta de 2 terminales R (reset) y S(set) que nos producirán un
estado Q y su complemento nQ.
Cuando tengamos R = 0 y S = 1 fijaremos el dato en Q (Q=1).
Cuando tengamos R = 1 y S = 1 obtendremos el estado anterior (memoria).
Cuando tengamos R = 1 y S = 0 se limpiará el bit en Q (Q=0).
Finalmente, el estado R = 0 y S = 0 no está definido (en este caso obtendremos
Q = 1 y nQ = 1).

Tabla:
S R Q(t) Q(t+1)

0 0 0 d

0 0 1 d

0 1 0 1

0 1 1 1

1 0 0 0

1 0 1 0

1 1 0 0

1 1 1 1
Implementación en DSCH:

Ecuación:

𝑄𝑡+1 = 𝑆̅𝑅 + 𝑄𝑡 𝑅

2) HACER EL ANALISIS, ECUACION DE ESTADO Y EXPLICAR SU


FUNCIONAMIENTO.
Funcionamiento:
El CLOCK debe estar en 1 para que el Flip Flop funcione y permita el paso de
los datos.
Cuando el DATO sea 0 se fijará en “Q” este mismo.
Cuando el DATO sea 1 se fijará en “Q” este mismo.

Ecuación de estado:
Q(t) D Q(t+1)

0 0 0

0 1 1

1 0 0

1 1 1

Ecuación:

𝑄=𝐷

Implementación en DSCH:
3) HACER EL ANALISIS, ECUACION DE ESTADO Y EXPLICAR SU
FUNCIONAMIENTO.

Funcionamiento:
El circuito mostrado es una aplicación del flip-flop de tipo D como un divisor de
frecuencia por 2. Aquí el terminal de salida invertida nQ se conecta directamente a la
entrada de datos D, dando al dispositivo “realimentación”.
Así los pulsos en la salida Q tienen exactamente la mitad de la frecuencia de entrada.

𝐶𝑙𝑜𝑐𝑘𝐷𝑖𝑣2 = 𝐶𝑙𝑜𝑐𝑘/2
Implementación:

También podría gustarte