Está en la página 1de 6

UNIVERSIDAD DE CONCEPCIN

FACULTAD DE INGENIERA
DEPARTAMENTO DE INGENIERA ELCTRICA

TAREA 6
ELECTRNICA(543208-1)

Alumno:
Fabin Andrs Rivera Norambuena

Docente:
Sr. Lautaro David Salazar Silva

21 DE JUNIO DEL 2017


Resumen

En esta tarea se nos pide disear un circuito con Amplificador Operacional (A.Op.) que
permita lo siguiente Vo = 5V1 + 10V2 + 3V3 5Va Vb 7Vc , donde V0 es nuestra salida y V1 ,
V2 , V3 , Va , Vb y Vc entradas. Adems se requiere verificar el diseo mediante simulacin uti-
lizando el software PSPICE con todas entradas iguales a 1, para lo cual utilice la versin PS-
PICE 16.0 en SO Windows 10. Finalmente se comprueba si se cumple la condicin R = R +
lo que es muy importante dentro del funcionamiento de un A.Op., dado que en la prcti-
ca necesitan corrientes de entrada muy pequeas por lo que i + = i y esto implica que las
resistencias equivalentes que ve la entrada inversora y la no inversora deben ser iguales.

1. Diseo

Nuestro diseo debe cumplir la relacin

Vo = 5V1 + 10V2 + 3V3 5Va Vb 7Vc

A partir de las ganancias de cada entrada podemos calcular el valor de Z , con Z = X Y 1,


donde X corresponden a las ganancias de la entrada no inversora e Y a las ganancias de la
entrada inversora. Por lo que nuestra condicin de diseo se puede expresar de la forma Vo =
Pn Pm
i =1 X i Vi + j =1 Y j V j .

Z = X Y 1
Z = 5 + 10 + 3 5 1 7 1
Z =4

El inters por calcular Z se debe a que su valor nos determinara que resistencia comodn o
auxiliar utilizaremos para lograr el equilibrio entre las resistencias equivalentes en cada entrada
del A.Op., gracias a nuestra tabla de diseo decidimos utilizar R y para este caso.

Cuadro 1: Tabla de diseo

Caso Z Ry Rx Ri Rj
Rf Rf Rf
I >0 Z
xi xj
R f Rf Rf
II <0 Z xi xj
Rf Rf
III =0 xi xj

1
Para efectos de diseo se escoge el valor de R f , en este caso consideramos R f = 120k por
lo tanto R y = 30k. Con el valor de R f podemos obtener el valor del resto de los elementos del
circuito.

R 1 = (120k/5) = 24k R a = (120k/5) = 24k


R 2 = (120k/10) = 12k R b = (120k/1) = 120k
R 3 = (120k/3) = 40k R c = (120k/7) = 17,14k

Figura 1: Diseo terico

En la figura ?? podemos observar nuestro diseo terico, se dice terico ya que hemos
considerado los valores tal cual nos arroj la teora, los cuales se pueden o no acercar a lo que
podemos adquirir en el comercio. El diseo esta compuesto slo por resistencias y un amplifica-
dor operacional ideal, notamos la presencia de una resistencia comodn en la entrada inversora,
esto debido al trabajo previamente realizado, adems de que las entradas son todas iguales a 1V ,
lo que tendr relevancia en la simulacin.

2. Simulacin

Para la siguiente simulacin he comprobado la existencia en el mercado de las resistencias


previamente obtenidos mediante el proceso terico, encontrando en el mercado gran parte de
las resistencias, a excepcin de R c que lo hemos aproximado a 18k, por lo que el diseo de la
figura ?? lo he modificado considerando los datos prcticos.

2
Figura 2: Diseo prctico

Figura 3: Voltaje salida simulacin 1

En la figura ?? podemos observar que el voltaje de salida es 5V , lo que comprueba la vali-


dez de nuestro diseo, ya que para entradas iguales a 1V

Vo = 5 + 10 + 3 5 1 7 = 5V

Es importante notar que la variacin de la resistencia R c no afect la salida, ya que nos dio
la misma salida esperada por el modelo terico.

3
En la figura ?? tenemos un diseo donde considero una resistencia de carga mayor, pa-
ra verificar de que manera afecta el funcionamiento de mi diseo el aumentarle la resistencia
de carga. En la figura 5 se observa que nuestra salida sigue siendo la misma, por lo que una
resistencia de carga mayor no afecta el funcionamiento de nuestro diseo.

Figura 4: Diseo prctico

Figura 5: Voltaje salida simulacin 2

Podemos concluir que el funcionamiento de un A.Op. no se ve afectado por la resistencia


de carga a la cual esta conectada la salida, an as debemos considerar que las condiciones de
la simulacin corresponden a un A.Op. ideal, con una impedancia interna muy alta lo que nos
otorga condiciones ideales de operacin.

4
3. R = R + ?

Para comprobar la relacin dada, realizare el calculo de resistencia equivalente en ambas


entradas del A.Op., para este caso slo tenemos resistencias en paralelos en ambos terminales
del A.Op.

1 1 1 1 1 1

= + + + +
R R a Rb Rc R f R y
1 1 1 1 1 1
= + + + +
R 24k 120k 17,14k 120k 30k
1 1

=
R 1,5009e 4

R = 6666,23

1 1 1 1
+
= + +
R R1 R2 R3
1 1 1 1
+
= + +
R 24k 12k 40k
1 1
+
=
R 1,5e 4
+
R = 6666,66
Se ve claramente que las resistencias son muy cercanas entre s, no son iguales por errores de
aproximacin, pero este hecho en la prctica es despreciable, ya que la condicin de resisten-
cias equivalentes iguales se cumple y se refleja en la obtencin de la salida que se esperaba
tericamente, por lo que el diseo funciona a la perfeccin.

También podría gustarte