Está en la página 1de 26

REALIZADO POR: JOSE AGUILAR

C.I. 11.592.018-SECCIN 3046


PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

PROYECTO # 1 (4.5)

Disee un circuito lgico cuya salida es ALTA slo cuando la mayora de las
entradas A, B y C son BAJAS.

TABLA DE LA VERDAD TABLA DE KARNAUGH

A B C X
C C
0 0 0 1 ABC
0 0 1 1 ABC AB 1 1
0 1 0 1 ABC AB 1 0
0 1 1 0
1 0 0 1 ABC AB 0 0
1 0 1 0 AB 1 0
1 1 0 0
1 1 1 0

X= ABC + ABC + ABC + ABC X= AB + AC + BC

SIMPLIFICACIN

CIRCUITO LOGICO

A
B X

C
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

PROYECTO # 2 (4.8)

La figura 4-42 muestra el diagrama de una alarma para automvil empleada para
detectar ciertas condiciones no deseables. Los tres interruptores se emplean para indicar el
estado en el que se encuentra la puerta del lado del conductor, el encendido y l os faros
respectivamente. Disee un circuito lgico con estos tres interruptores como entradas, de
manera que la alarma se active cuando se presenten cualquiera de las siguientes
condiciones:

Los faros estn prendidos mientras el encendido est apagado.

La puerta est abierta mientras el encendido est prendido.

A= Puerta, B= Encendido, C= Luces.


REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

TABLA DE LA VERDAD. SIMPLIFICACIN

A B C X
0 0 0 0 C C
0 0 1 1 ABC
AB 0 1
0 1 0 0
0 1 1 0 AB 0 0
1 0 0 0 AB 1 1
1 0 1 1 ABC
AB 0 1
1 1 0 1 ABC
1 1 1 1 ABC

X= AB + BC
X= ABC + ABC + ABC + ABC

CIRCUITO LOGICO

B X

C
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

DIAGRAMA DE CONEXIN
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

PROYECTO # 3 (4.25)

Cuatro tanques de gran capacidad de una planta qumica contien en diferentes


lquidos sometidos a calentamiento. Se utilizan sensores de nivel de lquido para detectar si
el nivel de los tanques A y B excede un nivel predeterminado. Los sensores de temperatura
de los tanques C y D detectan cuando la temperatura de est os tanques desciende de un
lmite prescrito. Suponga que las salidas A y B del sensor de nivel del liquido son BAJOS
cuando el nivel es satisfactorio y ALTOS cuando es demasiado alto. Asimismo, las salidas
C y D del sensor de temperatura son BAJAS cuando la temperatura es satisfactoria y
ALTAS cuando la temperatura es demasiado baja. Disee un circuito lgico que detecte
cuando el nivel del tanque A o B es muy alto al mismo tiempo que la temperatura ya sea en
el tanque C o en el D es muy baja.

TABLA DE LA VERDAD

A B C D X
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 1 ABCD
0 1 1 0 1 ABCD
0 1 1 1 1 ABCD
1 0 0 0 0
1 0 0 1 1 ABCD
1 0 1 0 1 ABCD
1 0 1 1 1 ABCD
1 1 0 0 0
1 1 0 1 1 ABCD
1 1 1 0 1 ABCD
1 1 1 1 1 ABCD
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

X = ABCD + ABCD + ABCD + ABCD + ABCD + ABCD + ABCD + ABCD + ABCD + ABCD

SIMPLIFICACIN

CD CD CD CD

AB 0 0 0 0
X= AB + BC + BD

AB 0 1 1 1

AB 0 1 1 1

AB 1 1 1 1

CIRCUITO LOGICO

B X

D
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

DIAGRAMA DE CONEXIN
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

PROYECTO # 4 (4.16)

La figura 4.44 muestra un contador BCD que produce una salida de 4 bits que representa el
cdigo BCD para el nmero de pulsos que se han aplicado en la entrada del contador. Por
ejemplo, despus de 4 pulsos, la salidas del contador son BCBA = 01002 = 410. El contador
se reajusta a 0000 2 despus del decimo pulso y comienza a contar de nuevo. En otras
palabras; las salidas DCBA nunca representarn un nmero mayor que 1001 2 = 910. Disee
el circuito lgico que produzca una salida en ALTO cada ve z que el valor de la cuenta sea
2, 3 9. Utilice el mapa de karnaugh y aproveche las condiciones no importa.
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

TABLA DE LA VERDAD SIMPLIFICACIN

D C B A X
0 0 0 0 0
0 0 0 1 0
0 0 1 0 1 DCBA AB AB AB AB
0 0 1 1 1 DCBA
0 1 0 0 0
0 1 0 1 0 DC 0 1 1 0
0 1 1 0 0
0 1 1 1 0 DC 0 0 0 0
1 0 0 0 0
1 0 0 1 1 DCBA DC X X X X
1 0 1 0 X
1 0 1 1 X
DC 0 X X 1
1 1 0 0 X
1 1 0 1 X
1 1 1 0 X
1 1 1 1 X
X= BC + BD + AD + DC

X= DCBA + DBCA + DBCA

CIRCUITO LOGICO

C X

A
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

DEAGRAMA DE CONEXIN
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

PROYECTO # 5 (4.26)

La figura 4-50 muestra el cruce de una autopista principal con un c amino de acceso
secundario. Se colocan sensores de deteccin de vehculos a lo largo de los carriles C y D
(camino principal) y en los carriles A y B (camino de acceso). Las salidas del sensor son
BAJAS (0) cuando no pasa ningn vehculo y ALTAS (1) cuando pasa algn vehculo. El
semforo del crucero se controlar de acuerdo con la siguiente lgica:

1. El semforo E-O estar en luz verde siempre que los carriles C y D estn ocupados.
2. El semforo E-O estar en luz verde siempre que ya sea C o D estn ocupados pero
A y B no lo estn.
3. El semforo N-S estar en luz verde siempre que los carriles A y B estn ocupados
pero C y D no lo estn.
4. El semforo N-S tambin estar en luz verde cuando A o B estn ocupados en tanto
que C y D no lo estn.
5. El semforo E-O estar en luz verde cuando no haya vehculos transitando.

Utilizando las salidas del sensor A, B, C y D como entradas, disee un circuito


lgico para controlar el semforo. Debe haber dos salidas N -S y E-O, que pasen a ALTO
cuando la luz correspondiente se p one verde. Simplifique el circuito lo ms que sea posible
y muestre todos los pasos.
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

TABLA DE LA VERDAD

Camino de Camino
acceso principal
A B C D E-O N -S
0 0 0 0 1 0
0 0 0 1 1 0
0 0 1 0 1 0 NOTA: prioridad de
0 0 1 1 1 0 paso al camino
0 1 0 0 0 1 principal.
0 1 0 1 1 0
0 1 1 0 1 0
0 1 1 1 1 0
1 0 0 0 0 1
1 0 0 1 1 0
1 0 1 0 1 0
1 0 1 1 1 0
1 1 0 0 0 1
1 1 0 1 1 0
1 1 1 0 1 0
1 1 1 1 1 0

E-O = ABCD + ABCD + ABCD + ABCD + ABCD +ABCD + ABCD + ABCD + ABCD

+ ABCD +ABCD
OBSERVACIN: Se tomo la salida N-S
para desarrollar el circuito lgico aplicndole
la simplificacin, esto se debe a que todas las
N-S = ABCD + ABCD + ABCD condiciones que no se cumple en la salida N -
S se cumplen en E-O, esto quiere decir que la
salida E-O es el negado de N-S.
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

NS = ABCD + ABCD + ABCD

CD CD CD CD
SALIDA N-S
SIMPLIFICACIN
AB 0 0 0 0

AB 1 0 0 0 NS = BCD + ACD

AB 1 0 0 0

AB 1 0 0 0

CIRCUITO LOGICO

A
N-S
B

C
E-O
D
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

DIAGRAMA DE CONEXIN
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

PROYECTO # 6 (4.17)

La figura 4-45 muestra cuatro interruptores que son parte de la circuitera de control
de una mquina copiadora. Los interruptores se encuentran en distintos puntos a lo largo
del camino que recorre el papel dentro de la mquina. C ada interruptor est normalmente
abierto y, cuando el papel pasa sobre el interruptor, ste se cierra. Es imposible que los
interruptores S 1 y S4 se cierren al mismo tiempo. Disee un circuito lgico que genere una
salida ALTO cada vez que dos o ms interr uptores estn cerrados al mismo tiempo. Utilice
el mapa K y aproveche las ventajas que ofrecen las condiciones no importa.
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

TABLA DE LA VERDAD

A B C D X
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
S1 = A
0 0 1 1 1 ABCD
0 1 0 0 0
S2 = B
0 1 0 1 1 ABCD
0 1 1 0 1 ABCD S3 = C
0 1 1 1 1 ABCD
1 0 0 0 0 S4 = D
1 0 0 1 X
1 0 1 0 1 ABCD
1 0 1 1 1 ABCD
1 1 0 0 1 ABCD
1 1 0 1 X
1 1 1 0 1 ABCD
1 1 1 1 X

X = ABCD + ABCD + ABCD + ABCD + ABCD + ABCD + ABCD +ABCD

SIMPLIFICACIN

CD CD CD CD

AB 0 0 1 0 X = CD + AB + BC + BD + AC

AB 0 1 1 1
X = CD + B (A+C+D) + AC
AB 1 X X 1

AB 0 X 1 1
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

CIRCUITO LOGICO

A
X

D
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

DIAGRAMA DE CONEXIN
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

PROYECTO # 7 (4.22)

La figura 4-49 representa un circuito multiplicador que toma dos nme ros de 2 bits, X 1X0 y
Y1Y0 y produce un numero binario de salida Z3Z2Z1Z0 que es igual al producto aritmtico
de los dos nmeros de entrada. Disee el circuito lgico para el multiplicador. (sugerencia:
el circuito lgico tendr cuatro entradas y cuatro sa lidas).

TABLA DE LA VERDAD

XI=D XO=C Y1=B Y0=A Z3 Z2 Z1 Z0


0 0 0 0 0 0 0 0
0 0 0 1 0 0 0 0
0 0 1 0 0 0 0 0
0 0 1 1 0 0 0 0
0 1 0 0 0 0 0 0
0 1 0 1 0 0 0 1
0 1 1 0 0 0 1 0
0 1 1 1 0 0 1 1
1 0 0 0 0 0 0 0
1 0 0 1 0 0 1 0
1 0 1 0 0 1 0 0
1 0 1 1 0 1 1 0
1 1 0 0 0 0 0 0
1 1 0 1 0 0 1 1
1 1 1 0 0 1 1 0
1 1 1 1 1 0 0 1
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

Z0= DCBA + DCBA + DCBA + DCBA

Z1= DCBA + DCBA + DCBA + DCBA + DCBA + DCBA

Z2= DCBA + DCBA + DCBA

Z3= DCBA

SIMPLIFICACIN DE Z0

BA BA BA BA

DC 0 0 0 0
Z0 = AC
DC 0 1 1 0

DC 0 1 1 0

DC 0 0 0 0

CIRCUITO LOGICO

NOTA: Z0 ms adelante se fusionar

A con Z3 esto por que comparten las


Z0 mismas entradas haciendo un ahorro
B de componentes.
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

Z1= DCBA + DCBA + DCBA + DCBA + DCBA + DCBA

SIMPLIFICACIN DE Z1

BA BA BA BA

DC 0 0 0 0
Z1 = ABC + BCD + ACD + ABD
DC 0 0 1 1

DC 0 1 0 1

DC 0 1 1 0

CIRCUITO LOGICO

A
Z1
B

D
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

Z2 = DCBA + DCBA + DCBA

SIMPLIFICACIN DE Z2

BA BA BA BA

DC 0 0 0 0

DC 0 0 0 0 Z1 = ABC + BCD

DC 0 0 0 1

DC 0 0 1 1

CIRCUITO LOGICO

Z2
B

D
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

Z3= DCBA

OBSERVACIN: Z3, no tiene simplificacin pero puede ser fusionado con Z 0 para
reducir la cantidad de componentes y para trabajar con un solo modelo de compuerta AND.

A
B Z3 A
Z0
C
D C

FUSIN

A
Z0
C

Z3
D

CIRCUITO LOGICO
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

CIRCUITO DE CONEXIN INTEGRADO

Z0

Z1

Z2

Z3
REALIZADO POR: JOSE AGUILAR
C.I. 11.592.018-SECCIN 3046
PROFESOR: Ing. INRRI TOVAR
CIRCUITOS DIGITALES

DIAGRAMA DE CONEXIN

También podría gustarte