Documentos de Académico
Documentos de Profesional
Documentos de Cultura
S14 - Ejercicios 1 PDF
S14 - Ejercicios 1 PDF
ELECTRNICA III
+
a
AO 2002
B12.01
Vcc
+15V
Rc
R 4k7 Co
39k 10uF
Rs
10k Q RL
2N4124 10k
+
vo
vs
-
Zi Zo
Solucin
1. La fuente de seal es la tensin vs y la carga del circuito la constituye RL, pero para
el anlisis por el mtodo de realimentacin se deben agrupar dentro de la carga todas
las impedancias que estn circuitalmente en paralelo con la carga. En este caso sera
la resistencia Rc.
2. El problema pide calcular la ganancia de tensin, por lo tanto las variables de inters
son vs y la tensin vo sobre la resistencia de carga RL.
B121 1
Electrnica III Amplificadores Realimentados
6. En este caso se debe reemplazar la fuente vs por su modelo de Norton, ya que la con-
figuracin a la entrada es en paralelo.
Q1
Rc RL vo
i Rs
(vs/Rs)
Recordar que en todos los casos se est anulando la variable comn a ambos
cuadripolos del lado contrario a aqul del cual se obtendr la impedancia.
R R
Zib = R Zob = R
(a) (b)
2 B12.01
Jos Salcedo Brull Ao 2002
10. Restituir impedancias: a tal efecto redibujar el amplificador bsico con el agregado
de las impedancias anteriores y las de la fuente de seal y la carga segn corres-
ponda. Tanto a la entrada como a la salida, si la conexin es en serie, las impedan-
cias se agregan en serie, y si es en paralelo, se agregan en paralelo. En el caso anali-
zado las mismas se agregan en paralelo en ambos extremos (ver figura 1.4.)
Q1
R Rc RL vo
i Rs R
z1 z2
Figura 1.4. Amplificador bsico con impedancias restituidas
De la Figura 1.4
z 2 = RL= 2,96k
donde
RL= RL // Rc // R = 2,96k
Rs= Rs // R = 7,96k
Para los clculos se despreciaron los parmetros hoe y hre del transistor, ya que
hoe 1 = 66 ,7 k >> RL
hre = 10 4
B12.01 3
Electrnica III Amplificadores Realimentados
1 1
y = = (1-2)
R 39k
Para este punto tomar siempre la polaridad de la fuente a la salida coincidente con la
polaridad de la seal muestreada (vo), y la polaridad a la entrada de forma tal que se
reste al efecto de la fuente de seal vs.
az
Az = = 34,2k , (1-3)
1 + az y
z1 1,6k
Z1 = = = 193,25 (1-4)
1 + az y 8,28
z2 2,96k
Z2 = = = 357,5 (1-5)
1 + az y 8,28
vo vo Az 34,2k
Av = = = = = 3,42 (1-6)
vs iRs Rs 10
Z 1 = Rs // Zi
Z 2 = RL // Zo
por lo tanto,
Z 1Rs
Zi = = 197 (1-7)
Rs Z 1
Z 2 RL
Zo = = 370,8 (1-8)
RL Z 2
4 B12.01
Jos Salcedo Brull Ao 2002
Se verificarn los resultados obtenidos realizando una simulacin del circuito utilizando
un simulador de circuitos basado en Spice.
En el siguiente recuadro se pueden ver los resultados obtenidos para el anlisis en pe-
quea seal, en donde se observan la ganancia del circuito (-3,567), la resistencia vista
desde la fuente (10,17k), la resistencia vista desde la base del transistor (166,3), y la
resistencia de salida (210,5). Comparar estos resultados con los obtenidos en los pun-
tos 13 y 14.
V(VO)/V_Vs = -3.567E+00
INPUT RESISTANCE AT V_Vs = 1.017E+04
INPUT RESISTANCE AT V_Vs = 1.663E+02
OUTPUT RESISTANCE AT V(VO) = 2.105E+02
B12.01 5
Electrnica III Amplificadores Realimentados
En la figura 1.6 se pueden observar las formas de onda del circuito para una seal de
entrada de 1 Vp y de 1 kHz, en la misma se observa el carcter inversor del circuito.
Conclusiones
Comparando los resultados obtenidos en la simulacin del circuito con los obtenidos
por el mtodo de realimentacin podemos concluir que si bien se trata de un mtodo
aproximado, se obtuvieron resultados que se aproximan a los obtenidos por medio de la
simulacin con modelos de los componentes reales.
Sugerencias
1. Repetir los clculos con los parmetros reales del transistor utilizado en la simula-
cin (hfe 200, hie 1,5 K). Para los clculos del problema se utilizaron los valo-
res mnimos obtenidos del manual.
6 B12.01
Jos Salcedo Brull Ao 2002
Problema 2
Calcular la ganancia de tensin y la impedancia de entrada del siguiente amplificador
para transductor piezoelctrico.
AO: LF155
rd = 10e11
C1 R3 ao = 50k 200k
C2 Vcc
+ AO
R2 vo
R1 = 11M
vi Vee R2 = 11M
R1 R3 = 22M
C1 = 10 F
C2 = 0.01 F
Solucin:
En primer lugar se debe redibujar el circuito para el anlisis en seal, considerando que
en alterna los capacitores son cortocircuitos, quedando el circuito de la figura 2.2.
vo
vi
R2
R1
B12.01 7
Electrnica III Amplificadores Realimentados
Con estas consideraciones se puede dibujar nuevamente el circuito de forma tal que
quede de manifiesto la interconexin de los cuadripolos, obtenindose el circuito de la
figura 2.3.
Ri vo
+
vi R1
-
R2
Para calcular las ganancias requeridas por la configuracin se debe transformar la fuente
de tensin por su equivalente de Norton, para ello supondremos que la fuente de seal
tiene una resistencia Ri (ver figura 2.4).
vo
i Ri R1
R2
Zi
La red de realimentacin est constituida por la resistencia R2, por lo tanto las impedan-
cias con que la red de realimentacin carga al amplificador son:
R2 R2
Zib = R2 Zob = R2
(a) (b)
8 B12.01
Jos Salcedo Brull Ao 2002
vo
i Ri R2 R1 R2
z1 z1
En la figura 2.6 se puede observar que el amplificador bsico est constituido por un
amplificador realimentado, el circuito seguidor, se recomienda resolver este circuito
aplicando el mtodo sistemtico de amplificadores realimentados, resolviendo el cir-
cuito se tiene
ao
av = ganancia del seguidor
1 + ao
vo ao
az = = z1av = rd (1 + ao) // Ri (2-2)
i 1 + ao
Ri= Ri// R2
Para el clculo de y se debe excitar la red de realimentacin desde la salida con una
fuente de tensin, y calcular a la entrada la corriente en cortocircuito, obtenindose:
i 1
y = = (2-3)
v R2
De las ecuaciones 2-1, 2-2 y 2-3 se puede calcular la resistencia del circuito realimenta-
do vista desde la fuente
z1 rd (1 + ao) // Ri
Z i = = (2-4)
1 + azy 1 ao
1 rd (1 + ao) // Ri
R2 1 + ao
B12.01 9
Electrnica III Amplificadores Realimentados
1 1
Z i = =
1 1 1 1 ao 1 1 1
+ + + +
Ri rd (1 + ao) R 2 R 2 1 + ao Ri rd (1 + ao) R 2(1 + ao)
= Ri //(1 + ao)(rd // R 2)
Z i = Ri // Zi
Zi = (1 + ao)(rd // R 2) (2-6)
de las ecuaciones 2-2 y 2-3 se puede calcular la ganancia del amplificador realimentado
ao
rd (1 + ao ) // Ri
az 1 + ao ao
Az = = = Z i = Z iav
1 + azy 1 1 ao 1 + ao
rd (1 + ao ) // Ri
R2 1 + ao
Az Zi
Av = = av
Ri Ri + Zi
la ganancia considerando la resistencia de la fuente de seal
Ri + Zi ao
Av = Av = av =
Zi 1 + ao
es decir que la ganancia resulta igual a la del circuito seguidor y como ao >>>1 se tiene
Av 1
Para los clculos y para la simulacin del circuito se supuso una resistencia de la fuente
de seal de 10M.
10 B12.01
Jos Salcedo Brull Ao 2002
Se verificarn los resultados obtenidos realizando una simulacin del circuito utilizando
un simulador de circuitos basado en Spice.
En el siguiente recuadro se pueden ver los resultados obtenidos para el anlisis en pe-
quea seal, en donde se pueden ver la ganancia del circuito (1), la resistencia vista
desde la fuente (1,823 e12 ), la resistencia vista desde el terminal inversor e+ del opera-
cional (1,823 e12 ) y la resistencia de salida (2,396 e-4 ).
V(VO)/V_vs = 1.000E+00
INPUT RESISTANCE AT V_vi = 1.823E+12
INPUT RESISTANCE AT V_vi = 1.823E+12
OUTPUT RESISTANCE AT V(VO) = 2.396E-04
Conclusiones
B12.01 11
Electrnica III Amplificadores Realimentados
limentacin a travs de R2 es una realimentacin positiva, y por lo tanto para este caso
se tiene que (1+az y) << 1.
Sugerencias
1. Repetir los clculos utilizando el valor tpico de la ganancia del amplificador opera-
cional.
12 B12.01