Está en la página 1de 19

UNIVERSIDAD NACIONAL DE SAN AGUSTIN

FALCULTAD DE INGENIERIA DE PRODUCCION Y SERVICIOS

ESCUELA PROFESONAL DE INGENIERIA ELECTRONICA

LABORATORIO DE TELECOMUNICACIONES II

CONVERSION ANALOGICA-DIGITAL Y DIGITAL-ANALOGICA

INTEGRANTES:

Cueto Huaranga Jos Ivan 20133072

Lazarte Paredes miguel

Cruz Teves Carlos Ivan 20130513

2015
DAC SUMADOR INVERSOR DE 4 BITS

El amplificador/sumador posee tantas entradas como bits tiene la palabra binaria que
se quiere convertir (4, en este caso). Y cada interruptor representa un bit. Un 0
aplicado a la entrada de control lo abre y un 1 lo cierra.

Ya que se cuenta con 4 bits existe 16 combinaciones posibles donde cada combinacin
tendr asignado una tensin determinada en relacin a una tensin de referencia.

1.- FUNCIONAMIENTO

La salida de un DAC no es una cantidad analgica ya que puede tomar solo valores
especficos como los 16 niveles de voltaje posibles para Vs siempre y cuando nuestro
voltaje de referencia sea constante. En este caso la entrada D representa el MSB y la
entrada A, el LSB.

El amplificador operacional se emplea como amplificador sumador, el cual produce la


suma ponderada de estos voltajes de entrada. Recordemos que el amplificador
sumador multiplica cada voltaje de entrada por la relacin entre la resistencia de
retroalimentacin y la correspondiente resistencia de entrada. Luego por superposicin
obtenemos la siguiente relacin que es la que rige este circuito para determinar el
voltaje de salida:

Vs=R 1 ( VdR5 + RVc4 + VbR3 + RVa2 )


2.- PRUEBA Y SIMULACION

Ahora pasaremos a demostrar el funcionamiento con el siguiente ejemplo:

Por ejemplo si tenemos como entrada digital 1010 entonces el voltaje de salida (Vs)
ser el siguiente:

Vs=R 1 ( VdR5 + RVc4 + VbR3 + RVa2 )


5 0 5 0
Vs=10000 ( 12500 +
25000 50000 100000 )
+ +

Vs=5 v

Con la simulacin y la medicin del voltaje de salida Vs, hemos podido comprobar el
funcionamiento del circuito. Ahora elaboraremos la tabla con los distintos valores de
tensin que corresponden a cada una de las combinaciones para la entrada digital de 4
bits.
3.- TABLA DE MEDICIONES

ENTRADA DIGITAL Vs(V)-TEORICO Vs(mV)-SIMULACION


0000 0 1.722
0001 -0.5 -498.173
0010 -1 -998.066
0011 -1.5 -1498
0100 -2 -1998
0101 -2.5 -2498
0110 -3 -2998
0111 -3.5 -3498
1000 -4 -3997
1001 -4.5 -4497
1010 -5 -4997
1011 -5.5 -5497
1100 -6 -5997
1101 -6.5 -6497
1110 -7 -6997
1111 -7.5 -7497
DAC EN ESCALERA R-2R

El circuito DAC sumador-inversor utiliza resistencias con ponderaciones binarias para


producir la ponderacin apropiada para cada bit. Mientras que este mtodo funciona en
teora, tiene ciertas limitaciones prcticas. El mayor problema es la gran diferencia en
los valores de resistencias entre el LSB y el MSB en especial en los DAC de alta
resolucin (es decir muchos bits). Por ejemplo si la resistencia del MSB es de 1k ohm
en un DAC de 12 bits la resistencia del LSB ser mayor de 2M ohm. Con la tecnologa
actual de fabricacin de ICs es muy difcil producir valores de resistencias con un
amplio intervalo y que mantenga una relacin precisa en relacin con las variaciones
de temperatura.

Por esta razn es preferible tener un circuito que utilicen resistencias que estn muy
cercanas al valor deseado, por esto es muy utilizado la red de escalera R/2R, en el cual
los valores de las resistencias guardan una relacin de solo 2 a 1.
1.- FUNCIONAMIENTO

Ntese como estn ordenadas las resistencias y como se utilizan dos valores distintos
R y 2R. la corriente de salida de las posiciones de los cuatro interruptores y las
entradas binarias controlan los estados de los interruptores.

A esta corriente se le permite fluir a travs de un amplificador operacional convertidor


de corriente a voltaje para desarrollar el voltaje de salida se obtiene mediante la
expresin:

Vref
Vs= xB
16

Vcc
Vs= xB
16

Donde B es el valor de la entrada binaria, la cual puede variar de 0000 (0) a 1111
(15).

2.- PRUEBA Y SIMULACION

Ahora pasaremos a demostrar el funcionamiento con el siguiente ejemplo:

Tomaremos como entrada digital 0001 (1) entonces el voltaje de salida ser el
siguiente:

Vref
Vs= xB
16

Vcc
Vs= xB
16

5
Vs= x1
16

Vs=0.3125
3.- TABLA DE MEDICIONES

ENTRADA DIGITAL Vs(V)-TEORICO Vs(V)-SIMULACION


0000 0 2.128 m
0001 -0.3125 -0.3103
0010 -0.625 -0.6228
0011 -0.9375 -0.9353
0100 -1.25 -1.248
0101 -1.5625 -1.56
0110 -1.875 -1.873
0111 -2.1875 -2.185
1000 -2.5 -2.498
1001 -2.8125 -2.81
1010 -3.125 -3.123
1011 -3.4375 -3.435
1100 -3.75 -3.748
1101 -4.0625 -4.06
1110 -4.375 -4.373
1111 -4.6875 -4.685
ADC FLASH
Los convertidores de flash ADC son los ms rpidos, de hecho, tienen tiempos de
conversin del orden de decenas de nanosegundos. Se requiere de estos convertidores
T s debe ser menor que
cuando las seales tienen una alta frecuencia. Sabemos que

el periodo de muestreo.
1. Funcionamiento:

El mtodo flash utiliza comparadores que comparan una serie de tensiones de


referencia con la tensin de entrada analgica. Cuando la tensin analgica sobrepasa
a la tensin de referencia de un comparador determinado, se genera un nivel ALTO.

n
En general, se requieren 2 1 comparadores para la conversin a un cdigo binario

de n bits. El nmero de bits empleado en un ADC es su resolucin. Una de las


desventajas del ADC flash es el gran nmero de comparadores necesarios para un
nmero binario de tamao razonable. Su principal ventaja es que tiene un tiempo de
conversin rpido, gracias a su alta tasa de transferencia, la cual se mide en muestras
por segundo.

La tensin de referencia de cada comparador se establece mediante un circuito divisor


de tensin resistivo. La salida de cada comparador se conecta a una entrada del
codificador de prioridad. El codificador se habilita mediante un impulso aplicado a la
entrada de habilitacin EN, y el cdigo de tres bits que representa el valor de la
entrada analgica se presenta en las salidas del codificador. El cdigo binario queda
determinado por la entrada de mayor orden que se encuentre a nivel ALTO.
La frecuencia de los impulsos de habilitacin y el nmero de bits del cdigo binario
determinan la precisin con la que la secuencia de cdigos digitales representa la
entrada del ADC. Debe haber un pulso de habilitacin por cada nivel de muestreo de la
seal de entrada.
El principio de funcionamiento se basa en una comparacin entre el valor de la leva-
pion a convertir y el potencial presente en los terminales inversora de los datos
comparadores desde la particin de un voltaje de referencia Vr. En cada comparacin,
el terminal no inversora, est presente, el valor de la tensin a convertir: la salida es
alta para el comparador donde ocurre que Vi es mayor que el potencial del terminal
inversor.

Las salidas de los comparadores irn a un codificador que le proporciona el cdigo


binario. Para asegurarse de que todos los datos llegan simultneamente codificador y
evitar ruido (fallo) puede insertarse despus de los comparadores de pestillos. Estos
conservan la informacin y presentar simultneamente al codificador.

2. Prueba y Simulacin:

A o =MBS y A 2=LBS
El ejemplo es un Convertidor ADC Flash de 3 bits. Donde

La amplitud de voltaje de salida de los OPAMPs es de 5V y un tiempo de cada de


salida de 10 nseg.

Simulamos el circuito para distintos tiempos:

Para la orden de los 20ms/Divisin.


Para la orden de 2ms/Divisin: Observamos una onda senoidal con una escala
de 10V/Div. Notamos que los canales A y B tienen un voltaje de 5 V, mientras
que el C tiene una salida de 0 V y el canal D una salida de 1.369 V.

Para el orden de los 500us/Divisin: Una onda senoidal con salidas en los canales A, B
y C de 5 V y en el canal D una salida de 6.557 V.


3. TABLA DE FUNCIONAMIENTO: Aqu mostraremos una tabla estndar para un
Convertidor ADC Flash de 3 bits:
DAC INTEGRADO

El circuito mostrado en la imagen muestra el funcionamiento de un DAC integrado para


la conversin de analgico a digital, se puede observar una seal analgica de tensin
que puede tomar un valor comprendido entre -10 a 10 voltios, un potencimetro, un
generador de seal pulso, un voltmetro, leds de prueba y 2 display.

1.- FUNCIONAMIENTO

Se tiene una tensin continua como seal analgica a convertir, dicha tensin puede
tomar algn valor comprendido entre -10 y 10 voltios, la cual podemos regular
mediante el potencimetro.

Ya que se trata de DAC de 8 bits son 256 valores posibles para la tensin continua los
cuales se podr apreciar de forma hexadecimal en los display.

El generador de seal pulso cumple la funcin de cuantificar la seal analgica de


tensin, y los leds nos sirven para distinguir las salidas, donde un led encendido
representa 1 lgico.

La siguiente imagen representa como varia la tensin con respecto a la variacin del
potencimetro:
Ahora para poder apreciar lecturas sucesivas de forma hexadecimal en el display
debemos modificar la variacin del potencimetro, teniendo en cuenta que este vara
de un 0% a 100% adems de los 256 posibles valores necesarios:

Var . Pot ( )=100/256

Var . Pot ( )=0.390625


2.- PRUEBA Y SIMULACION

Tomaremos el caso en que se desea obtener el siguiente nmero hexadecimal en el


display AA:

Primero convertimos de hexadecimal a decimal que vendra ser 170, pero en posicin
vendra a ser el 171 debido al 0, a continuacin hacemos el siguiente clculo:

Var . Pot ( )=1710.390625

Var . Pot ( )=66.796875

20
V= x 17110
256

V =3.359375 v
3.- TABLA DE MEDICIONES

V. Potencimetro (%) Tensin (V) LEDS HEXADECIMAL


0 -10 0000 0000 00
0.391 -9.922 0000 0001 01
0.781 -9.844 0000 0010 02
1.172 -9.766 0000 0011 03
1.563 -9.687 0000 0100 04
. . . .
. . . .
. . . .
98.437 9.687 1111 1011 FB
98.828 9.766 1111 1100 FC
99.218 9.844 1111 1101 FD
99.609 9.922 1111 1110 FE
100 10 1111 1111 FF
ADC Y DAC SIMULTANEOS

Anteriormente ya se vio cmo funcionan los circuitos de ADC y DAC, pero en este
ejemplo se observa el comportamiento de ambos pero simultneamente.

En el circuito presente explica las conversiones analgico-digital y digital-analgico;


pero por variaciones de un potencimetro y se muestran en los displays que se
presentan en el circuito.

Ahora los 4 primeros leds representan el display de la izquierda y los 4 segundos el


display de la derecha, que representan su valor numrico en forma binaria, en caso
que sobrepase el 9 ya lo expresa en forma hexadecimal.

Ya que se aclar como es que funciona la conversin analgica digital, pasaremos a ver
la salida del convertidor digital analgico que comprende la siguiente imagen:
Lo que realizaremos ser variar el valor del potencimetro del 0% al 100% para poder
ver la seal mediante el osciloscopio y adems de comparar la magnitud de dicha seal
en distintos instantes con las medidas del voltmetro:

También podría gustarte