Está en la página 1de 6

UNIVERSIDAD NACIONAL DE

TRUJILLO
FACULTAD DE INGENIERA
ESCUELA ACADEMICO PROFESIONAL

PRCTICA N 4:
Diseo de un contador de tres bits
con flip-flop tipo jk
CURSO

ELECTRONICA DIGITAL 2

DOCENTE

ING. LENIN LLANOS

ALUMNO :

OCAS DIAZ, JORGE

CICLO

VI

Trujillo-Per
2011
DISEO DE UN CONTADOR DE TRES BITS CON FLIP-FLOP TIPO JK
1. RESUMEN:

Universidad Nacional de Trujillo

En este trabajo se presenta el diseo de un contador binario de tres


bits, el cual deber mostrar en un display la secuencia: 724531; por
consiguiente se muestra el procedimiento a seguir para el diseo del
mismo, as como la tabla de estados presentes y siguientes de los FlipFlops tipo JK y por ultimo el diagrama lgico que resulta de este diseo.
2. INTRODUCCIN:
En la actualidad el diseo de un contador puede ser abarcado por un sin
embargo comparando costos y siendo una aplicacin sencilla el diseo
de estos dispositivos puede ser empleando Flip-Flops que todava se
pueden encontrar en forma comercial y a un bajo costo.
Un contador es bsicamente un registro que pasa por una sucesin
predeterminada de estados. Las compuertas del contador estn
conectadas de tal manera que produce la sucesin prescrita de estados
binarios [1].
A continuacin se muestra la tabla caracterstica y tabla de excitacin
del Flip-Flop tipo JK que describe el funcionamiento de este dispositivo.
La tabla 1 muestra la tabla caracterstica del Flip-Flop tipo JK que
describe las propiedades lgicas del Flip-Flop en forma tabular y define
el siguiente estado Q(t+1), en funcin de las entradas y el estado actual
Q(t).
La tabla 2 presenta la tabla de excitacin del Flip-Flop tipo JK, esta
tabla tiene una columna para el estado actual Q(t) y el estado siguiente
Q(t+1) y una columna para cada entrada. Hay cuatro posibles
transiciones del estado actual al siguiente estado, el smbolo X en la
tabla representa una condicin de indiferencia, es decir que no importa
si la entrada es 1 o 0 [1].

Tabla 1: Tabla caracterstica del Flip-Flop tipo JK.[2]

Universidad Nacional de Trujillo

Tabla 2: Tabla de excitacin del Flip-Flop tipo JK.[2]

3. DISEO DEL CONTADOR:


El contador a disear se plantea en la tabla 3, es un contador de tres
bits, este contador tendr la secuencia: 724531 posteriormente
reiniciara su conteo nuevamente en 7, esto por cada pulso de reloj que
se presente en la entrada de reloj de los Flip-Flop, a continuacin se
detallan los pasos para este diseo.
Paso 1. Se plantea en forma tabular los estados presentes y estados
siguientes para cada Flip-Flop y se plantean las combinaciones de
entrada para el estado siguiente.
EST. PRESENTES

EST.
SIGUIENTES

QA QB QC QA
0
1
2
3
4
5
6
7

Q
B

Q
C

JA

KA

JB

KB

JC

KC

Tabla 3: Tabla de estados para el contador binario de tres bits con Flip-Flop
tipo JK.

Se puede apreciar en la tabla el estado presente para cada Flip-Flop y el


estado siguiente, as para el estado presente de QC=0 el estado siguiente
QC=1 se requiere una combinacin de entrada para JC=1 y KC=X, para el
estado presente de QB=0 y el estado siguiente QB=1 se requiere que JB=1 y
KB=X, para el estado presente de QA=0 y el estado siguiente QA=1 se

Universidad Nacional de Trujillo

requiere que las entradas estn en JA=1 y KA=X, con el apoyo de la tabla 2
se puede continuar para los siguientes estados de los Flip Flop.
Paso 2. A continuacin se realiza la simplificacin de las ecuaciones de
entrada para cada Flip-Flop. Como se muestra a continuacin.

Paso 3. Se simula el diagrama


lgico en ISIS PROTEUS , se
recomienda el empleo del C.I.
74LS76 que cuenta con dos FlipFlop tipo JK, la seal de reloj que
podra ser puede ser generada
por un temporizador como el
LM555 la frecuencia puede ser ajustada a gusto del diseador, se observa
que PR (pone a 1 la salida Q) es activo en bajo y como no se va a emplear se
conecta a 5V, la entrada CLR tambin es activo en bajo y se emplea para
poner en cero las salidas Q, cuenta con un interruptor que permite realizar
esta funcin.

Universidad Nacional de Trujillo

4. CONCLUSIONE
S:
Los sistemas digitales en la actualidad son muy empleados y para
aplicaciones especficas es necesario realizar el diseo de estos
circuitos, el procedimiento de diseo de los circuitos contadores son
muy parecidos y empleando la misma lgica se puede extender a
contadores de cualquier cantidad de bits.
5. REFERENCIAS BIBLIOGRFICAS:

Universidad Nacional de Trujillo

[1]-Thomas L. Floyd - Fundamentos de Sistemas Digitales, 7ma Edicin


[2]- http://logicadigitalflipflopsld.blogspot.com/2011/06/flip-flops.html

También podría gustarte