Está en la página 1de 9

Familias lgicas

Una familia lgica es un conjunto de circuitos integrados que implementan


distintas operaciones lgicas compartiendo la tecnologa de fabricacin y, en
consecuencia, presentan caractersticas similares en sus entradas, salidas y
circuitos internos. La similitud de estas caractersticas facilita la
implementacin de funciones lgicas complejas al permitir la directa
interconexin entre os chips pertenecientes a una misma familia.

Tecnologa TTL
TTL (transistor-transistor logic o lgica transistor a transistor) es una tcnica de
construccin de circuitos electrnicos digitales. Esta familia utiliza transistores
bipolares como elementos de entrada y salida del dispositivo.
Los integrados de esta familia se identifican con un cdigo de 4 5 cifras que
comienzan con el nmero 74 para la serie de especificaciones estndares o
comerciales o con el nmero 54 para la serie de especificaciones militares.
Estas dos lneas difieren fundamentalmente en el rango de temperaturas de
funcionamiento, de 0 a 70 C para la comercial y de -55 a 125 C para la
militar, en el material del encapsulado y, consecuentemente en el costo. Las
restantes cifras del cdigo identifican la funcin lgica y la distribucin de las
patas del circuito integrado en el encapsulado.
Los CI de la serie 74 estndar ofrecen una combinacin
disipacin de potencia adecuada a muchas aplicaciones. Los
incluyen una amplia variedad de compuertas, flip-flops y
monoestables, as como registros de corrimiento, contadores,
memorias y circuitos aritmticos.

de velocidad y
CI de esta serie
multivibradores
decodificadores,

Los circuitos estn diseados para que los transistores conmuten entre corte y
saturacin para una tensin de alimentacin nominal de cinco voltios. La
saturacin de los mismos est asegurada con la entrada correspondiente con
una tensin no inferior a 2V, mientras que el corte se asegura con una tensin
en la entrada no mayor a 0,8V.7

La familia 74 cuenta con varias series de dispositivos lgicos TTL (74, 74LS,
74S, etc.).

Todas las familias aseguran la interconexin y mantienen las caractersticas de


entrada y salida en cuanto a niveles de tensin y carga. Asimismo, a igual
cdigo de identificacin del circuito corresponde igual funcin e igual
distribucin de patas. Es decir que, por ejemplo, los integrados 7420, 74L20,
74H20, 74S20 y 74LS20 son directamente intercambiables
El circuito bsico implementado en tecnologa TTL es el inversor.

Circuito Inversor TTL

Con la entrada (e) en un nivel bajo el transistor Q1


tiene la juntura
B-E polarizada directamente y est
en condiciones de conducir. La conexin del colector de
Q1 a la base de Q2 no permite la circulacin de
corriente, a excepcin de alguna corriente de fuga que
circule por la base de Q2, forzando la saturacin de Q1
y el corte de Q2. El corte de Q2 provoca el corte de Q4
aislando la salida (s) de masa. Al mismo tiempo
habilita la conduccin de Q3 y del diodo D ligando la
salida a VCC a travs de un camino de baja
impedancia.

Si en el circuito inversor se reemplaza el transistor Q1 por un transistor


multiemisor se puede construir una compuerta NAND de tantas entradas como
emisores tenga Q1.
Cuando al menos una de sus dos junturas base emisor
de Q1se polariza directamente Q1 entra en conduccin
provocando el corte de Q2, y la salida se fuerza a su
estado alto. La condicin para que la salida del circuito
est en estado bajo es que todas las entradas estn en
estado alto. Cuando todas las entradas se encuentran
en valor alto, Q1 conduce en zona inversa
(intercambia la funcin de los terminales de colector y
emisor) habilitando la conduccin de Q2 y forzando el
estado bajo en la salida del circuito
Compuerta NAND TTL 1

Tecnologa ECL
La familia ECL (emiiter-coupled logic o Lgica Acoplada en Emisor) son unos
circuitos integrados digitales los cuales usan transistores bipolares, pero a
diferencia de los TTL en los ECL se evita la saturacin de los transistores, esto
da lugar a un incremento en la velocidad total de conmutacin. La familia ECL
opera bajo el principio de la conmutacin de corriente, por el cual una corriente
de polarizacin fija menor que la corriente del colector de saturacin es
conmutada del colector de un transistor al otro. Este tipo de configuraciones se
les conoce tambin como la lgica de modo de corriente (CML: current-mode
logic).
La configuracin de un ECL se basa en el amplificador diferencial denominado
as porque su salida es proporcional a la diferencia entre dos tensiones de
entrada V1 y V2. Este circuito se utiliza principalmente en sistemas analgicos,
pero tambin tiene propiedades digitales, llegando a ser la base
de construccin de la lgica de emisor acoplado o ECL. Al aumentar el nmero
de entradas, es necesario poner dos seguidores de emisor para igualar niveles
de tensin de entrada y salida.
Si V1 es igual que V2 se tendr que, por simetra del circuito, las corrientes de
los transistores son iguales. Sin embargo, si V1 sobrepasa a V2 en
aproximadamente 0,1 voltio, el transistor T1 estar en conduccin y T2 en
corte;
e
inversamente,
si V1 es
menor
que V2 en
0,1
voltio,
entonces T2conducir y T1 estar en corte. Los dos niveles lgicos pueden
deducirse fcilmente. Si T2 est en corte, la tensin de salida ser igual a la
de alimentacin y se estar a nivel lgico 1. Cuando T2 est en conduccin, los
valores de las resistencias calculados previamente harn que el transistor se
encuentre en su zona activa, es decir, T2 estar en su regin activa cuando la
unin colector-base est polarizada inversamente. Entonces, la tensin de
salida ser la de alimentacin menos la cada de tensin en la resistencia de
colector, obteniendo de esta manera el estado lgico 0.
Ventajas de la familia ECL

Son los circuitos ms veloces y pueden alcanzar tiempos de demora de


hasta 1ns.
No existen picos de corrientes en los transistores como sucede en la
familia lgica TTL.
Se dispone de salidas complementadas, lo que le brinda mayor
versatilidad.
El nivel de 1 lgica es prcticamente independiente del factor de carga.
Buen factor de carga N= 15

diferencia de otras tecnologas (TTL, NMOS,


CMOS), la ECL se alimenta con el positivo
(Vcc) conectado a masa, siendo la
alimentacin entre 0 y -5,2V, habitualmente.
Algunas familias permiten que VEE sea -5V,
para compartir la alimentacin con circuitos
TTL.

Inversor ECL

Tecnologa MOS
Estas familias, son aquellas que basan su funcionamiento en los transistores de
efecto de campo o MOSFET. Estos transistores se pueden clasificar en 2 tipos,
segn el canal utilizado:
-

NMOS: se basa nicamente en el empleo de transistores NMOS para


obtener una funcin lgica. Su funcionamiento de la puerta lgica es el
siguiente: cuando la entrada se encuentra en el caso de un nivel bajo, el
transistor NMOS estar en su zona de corte, por lo tanto, la intensidad
que circular por el circuito ser nula y la salida estar la tensin de
polarizacin (un nivel alto); y cuando la entrada se encuentra en el caso
de que est en un nivel alto, entonces el transistor estar conduciendo y
se comportar como interruptor, y en la salida ser un nivel bajo.
PMOS: El transistor MOS se puede identificar como un interruptor
controlado por la tensin de la puerta Vg que es la que determinar
cundo conduce y cuando no.

Ventajas:
-

Bajo consumo
Alta densidad de integracin

Puerta NOR
Los dos transistores inferiores configuran la
puerta NOR, ya que cuando cualquiera de
las
entradas
es
1,
el
transistor
correspondiente conduce, provocando que
su tensin drenador surtidor sea =0V , esto
es nivel lgico 0. Para que la salida sea
1 hace falta que las dos entradas sean 0
,
lo que provocar
puerta
NAND
que los dos transistores inferiores estn abiertos.
Los dos transistores N inferiores configuran
la puerta NAND, de forma que solo cuando
las dos entradas (A y B) son 1 se provoca
la conduccin de ambos y se obtiene un
nivel bajo de salida. Si cualquiera de las
entradas es 0 el transistor correspondiente
estar abierto, provocando que no haya una
circulacin de corriente drenador surtidor, no haya cada de tensin en el
transistor superior y por lo tanto la tensin de salida asea la VDD, esto es nivel
lgico 1.

Tecnologa CMOS
El semiconductor complementario de xido metlico o complementary metaloxide-semiconductor (CMOS) es una de las familias lgicas empleadas en la
fabricacin de circuitos integrados. Su principal caracterstica consiste en la
utilizacin conjunta de transistores de tipo pMOS y tipo nMOS configurados de
forma tal que, en estado de reposo, el consumo de energa es nicamente el
debido a las corrientes parsitas, colocado en la placa base.
En la actualidad, la mayora de los circuitos integrados que se fabrican utilizan
la tecnologa CMOS. Esto incluye microprocesadores, memorias, procesadores

digitales de seales y muchos otros tipos de circuitos integrados digitales cuyo


consumo es considerablemente bajo.
la circuitera del inversor CMOS bsico se muestra en la figura 2 (a). el inversor
CMOS tiene dos MOSFET en serie de modo que, el dispositivo con canales p
tiene su fuente conectada a + Vdd y el dispositivo de canales n tiene su fuente
conectada a masa. las compuertas de los dos dispositivos se interconectan con
una entrada comn. Los drenajes de los dos dispositivos se interconectan con
la salida comn.
Los niveles lgicos para CMOS son esencialmente + VDD para 0 y 1 lgicos y 0
V para el 0 lgico. Consideremos primero el caso donde A1 = + VDD (la
entrada A1 est en un nivel alto (1)). En est situacin, la compuerta de QP1
(canales P) est en 0 V en relacin con la fuente de QP1. De este modo, QP1
estar en el estado OFF con ROFF =10 10. La compuerta de QN1 (canales N)
estar en + VDD en relacin con su fuente, es decir, transistor QP1 se pone en
estado de corte y el transistor QN1 se activa. El resultado es un camino de baja
impedancia de tierra a la salida y uno de alta impedancia de VDD a la salida F.

Inversor

Caractersticas
-

Las series 4000 y 74C funcionan con valores de VDD, que van de 3 a 15
V, por lo que la regulacin del voltaje no es un aspecto crtico.
Cuando las salidas CMOS manejan slo entradas CMOS, los niveles de
voltaje de la salida pueden estar muy cercanos a 0V para el estado bajo,
y a VDD para el estado alto. Esto es el resultado directo de la alta 8
resistencia de entrada de los dispositivos CMOS, que extrae muy poca
corriente de la salida a la que est conectada
Inmunidad al ruido
Disipacin de potencia.

Bajo Voltaje
Son familias lgicas especialmente diseadas para funcionar con tensiones de
alimentacin reduidas, sin que ello supnga una perdida e capacidad de carga ni
incremento de los tiempos de propagacin.

Dentro de las familias lgicas de baja tensin se encuentran: LV, LVC, ALVC,
LVT, ALVT, AVC, LVQ,(algunos ejemplos de estos circuitos son: 74LV165,
74LVC14, 74ALVCH16272, etc)

El margen de tensiones en el que pueden funcionar, garantizando un correcto


funcionamiento, va desde 2.3 a 3.6V, siendo una tensin tpica de alimentacin
3.3V . Las familias LV, LVC y ALVC estn realizadas con tecnologa CMOS y la
familia LVT con tecnologa BiCMOS.
Circuitos de proteccin de entrada y salida de la familia LV.

Circuitos de proteccin de entrada y salida de la familia ALVC

Circuitos de proteccin de entrada y salida de la familia LVC.

Circuitos de proteccin de entrada y salida de la familia LVT

Bibliografa

http://hyperphysics.phy-astr.gsu.edu/hbasees/electronic/logfam.html#c1
http://sergiorendain.blogspot.mx/2011/02/familias-logicas-ttl-y-cmos.html
https://www.academia.edu/3626718/Familias_Logicas
http://www2.uned.es/cabergara/ppropias/Morillo/web_et_dig/04_fam_log_mos/transp_fam_logi_mos.pdf
http://electronica.ugr.es/~amroldan/asignaturas/curso0405/ftc/pdf/trab_familia_cmos.pdf

También podría gustarte