Está en la página 1de 27

Sistemas Digitales

Circuitos Lgicos Combinacionales

Introduccin
Cuando se conectan compuertas lgicas entre s, se genera una salida.
No se necesita almacenamiento.
Circuito resultante se califica como lgica combinacional.

Lgica Combinacional - El nivel de salida siempre depende de la


combinacin de entrada.
Los circuitos armados anteriormente combinan compuertas AND Y
OR Lgica AND-OR.
Lgica AND OR exclusiva.

Lgica AND - OR
Puede tener cualquier nmero de compuertas AND, cada una de ellas
tiene cierto nmero de entradas.
Un circuito AND-OR implementa directamente una suma de
productos.

Ejemplo de circuito lgico AND-OR

Ejercicio
Disee un circuito lgico que tenga 3 entradas, y que su salida sea
alta solo cuando la mayor parte de las entradas sean altas.

Ejercicio 2.
En una determinada planta de procesamiento qumico se emplea un
elemento qumico lquido en un proceso de fabricacin. Dicho
elemento qumico se almacena en tres tanques diferentes. Un sensor
de nivel en cada tanque genera una tensin a nivel ALTO cuando el
nivel de lquido en el tanque cae por debajo de un punto
especificado.
Disear un circuito para supervisar el nivel del elemento qumico en
cada tanque, que indique cundo el nivel de dos tanques
cualesquiera cae por debajo del punto especificado.

Circuito Lgico AND-OR-Inversor


Cuando se complementa la salida de AND-OR
La expresin es un producto de sumas.
Puede tener cualquier nmero de puertas AND.

Circuito AND-OR Inversor

Ejercicio
Los sensores colocados en el ejercicio anterior se reemplazan por un
nuevo modelo que genera una tensin a nivel BAJO en lugar de una
tensin de nivel ALTO cuando el nivel de lquido en el tanque cae por
debajo del punto crtico.
Modificar el circuito anterior para trabajar con los diferentes niveles
de entrada y generar una salida de nivel ALTO que active el indicador
cuando el nivel de dos tanque caiga por debajo del punto crtico.

Circuito lgico OR-exclusiva


Es una combinacin AND-OR e inversores.
Tiene la expresin de salida.

Diagrama lgico y smbolos del circuito OR-exclusiva

Produce un nivel ALTO solo cuando las dos entradas estn a niveles
opuestos.
El operador OR-exclusiva es

Tabla de verdad OR exclusiva

Funciones de la lgica
combinacional

Funciones de la lgica combinacional


Sumadores
Comparadores
Codificadores
Decodificadores
Multiplexores
Demultiplexores
Buffer de tres estados

Sumadores y comparadores

Sumadores Bsicos
Semi-sumador
Recordar reglas bsicas de suma binaria:

Admite dos dgitos binarios en sus entradas y genera dos dgitos binarios a su
salida: Un bit de suma y un bit de acarreo.

Smbolo lgico de un semi - sumador

Ejercicio
Realizar la tabla de verdad de y las ecuaciones de salida de un semi
sumador.

Ejercicio
Realizar la tabla de verdad de y las ecuaciones de salida de un semi
sumador.

Ecuaciones del semi-sumador


Tabla de verdad del semi-sumador

Sumadores Bsicos
Sumador Completo
Acepta dos bits de entrada y un acarreo de entrada, y genera una salida de
suma y un acarreo de salida.

Smbolo lgico de un sumador completo

Sumador Completo
Disear el sumador completo

Sumador Completo

Ecuaciones del sumador completo

Tabla de verdad del sumador completo

Circuitos operacionales del sumador completo

Sumadores Binarios en Paralelo


Se conectan dos o ms sumadores completos. Uno por cada bit
Cuando se suman dos nmeros binarios, cada columna genera un bit
de suma y un bit de acarreo que se suma a la siguiente columna.

Sumadores Binarios en Paralelo


La salida de acarreo de cada sumador se conecta a la entrada de acarreo
del sumador de orden inmediatamente superior.
Los bits menos significativos de los dos nmeros se representan como A1 y
B1.
Los bits de orden superior se representan como A2 y B2. Los tres bits de
suma son 1
2
3

Sumador en paralelo de 2 bits

Comparadores

Igualdad
Compara las magnitudes de dos cantidades binarias para determinar
su relacin.
Determina si dos nmeros son iguales o desiguales.

La compuerta XOR puede se empleado como un comparador bsico.

Para comparar bits adicionales se necesitan XOR adicionales.

Igualdad
Se realiza la comparacin entre bits ms significativos y menos
significativos.
Si los correspondientes conjuntos de bits son idnticos la salida al
final ser un 1.

Circuito para comparacin de nmeros de 2 bits

Desigualdad
Algunos circuitos integrados comparadores tienen salidas adicionales
que indican cul de los 2 nmero es el mayor.

Smbolo de un comparador de 4 bits

Comparador de 4 bits
Examina primeramente el bit de mayor orden de cada nmero. Se pueden dar las
siguientes condiciones:
Si 3 = 1 y 3 = 0, entonces A es mayor que B.
Si 3 = 0 y 3 = 1, entonces A es menor que B.
Si 3 = 3 , entonces tenemos que examinar los siguientes bits de orden inmediatamente
inferior.

Estas 3 operaciones son vlidas para cada posicin que ocupen los bits dentro del
nmero.
Se comprueba la desigualdad en cualquier posicin de bit comenzando por los
bits ms significativos.
Cuando se encuentra la desigualdad, la relacin queda establecida y cualquier
otra desigualdad entre bits con posiciones de orden menor debe ignorarse.
La relacin de ms alto orden es la que tiene prioridad.
El circuito integrado utilizado es el 74HC85

Ejercicio

Deber
Realizar el diseo para un sumador en paralelo de 3 bits.
Consultar el funcionamiento del 74HC85

También podría gustarte