Está en la página 1de 4

INVERSOR

Tambin llamada operacin NO, difiere de las operaciones Y y O en que sta


puede efectuarse con una sola variable de entrada.

Por ejemplo, si la variable A se somete a la operacin NO, el resultado x se


puede expresar como: , donde la barra sobrepuesta representa la
operacin NO. La operacin NO se conoce as mismo como inversor o
complemento y estos trminos se pueden utilizar como sinnimos. La
compuerta NO se muestra en la siguiente figura, la cual se conoce
comnmente como INVERSOR (INVERTER). Este circuito siempre tiene slo
una entrada y su nivel lgico de salida siempre es contrario al nivel lgico
de esta entrada.
Simulacin en Proteus:

Cronograma con relaciones de entrada y salida:

COMPUERTA AND
Compuerta OR
Compuerta NAND
Compuerta NOR
Compuerta XNOR

APLICACIONES DE LAS COMPUERTAS LGICAS


COMPARADOR DIGITAL
El 74HCT85 es un comparador de magnitud de 4 bits. La unidad compara
dos palabras de 4 bits y provee un nivel lgico alto con la salida A>B, A=B
A<B, dejando otras dos salidas a niveles bajos.

SUMADOR
La suma es la operacin aritmtica que ms se realiza en los sistemas
digitales. Un sumador combina dos operandos aritmticos usando las reglas
de la suma descritas en clase, las mismas reglas de suma se aplican para
nmeros sin signo y para nmeros con complemento a 2. Un sumando pasa
entradas de control al dispositivo. Este CI (Circuito Integrado) se estudia a
fondo en una prctica posterior.
Un sumador BCD es aquel que recibe en sus entradas nmeros Decimales
codificados en Binario y efecta la suma de ellos dando como resultado otro
cdigo BCD, es necesario la utilizacin de dos CIs sumadores. Un sumador
de 4 bits TTL 7483 ser utilizado en esta prctica para obtener la sumatoria
de nmeros binarios.
El CI 7483 suma dos nmeros de 4 bits, A4 A3 A2 A1 y B4 B3 B2 B1 y
adems un acarreo C0 por alguna suma previa. As:

Los acarreos C1, C2 y C3 se manejan dentro del circuito integrado y C4


representa un acarreo de sobrepaso hacia la siguiente columna. El acarreo
Co es un acarreo que puede venir de una suma previa de otro integrado.

Comparador de magnitud
El circuito que se muestra a continuacin es el correspondiente a un
comparador de magnitud construido a partir de compuertas lgicas (circuito
combinacional).

También podría gustarte