Está en la página 1de 45

El BJT a pequea

seal
J.I.Huircan
Universidad de La Frontera
January 13, 2012
Abstract
El modelo de BJT basado en parmetros h permite tratar el dispositivo
como una red lineal, en la cual la corriente de colector es proporcional a
la corriente de base desde el punto de vista de seal. El modelo simple
solo consta de dos parmetros, hie y hf e . Para los anlisis se
reemplaza el modelo en el circuito y se determinan la ganancia, la
impedancia de entrada y salida.

Introduccin

El anlisis a pequea seal consiste en usar un modelo del BJT basado en una
red de dos puertas, el cual es reemplazado en la conguracin amplicadora,
para as determinar la ganancia, resistencia de entrada y salida del sistema. En
este documento primero se denen los parmetros h, se muestra el modelo del
BJT a pequea seal para nalmente plantear un ejemplo de anlisis.

2
h

Parmetros

El modelo de parmetros h considera una red de dos puertas tomando como


variables independientes la corriente de entrada y el voltaje de salida de acuerdo
a las ecuaciones (1), las cuales representan la red de la Fig. 1.
I
I

I1

11

+
+
V
V

TRANS IS TOR

+
1

+
h

12
2
_

(a)
(b)

h21I
1

h 22

2
_

Figure 1: (a) Red de dos puertas. (b) Parmetros h.


As se tiene el siguiente modelo

V1
I2

= h11 I1 + h21 V2
= h21 I1 + h22 V2

(1)

Los parmetros se resumen en la Tabla 1.


Table 1: Parmetros h.
Parmetro
h11 = hi = IV1 1 jV2 =0
h12 = hr = VV21 jI1 =0
h21 = hf = II12 jV2 =0
h22 = ho = VI2 Ij 1 =0
2

Descripcin
Resistencia de entrada
Ganancia inversa de voltaje
Ganancia directa de corriente
Conductancia de salida

Modelo del BJT basado en parmetros h

Da acuerdo a lo planteado en el apartado anterior se considera el BJT en emisor


comn en la Fig. 2.
i

+
i

B
v

CE

+
v

BE

_
_

Figure 2: Transistor en emisor comn como red de dos puertas.


El modelo usar la nomenclatura de la Tabla 1, agregando el sub-ndice e,
dada la conguracin en emisor comn. De esta forma se tienen los siguientes
parmetros
hie

hre

hf e =
hoe

VBE j
V
=0
IB C E
VBE
jI =0
VC E B
IC
jV =0
IB C E
IC
jI =0
VC E B

Luego el modelo completo basado en parmetros h ser una red de dos


puertas como la indicada en la Fig. 3.

iB

iC

ie

+
B

v
re C E

1
hoe

v
CE
_

Figure 3: Modelo del BJT de parmetros h.

hie es la resistencia en la juntura BE y corresponde al inverso de la pendiente de la curva de iB


vBE del transistor, es un valor que depende
del punto de operacin, y por ende vara.
hre , ser la ganancia inversa de voltaje, por lo general su valor no es
medible por lo que se considera cero
hf e , ser la ganancia directa de corriente para seal, es equivalente al
parmetro de cc.
hoe es la conductancia de salida del BJT y corresponde a la pendiente de
la curva iC
vC E .
Por simplicidad en los anlisis, se utilizar un modelo a pequea seal con
una resistencia de salida muy alta, es decir, h1oe ! 1; como se muestra en
la
Fig. 4.
iB

ie

iC

iB

hfei
B

ie

iC
hfei

(a)
(b)

Figure 4: Modelo simplicado. (a) NPN. (b) PNP.


El anlisis a pequea seal comprender el reemplazo del o los transistores
en el circuito, transformando ste en una red lineal. De esta red es posible
determinar la ganancia, la impedancia de entrada y salida del circuito.

Anlisis 1

Sea el amplicador en emisor comn de la Fig. 5. Se requiere determinar Av ,


Rin , Rout de la conguracin.

Vcc
Rc
C
v

R1
C

vin

RL
R

RE

R2

out

ou

C
R

in

Figure 5: Amplicador de emisor comn.

Se lleva el circuito a c.a. de acuerdo a la Fig. 6a, se reemplaza el modelo a


pequea seal del BJT se llega a la red equivalente de la Fig. 6b.
RC
R

v
Qin
L

R
R

vR

in

C
C
hfe i

B
iB

R
2

RL

2
E

(a)
(b)

Figure 6: (a) Circuito en CA. (b) Reemplazando el modelo de parmetros h.


Reordenando el circuito de la Fig. 6b de acuerdo a la Fig 7, se plantean las
ecuaciones de Kirccho obtenindose (29 y (3).
vout
vin

iB hf e (RL jjRC )

= iB hie

De esta forma despejando la corriente iB de (3) se obtiene (5)


hf e (RL jjRC )
=
vinvout
hf e (R L jjR C )
hie
vout
Av =
=
hie
vin

(2)
(3)
(4)

(5)

hi

v
out

vin
R

hfe

1 R2

iB

RC
L

iB

Figure 7: Amplicador emisor comun a pequea seal.

hie

+
vin

iB

v
out
h

fe B

Figure 8: Clculo de Rin .

La resistencia de entrada dada por Rin = viin , de acuerdo a la Fig. 8 se tiene


vin + iB
i =
R1 jjR2
vin

= iB hie

Luego
Rin =

1
1
R1 jjR2

1
hie

= R1 jjR2 jjhie

Para el clculo de Rout , de acuerdo a la Fig. 9, se anula la fuente activa, se


reemplaza la resistencia de carga RL por un generador de prueba.
hie
R
v in =0

iB

ip
hfe i B
C

Figure 9: Clculo de R out .


Planteando las ecuaciones

+
R

vp
+ hf e iB
RC
0 = iB hie
Dado que iB = 0, nalmente se tiene
ip

R vp

= = RC
out
ip

Analisis 2

Sea el amplicador de la Fig. 10a. Determinar la ganancia de voltaje y la


resistencia de entrada.
V cc
R c
R
C

v v
io

R
R

RL
2

vo

h fe i b

(b)

(a)

Figure 10: (a) Variante emisor comun. (b) Red en ca a pequea seal.

De acuerdo a la red de la Fig. 10b.


vo = Rc hf e ib

(6)

Pero
ib =

vi

Despejando la corriente bi =

vo =
vi

(7)

vi

; reemplazando en (6) se tiene


o
n Rc hf e
o
(8)
hie
R (1+hf e)
1 + E hie
1+

hie n

Av =

E (1 + hf e ) ib
hie

RE (1+hf e)
hie

Si hf e >> 1, entonces la ganancia de tensin tiende


(9)
v

REc
R

Dado que Rin =

Entoces i b =

vi
ii ,

luego de acuerdo a la Fig. 10b.


vi + ib
ii =
R1 jjR2

vi

(10)

; entonces
o
vi +
vi
n
o
R1 jjR2 hie
RE (1+hf e)
1+
hie

RE (1+hf e)
hie

1+
hie n
ii =

(11)

Finalmente
1

(12)

1
R1 jjR2

= R1 jjR2 jj fhie + RE (1 + hf e)g

Rin =
+

hie +RE (1+hf e)

Amplicador en Base Comn

El circuito de la Fig. 11a esta conectado en base comn, luego se tienen nuevos
parmetros de esta nueva interconexin, los cuales se muestran la Fig. 11b.
ie
v

ie

ic

+
EB

h ib

+
+

vCB

v EB

rb v
CB

(a)

h fb i e
ob

hCB

(b)

Figure 11: (a) Conguracin base comn.


parmetros h.

(b) Modelo de base comn con

Esto puede resultar confuso debido a la gran cantidad de conguraciones


posibles. Para evitar esto se utilizar como denominador comn en los BJT, la
conguracin EC, y en los FET, ser la conguracin fuente comn. La aplicacin de esto es posible, pues, existe una equivalencia entre las conguraciones
de emisor comn y base comn, las cuales se indican en la Tabla 2.
Table 2: Parmetros base y emisor comn .
Base Comn
hib

Emisor Comn

h fb
hob

+1

hie
hf e +1
hf e
hf e
hoe
hf e +1

6.1
comn

Aplicacin

Amplicador en base

El circuito de la Fig. 12a, est en base comn, luego a pequea seal en ca


como se muestra en la Fig. 12b, se reemplaza el modelo de EC. Determinar la
ganancia de voltaje y la resistencia de entrada.
Vcc
R1

RC

C
v

i vo

C
R

L
R
2

ib

fe

RL

v
v

ib

E
E

RE

ie

(c)

(b)

(a)

Figure 12: (a) Conguracin en base comn. (b) En ca. (c) A pequea seal.
Planteando la LVK en el circuito de la Fig. 12b.
vo =
(13) Pero como ib h=ie

Para el clculo de Rin

hf e ib (RL jjRC )

vi

; entonces
(R L jjR
)
A v = hf e
hie
se tiene que
vi
ii = R

Como ib =

vi
hie

ib

i b hf e

(14)

(15)

; nalmente
Rin =

1
1
RE

fe)
+ (1+h
hie

(16)

7
El amplicador en colector
comn
La conguracin de la Fig. 13a llamada colector comn, implica que para pequea seal en ca, las mediciones de seal sern referidas respecto del colector.
Habitualmente, una de las ms usadas es la que se muestra en la Fig. 13b, llamada seguidor de emisor. Note que para ca, el colector del BJT estar conectado
a tierra.
Se puede usar el modelo del BJT en colector comn, sin embargo por simplicidad, se ocupar al igual que para base comn el modelo de emisor comn.

RL

Vcc
Rc

R1

R1
C

Ci

Vcc

CQo
2

Co
v
o
vo

L
R

(a)

RL

(b)

Figure 13: (a) Colector comn. (b) Seguidor de emisor.

7.1

Aplicacin Seguidor de Emisor

En ca, reemplazando el modelo de parmetros h, se tiene el circuito de la Fig.


14b. Para la conguracin se determinar Av , Ai , Rin y Rout .
v
i
R

R2

ib

vo
E
RL

+
R

ie
R

R2

(a)

h fe i b

(b)

Figure 14: (a) Seguidor de emisor en ca. (b) Equivalente a pequea seal.

Determinacin de la ganancia de voltaje Av


Para la salida se tiene que
vo = ib (1 + hf e ) (RE jjRL )
(17) Planteando la LVK en la entrada
vi = ib hie + vo
(18) As reemplazando (18) en (17), se tiene
vo =

vo
(1 + hf e ) (RE jjRL )

hie

Finalmente, despejando la relacin


Av =

vo
vi

(1+hf e )(RE jjRL )


hie
(1+hf e )(RE jjRL
h

vo
= n
vi
1+

ie

(19)

1h

o = n

(1+hf e )(RE jjRL ) +


ie

o
1

(20)

Para (20) considerando hf e >> 1; se tiene que


Av

(21)

Cculo de la ganancia de corriente Ai


La corriente en la entrada y en la salida estan dada por (22) y (23) respectivamente
(22)
vi + ib
ii =
R1 jjR2
R
E

io

= ib (1 + hf e )

(23)

RE + RL

Pero de acuerdo a (17) y (18) se tiene que


vi = ib hie + ib (1 + hf e ) (RE jjRL )
(24) As, reemplazando ib en (22)
ii = ib f1 + hie + (1 + hf e ) (RE jjRL )g
(25) Despejando ib para reemplazarlo (23)
RE
RE + R L

io =

ii (1 + hf e )
1 + hie + (1 + hf ) (RE jjRL)

(26)

Se obtiene

(1 + hf e )

io
Ai =

ii

RE

1 + hie + (1 + hf ) (RE jjRL ) RE + RL

Calculando la Rin =

vi
ii :

Reemplazando ib de (24) en (22)


vi
vi
+
ii = 1 jjR2 hie + (1 + hf e ) (RE jjRL
R
)

Entonces

Rin =

R1 jjR2

Clculo de Rout

(27)

(28)

(29)

hie +(1+hf e )(RE jjRL

Par LCK se tiene


(30)
vp

Pero ib =

hie

ip =
; de esta forma

vp
h if e+b
RE

ib
hie

ip
R

R1 R2

h fe i b
+
vp

Figure 15: Circuito para clculo de Rout .

ip =

vp
vp
(1 + hf e ) +
hie
RE

Despejando
R out

vp
=
=
i
p

Conclusiones

(32)

1
1

(1+hf e )
hie

(31)

RE

El anlisis a pequea seal permite determinar la ganancia, resistencia de entrada y salida de un amplicador con transistores BJT. Al reemplazar el modelo
del dispositivo, el circuito electrnico se transforma en una red lineal, pudiendo
utilizar todas la herramientas en anlisis disponibles para tal efecto.

También podría gustarte