Está en la página 1de 1

Ejercicios con multiplexores 1.

Dibuja el diagrama lgico, con puertas NOT, AND y OR, de un multiplexor de 2-a-1 con entrada de habilitacin activa a nivel alto. Lo mismo para uno de 4a-1. 2. Disea un multiplexor de 4-a-1 con entrada de habilitacin alto-activa utilizando un decodificador de 2-a-4 con entrada de habilitacin bajo-activa y puertas AND y OR. Como no se dice nada al respecto, el resto de las seales son alto-activas. 3. El 74LS151 es un multiplexor de 8-a-1 (entradas de datos I y entradas de seleccin S) con habilitacin bajo-activa (E) y salidas Z y Z. Qu valen las salidas en cada uno de los siguientes casos? (a) E=0, S=310, I=310 (b) E=0, S=310, I=810 (c) E=1, S=310, I=310 4. El circuito 74x157 es un multiplexor de 2 entradas de datos, A (I0) y B (I1), de 4 bits, una entrada de seleccin S, y una entrada de habilitacin G_L bajoactiva. Qu valen cada una de las salidas Y del circuito en cada uno de los siguientes casos? (a) G_L=0, S=0, A=310, B=310 (b) G_L=0, S=1, A=210, B=510 (c) G_L=1, S=0, A=210, B=510 5. Disea un multiplexor de 4 entradas de datos de 4 bits utilizando dos 74x157s y puertas lgicas. 6. Realiza con el 74LS151 las funciones 3(3,5,6) y 4(0,2,6,10,13,15). 7. Realiza las funciones F=3(0,1,4,7) y G=3(0,2,5,6) con: (a) Un multiplexor de 8 entradas de datos de 2 bits. (b) Un multiplexor de 4 entradas de datos de 2 bits.

También podría gustarte