Está en la página 1de 5

Ejercicio de laboratorio 2

Puertas logicas basicas

El propósito de este ejercicio es describir la operación, usar y hacer un bosquejo de las conexiones
externas a los chips de circuitos integrados AND, OR, NOT y XOR para implementar circuitos
lógicos.

INTRODUCCIÓN

Las puertas lógicas son los bloques de construcción básicos para la formación de circuitos
electrónicos digitales. Una puerta lógica tiene un terminal de salida y uno o más terminales de
entrada. Su salida será ALTA (1) o BAJA (0) dependiendo de los niveles digitales en el (los) terminal
(s) de entrada. Mediante el uso de compuertas lógicas, podemos diseñar sistemas digitales que
evaluarán los niveles de entrada digital y producirán una respuesta de salida específica basada en
ese diseño de circuito lógico en particular. Las cinco puertas lógicas básicas son el AND, OR, NAND,
NOR y el inversor.

La puerta y

Comencemos mirando la puerta AND de dos entradas cuyo símbolo esquemático se muestra en la
Figura 1-1. El funcionamiento de la compuerta AND es simple y se define de la siguiente manera:
La salida, X, es ALTA si la entrada A y la entrada B son ALTAS. En otras palabras, si A = 1 Y B = 1
entonces X = 1. Si A o B o ambos son BAJOS, la salida será BAJA.

La mejor manera de ilustrar cómo el nivel de salida de una puerta responde a todas las posibles
combinaciones de nivel de entrada es con una tabla de verdad. La Tabla 1–1 es una tabla de
verdad para una puerta AND de dos entradas. En el lado izquierdo de la tabla de verdad, se
enumeran todas las combinaciones posibles de nivel de entrada, y en el lado derecho, se enumera
la salida resultante.

Un ejemplo de cómo se puede usar una compuerta AND es en un sistema de alarma antirrobo. La
salida de la compuerta AND será ALTA para activar la alarma si la llave de activación de la alarma
está en la posición ON Y la puerta frontal está abierta. Esta configuración se ilustra en la Figura 1–2
(a). La Figura 1–2 (b) muestra el resultado para cada combinación de llave (K) y puerta (D).
La puerta OR

La puerta OR también tiene dos o más entradas y una sola salida. El símbolo para una puerta OR
de dos entradas se muestra en la Figura 1-3. El funcionamiento de la compuerta OR de dos
entradas se define de la siguiente manera: La salida en X será ALTA siempre que la entrada A O la
entrada B sea ALTA o ambas ALTAS. Como una ecuación booleana, esto se puede escribir (que se
lee como "X es igual a A o B"). Observe el uso del símbolo para representar + la función OR.

La tabla de verdad para una puerta OR de dos entradas se muestra en la Tabla 1-2.

• Consulte la descripción, el símbolo lógico y la tabla de verdad para las puertas NOT, XOR, NAND y
NOR.

Usando las puertas lógicas de IC

Las puertas AND y OR están disponibles como circuitos integrados. El diseño del pin IC, el tipo de
puerta lógica y las especificaciones técnicas se encuentran en el manual de datos lógicos
suministrado por el fabricante del IC. Por ejemplo, al referirnos a un manual de datos lógicos TTL o
CMOS, podemos ver que hay varios IC de puerta AND y OR. Para enumerar sólo algunos:

1. El 7408 (74LS08, 74HC08) es una compuerta AND cuádruple de dos entradas.

2. El 7411 (74LS11, 74HC11) es una compuerta AND de tres entradas triples.


3. El 7421 (74LS21, 74HC21) es una compuerta doble AND de cuatro entradas.

4. El 7432 (74LS32, 74HC32) es una compuerta OR cuádruple de dos entradas.

En cada caso, las letras LS representan la familia Schottky TTL de baja potencia y las letras HC
representan la familia CMOS de alta velocidad. Por ejemplo, el número de pieza básico 7408 se
refiere a un IC de compuerta AND con cuatro compuertas AND internas (cuádruples) que tienen
dos entradas. La versión TTL más común es la 74LS08, y la versión CMOS más común es la 74HC08.
Ambos tienen exactamente el mismo diseño y función de pin.

Además de la designación de la familia (LS, HC, etc.), la mayoría de los circuitos integrados tendrán
un prefijo que especifica el fabricante. Dos ejemplos de esto son SN para Texas Instruments —
SN7400 y DM para Fairchild — DM7400. Además, se agrega un sufijo al final del número de pieza
para especificar el estilo del paquete. Dos ejemplos de esto son N para el paquete de doble línea
de plástico (P-DIP) —N7400N y M para el circuito integrado de esquema pequeño (SOIC) —
DM7400M.

Veamos con más detalle uno de estos circuitos integrados, el 7408 (consulte la Figura 1-4). El 7408
es un DIP IC de 14 pines. Las conexiones de la fuente de alimentación se realizan a los pines 7 y 14.
Esto suministra el voltaje de operación para las cuatro compuertas AND en el IC. El pin 1 se
identifica con un pequeño círculo con sangrado al lado o con una muesca cortada entre el pin 1 y
el 14 (consulte la Figura 1-4).

Las configuraciones de pines para algunas otras puertas lógicas se muestran en la Figura 1.5.

• Consulte la configuración de pines para los circuitos integrados: 7404, 7432 y 7486.

Parte I

Implemente y verifique la tabla de verdad de las puertas lógicas: 7400, 7402, 7404, 7408, 7432 y
7486. Utilice el software Virtual Constructor y Digital Circuit Simulator 0.9.7 disponible en
http://www.tourdigital.net/SimuladorTTLconEscenarios.htm.
La Figura 1.6 muestra la conexión de pines para validar la tabla de verdad de 74LS11 Triple 3
entradas y compuerta.

(una)

(segundo)

Figura 1.6. a) Configuración de pines para 74LS11 gate IC. b) Conexión de pasadores en el tablero.

Parte II

a) Determine la función lógica que describe el funcionamiento del circuito digital que se muestra
en la Figura 1.7.

b) Obtenga la tabla de verdad de la evaluación de la función lógica obtenida en la sección a).

c) Implemente el circuito lógico que se muestra en la Figura 1.7, utilizando puertas lógicas y
Software Virtual Constructor y Digital Circuit Simulator 0.9.7.

d) Obtener la tabla de verdad a partir de la evaluación del circuito digital implementado en c).

e) Compara los resultados obtenidos en b) yd).

Figura 1.7. Circuito digital.

Parte III

Se desea realizar un circuito de riego automático como el que se muestra en la figura. El circuito
debe operar la bomba en las siguientes condiciones:

Figura 1.8. Circuito de control de riego.


1. El circuito operará la bomba solo cuando el suelo esté seco, pero primero verifique lo siguiente

condiciones:

• Para evitar que la bomba se dañe al funcionar en vacío, la bomba nunca se activará cuando el
tanque de agua esté vacío.

• Si hay restricciones en el riego (horario de verano), solo se puede regar por la noche.

• En el resto del año (si no hay restricciones) puede regar día y noche (si el terreno está seco).

a) Obtener la tabla de verdad.

b) Determinar las funciones lógicas del sistema.

c) Dibuje el circuito digital utilizando símbolos de las puertas lógicas (síntesis del circuito lógico).

d) Implementar el circuito digital utilizando el software Virtual Constructor y Digital Circuit


Simulator 0.9.7.