Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Drivers
Drivers
Flujo de Potencia
9.1. INTRODUCCIN
9.2. CIRCUITOS DE DISPARO DE CONEXIN EN
PARALELO
9.2.1. Circuitos de Control con Acoplamiento DC
9.2.1.1. Salida Unipolar
9.2.1.2. Salida Bipolar
9.2.2. Circuitos de Control con Aislamiento Elctrico
9.2.3. Alimentacin en los Circuitos de Disparo
9.2.3.1. Alimentacin con circuitos de Bombeo de
Carga por Condensador
9.2.3.2. Alimentacin con circuitos Bootstrap
9.2.4. Circuitos de Puerta para SCRs
9.3. CIRCUITOS DE DISPARO DE CONEXIN EN
SERIE
9.4. PROTECCIONES
DEL
INTERRUPTOR
DE
POTENCIA INCORPORADAS EN EL CIRCUITO DE
CONTROL
9.4.1. Proteccin contra Sobrecorriente
9.4.2. Proteccin contra Cortocircuitos en Montajes
Tipo Puente
9.4.3. Conmutacin sin Snubbers
Convertidor
de Estado
Slido
Fuente de
Energa
Elctrica
Carga
Objeto de
este tema
Amplificadores
de potencia
Aislamiento
galvnico de
las seales
(deseable)
Elementos de
clculo
Circuito de Mando
con las
Seal digital
Circuito de Disparo
Dispositivo
de Potencia
V BB
VBE (TA )
I2
TB
Comparador
I1
R1
ts
TA
I B (TA )
R2
Carga
R1
R2
V BE almacenamiento
I Balmacenamiento
I Bon = I 1
VBB
Vcc
Circuito de VBB
Disparo
Comparador
R2 =
VBEon (TA )
R2
= VCE sat (TB ) + R1 I 1 + VBEon (TA )
M1
CGS
VBB
Comparador
Vcc
Circuito de
Disparo
R1
Carga
T1 R
G
T2
M1
CGS
(9-1)
(9-2)
(9-3)
Limitacin de
corriente en BJTs
Circuito de
Disparo
VBB+
Comparador
Tensin de
Referencia
Circuito
de control
Con
Vcc
RB
Tb+
TA
Tb
BJT
MOS
Divisor de tensin
capacitivo
Vcc
Circuito de
Disparo
VBB
Tb+
A
Tb
VBB
IB
VBB
TA
Fuentes de alimentacin
V0 auxiliares
Alimentacin DC-aislada
Capacidad
parsita
V1
V2
Aislamiento Circuito
de la seal de Base
Circuito de
Control
Aislamiento Circuito
de la seal de Base
Neutro
Tierra
Alimentacin
de Potencia
Optoacoplador
Salida hacia
el driver
Fase
Tierra
VBB
Entradas
de control
Seal
digital de
control
Referencia
Digital
Referencia del
interruptor de potencia
VBB
+15 V
Circuito
de
Potencia
DA
Circuito
Integrado CMOS
RG
VBB
Optoacoplador
Optoacoplador
Q
Oscilador
de alta
frecuencia /Q
Circuito de control
Referencia del
interruptor de potencia
Referencia del
circuito de control
Inductancia de
Magnetizacin
Seal digital de Vc
control (baja
frecuencia)
Modulador
Vd
Vo
Entrada al
driver
Entrada al driver o
seal de disparo
Demodulador
Vc
Q
/Q
Vo
Vd
ip
Modulador
ic
Cp
N1
Lm
BJTPotencia
ib
T2
N2
T1
Demodulador
Circuito de potencia
Rp
Seal Digital
de Control
Circuito
de disparo
Buffer
R2
Oscilador
Vcontrol
C1
Buffer
Schmitt-trigger
Buffer
DB
N3
C2
vi
RG
vo
Vcontrol
Q
Q
vi
vo
ipVBB/Rp.
Al cortar T1 cuando por Lm circula ip, se hace circular una corriente por la base,
y por tanto por el colector, de forma que al interactuar los devanados 2 y 3 ser:
ib=icN3/N2.
Adems, durante el tiempo que est cortado T1 Cp se descargar por Rp. Si en
estas condiciones se vuelve a saturar T1, la tensin aplicada al devanado 1 es VBB
y la corriente ip por el transformador podr ser muy alta, de forma que:
ib= icN3/N2- ipN1/N2
Si se eligen adecuadamente las relaciones de transformacin, podr hacerse la
corriente de base negativa y se cortar el transistor de potencia.
Vcc
Vcc 2
Circuito de
disparo
VBB1
Carga
Vcc 2
Circuito de
disparo
VBB2
C2
D2
VCC+VBB
VBB
VCC
C1
CD-1
D1
VBB
Osc.
VBB
VBB
CD-2
Montaje Semipuente
Vcc
VBB1
VBB2
VBB3
CD-1
CD-3
CD-5
CD-2
CD-4
CD-6
VBB
VBB
VBB
VBB
Driver
VBB
VBB
Driver
Fase C
Fase B
Fase A
Driver
VBB
Driver
Driver
Driver
VCC
VGK
VGGL
VGGH
RG
Tierra de Potencia
D1
15v
VGK
D2
RG
Vcontrol
VD
V BB
log iD
ic
RBSO
VGS=20V (mx.
permitido por la
tecnologa)
VGS=15V
(recomendado)
4*iDnom
Seal
de
Control
Conmutacin
iDnom
v CE
Circuito de Control en Serie con el Emisor del Interruptor de Potencia
Para circuitos de disparo de BJTs puede aprovecharse que si se provoca el
corte anulando IE el rea de operacin segura ser la correspondiente al
diodo C-B (no avalancha secundaria) luego ser cuadrada y con un valor
lmite de VCE casi el doble (BVCB02*BVCE0).
El transistor MOS empleado no necesita ser de alta tensin.
vDS
CGD
iD
vDS
RG
4*iDnom
VGS=RG*CGD*dVDS/dt+VGG
VGG
iD
vDScc vDS
4*iDnom
iD
RG
iDnom
t
CGD
VGG
iD
vDS
vDScc vDS
VCC
Generacin de retrasos
V1
Interr.
Cerrado
Control T+
T+
D+
Interr.
Abierto
Entrada de
Control
t
a)
Control
Control T-
V2
T-
D-
b)
tmin
Control
V1
tmin
tmin
V2
T+
tc
tc