Está en la página 1de 32

ARQUITECTURA DE REDES SISTEMAS Y SERVICIOS

2 Ing. Telecomunicacin. Curso 2005/06

MS SOBRE TRANSMISIN

1. SINCRONISMO ..................................................................................................................................... 2
1.1
1.2
1.3
1.4
1.5
1.5.1
1.5.2
1.5.3

CONCEPTO DE SINCRONISMO. TRANSMISIN ASNCRONA V.S. SNCRONA ..................................... 2


PROBLEMAS DE SINCRONISMO .......................................................................................................... 3
DESLIZAMIENTO DE TRAMA .............................................................................................................. 5
MODOS DE OPERACIN ...................................................................................................................... 7
MTODOS DE SINCRONISMO .............................................................................................................. 8
SINCRONIZACIN DEL RELOJ PRIMARIO DE REFERENCIA (PRC)
8
IMPOSICIN DE SINCRONISMO
9
SINCRONISMO MUTUO
10

2. REPETIDORES REGENERATIVOS................................................................................................ 12
2.1
2.2

FUNCIONAMIENTO DEL REPETIDOR ................................................................................................ 12


PROBLEMAS EN EL REPETIDOR REGENERATIVO............................................................................ 12

3. JERARQUA DIGITAL PLESICRONA (PDH) ............................................................................ 14


3.1
3.2
3.2.1
3.2.2
3.2.3
3.2.4
3.3
3.4
3.4.1
3.4.2
3.4.3
3.4.4
3.4.5

LAS JERARQUAS EUROPEA, AMERICANA Y JAPONESA .................................................................. 14


EL PRIMER NIVEL EN LA JERARQUA EUROPEA ............................................................................. 15
EL MULTIPLEX MIC
15
ALINEACIN DE TRAMA
16
MULTITRAMA PARA SEALIZACIN
17
MULTITRAMA PARA CRC
18
EL PRIMER NIVEL EN LAS JERARQUAS AMERICANA Y JAPONESA ................................................ 20
TRAMAS DE ORDEN SUPERIOR ......................................................................................................... 21
TCNICAS DE JUSTIFICACIN
21
TASA NOMINAL DE JUSTIFICACIN
22
TRAMA E2 CON JUSTIFICACIN POSITIVA
22
TRAMA E2 CON JUSTIFICACIN POSITIVA/NULA/NEGATIVA
25
TRAMAS DE ORDEN SUPERIOR A 2
26

4. CONCLUSIONES................................................................................................................................. 31

2 Ms

sobre transmisin

1.

SINCRONISMO

1.1

Concepto de sincronismo. Transmisin asncrona v.s. sncrona

Cuando el modo de transmisin entre dos equipos es asncrono stos no tienen un reloj
comn. Sin embargo es imprescindible que el receptor sepa en qu instante recibe un bit y cul es
la duracin del mismo, ya que tiene que recogerlo del enlace para interpretar la informacin que le
est llegando. Para conseguir esta imprescindible sincronizacin el emisor enva la informacin en
bloques de palabras (o caracteres), cada vez que va a transmitir una palabra nueva enva un bit
especial denominado bit de comienzo o arranque, que indicar al receptor que a partir de ese
momento va a comenzar a recibir una palabra. Terminada la transmisin de la palabra el emisor
enva uno (o varios bits) denominados de final o parada, que indican al receptor que la palabra ha
terminado. Como la longitud de la palabra es fija (normalmente 8 bits) el receptor puede leer e
interpretar esta informacin sin problemas y sin la necesidad de compartir un reloj con el emisor.
La figura 1 muestra el caso de una transmisin asncrona. El mayor problema de este mecanismo
es la necesidad de insertar bits adicionales de parada y espera que disminuyen el rendimiento de
las lneas de transmisin
Bit de Parada

Carcter

Bit de Arranque

Tbit

Fig. 1 Transmisin Asncrona


Cuestin 1: Recuerda dnde se utilizaba este tipo de transmisin?
Cuando el modo de transmisin es sncrono los datos se transmiten con un ritmo fijo, marcado
por un reloj o base de tiempo comn a los equipos transmisor y receptor. Se denomina
sincronismo al establecimiento de este reloj con la finalidad de interpretar adecuadamente las
seales recibidas. Cuando existe este sincronismo los equipos involucrados en una transmisin
conocen el instante exacto en que debe aparecer determinada informacin, de este modo las tareas
de insercin, recuperacin o conmutacin de los datos del canal resultan mucho ms sencillas.
Cuestin 2: Analice como la sincronizacin facilita la multiplexin por divisin en el tiempo.
Adems no es necesario transmitir bits de arranque y parada para indicar el comienzo y el
final de la transmisin, como ocurra con las transmisiones asncronas. Esto conlleva un mejor
aprovechamiento de la capacidad del enlace, ya que toda la informacin transmitida es til. La
figura 2 muestra el caso de una transmisin sncrona. Como se puede apreciar el receptor conoce
dnde comienza y termina cada bit sin necesidad de que el emisor aada ninguna informacin
adicional.

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 3

Carcter 2

Carcter 1

Tbit

Fig. 2 Transmisin Sncrona


Todos los componentes de un sistema de transmisin digital necesitan una seal de reloj para
su funcionamiento. Utilizando sta seal se generarn las secuencias de unos y ceros, es decir la
informacin digital, con un rgimen binario determinado. La figura 2 muestra como la frecuencia
de reloj determinar el tiempo de bit de la seal digital generada por el dispositivo. El comienzo
de cada bit vendr marcado por la fase del reloj. Dentro de un dispositivo, donde las distancias son
pequeas, existe un reloj que proporciona el sincronismo para todos los elementos que lo
componen. As en un computador, o en una central de conmutacin, todos los componentes
funcionan exactamente a la misma frecuencia. Si las distancias entre los componentes del sistema
aumentan, como ocurre en un sistema de transmisin, conseguir un reloj comn resulta ms
complejo y puede requerir de toda una red adicional de sincronizacin, como iremos viendo a lo
largo del tema.
Tb=1/f

1
tiempo

Fig. 3 Generacin de pulsos a partir de la frecuencia de reloj.


1.2

Problemas de sincronismo

Para que la transmisin fuera perfectamente sncrona el reloj utilizado para generar la seal
transmitida al enlace debera ser exactamente igual, en frecuencia y fase, que el utilizado para leer
los datos recibidos. As el receptor leera los datos con el mismo rgimen binario que fueron
generados y recogera los datos del enlace justo en el momento apropiado. Sin embargo ciertos
factores dificultan el sincronismo:

Relojes imperfectos

Hay que comenzar distinguiendo dos conceptos fundamentales, la frecuencia nominal y la


frecuencia instantnea. Los relojes de dos equipos que deben estar sincronizados se ajustan a la
misma frecuencia, sta es la denominada frecuencia nominal. Sin embargo en un instante
determinado la frecuencia real que genera el reloj de un dispositivo, la denominada frecuencia
instantnea, es muy difcil que sea exactamente igual a la nominal, con lo que dos relojes
Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

4 Ms

sobre transmisin

ajustados a la misma frecuencia nominal es difcil que trabajen a la misma frecuencia instantnea
exactamente. Este fenmeno se suele denominar fluctuacin o deriva de frecuencia y es debido
a las imperfecciones propias de los relojes de manera que depende en gran manera de la calidad de
los mismos. Se podra cuantificar como:
|fn-f i|
fn
La primera causa de deriva de frecuencia es la precisin con la que un reloj puede ser
sintonizado. Si se puede sintonizar el reloj con una precisin de x Hz la frecuencia instantnea
puede variar hasta x Hz por debajo o por encima de la nominal. De este modo la diferencia entre
las frecuencias instantneas de dos relojes ajustados a la misma frecuencia nominal puede llegar
hasta los 2x Hz desde el momento mismo de la sincronizacin. La segunda es la estabilidad del
reloj, es decir el modo en que ste cambia su frecuencia en un periodo de tiempo como resultado
del envejecimiento. Un reloj ajustado a una frecuencia nominal acaba desvindose de sta y
trabajando con una frecuencia instantnea distinta. De este modo la desintonizacin con cualquier
otro reloj que fuera ajustado a la misma frecuencia nominal y que funcione de forma aislada a ste
es cada vez mayor.
De esta forma un equipo puede estar generando informacin usando un reloj de frecuencia
fa y, en el otro extremo del enlace, se est interpretando la informacin como si llegara a una
frecuencia fa f. Esto es lo mismo que decir que un equipo transmite con un rgimen binario de
Rb bps y en el otro extremo se lee a Rb Rb bps.

Fluctuacin de fase

Se pueden producir fluctuaciones en la fase de la seal de reloj. Este fenmeno tambin es


conocido como Jitter. El efecto es el desplazamiento del elemento de seal, los bits, con respecto
a la posicin ideal que deberan ocupar en el tiempo, como ser representa en la figura 4. En todas
las transmisiones digitales se da este fenmeno como resultado de la acumulacin de pequeas
imprecisiones de temporizacin a lo largo de regeneradores y multiplexores. El mayor
inconveniente de este fenmeno es que es acumulativo no pudiendo eliminarse y empeorando por
tanto con la longitud de la lnea de transmisin. Este fenmeno limita la longitud mxima de las
lneas de transmisin digitales.
Posicin ideal
Bit retrasado
Bit adelantado

Jitter

Fig. 4. Variacin del bit respecto a su posicin ideal (JITTER)

Variacin del retardo de transmisin

El tiempo de propagacin de la seal en el sistema de transmisin puede cambiar. Esto


provoca que la informacin se adelante o se atrase con respecto a la posicin que debera ocupar,
incluso aunque las frecuencias sean exactamente iguales. Por ejemplo, la velocidad de
propagacin de la seal en el medio depende de la temperatura, por lo que cambios de temperatura
Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 5

provocan variaciones significativas en el retardo de propagacin en la lnea. Tambin hay


ocasiones en las que la longitud del camino de propagacin puede variar, como ocurre con los
enlaces con satlites que no estn en la rbita geoestacionaria. El retardo puede ser modificado
tambin a causa de reencaminamientos en la red. Cuando surge algn problema en una ruta, como
puede ser la rotura de un enlace, hay sistemas en los que el trfico de la red se reencamina a travs
de una ruta alternativa. Si en la nueva ruta se tiene un tiempo de propagacin diferente (distinta
longitud, distintos medios de transmisin...) tambin se pueden provocar deslizamientos de la
informacin. Si la red utiliza el reencaminamiento para proteger el servicio es imprescindible tener
muy presente este problema para llevar a cabo las medidas oportunas.
1.3

Deslizamiento de trama

Una de las primeras medidas para soportar pequeas desviaciones en la frecuencia


instantnea entre un emisor y un receptor separados por un enlace es que el receptor no lea los
datos que llegan directamente del enlace si no de un buffer o memoria donde se van almacenando
los bits que llegan desde el otro extremo. As la escritura puede efectuarse a un ritmo, el que
marca la frecuencia instantnea del emisor, y la lectura a otro ligeramente distinto, el que marca la
frecuencia instantnea del receptor, sin peligro de perder datos. Evidentemente cuanto mayor sea
el tamao de esta memoria mayor ser la desviacin de frecuencias que se podr soportar.
Normalmente esta variacin entre las frecuencias instantneas que el sistema es capaz de soportar
se expresa en partes por milln. Si, por ejemplo, en una lnea de 2,048 Mbps se permiten
variaciones de 50ppm las variaciones de hasta 200 bps, son soportadas sin que se pierdan ni
dupliquen datos. La figura 5 muestra como un nodo que recibe datos con frecuencia fa puede
enviarlos a un enlace de salida con otra frecuencia fb, utilizando tambin un buffer a la entrada.

fa

fb

Extraccin
de reloj
fa

fa
fb

Fig. 5 Lectura de datos desde memoria de entrada con reloj propio


El fenmeno de Slip o deslizamiento de trama ocurre cada cierto tiempo en el sistema
si existe una diferencia continuada, y en la misma direccin, entre las frecuencias de entrada y
salida de la lnea, es decir entre la frecuencia con que se escribe en el buffer y la frecuencia con
que se lee de l.

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

6 Ms

sobre transmisin

Cuestin 3: Si la diferencia no es continuada y en el mismo sentido soporta la memoria de


entrada las variaciones? por qu?
Cada uno de estos deslizamientos implica un error dado que se pierde o inserta
informacin de forma inapropiada. La figura 6 representa lo que ocurre en un equipo de
conmutacin cuando el rgimen binario de entrada al mismo es distinto al rgimen binario con el
que se leen los datos y se transmiten al siguiente enlace. Se considera la existencia de un buffer a
la entrada del conmutador para soportar pequeas fluctuaciones de frecuencia, sin embargo si la
diferencia de frecuencias se mantiene cierto tiempo esta memoria no es capaz de soportar esa
variacin.

Frecuencia de transmisin
a la entrada: f + f
Frecuencia nominal de
transmisin: f

Frecuencia de transmisin
a la entrada: f - f

Frecuencia nominal de
transmisin: f

Se llena el buffer y los


datos del intervalo F se
pierden

El buffer est vaco y no


hay nada que transmitir,
los datos del intervalo D
se duplican

Cuestin 4: Observe detenidamente la figura 6 para ver los problemas de deslizamiento de


trama.
Fig. 6 Variacin de frecuencias continuada
El primer problema sera que el rgimen binario a la entrada de la lnea fuera mayor que el
de lectura. En esta ocasin el buffer se empieza a llenar con datos que esperan a que les toque su
turno para ser recogidos y transmitidos al siguiente enlace. Mientras el buffer no se ha llenado del
todo no hay problema, cuando hay que leer algo se recoge de esta memoria. Pero si el buffer se
llena los datos que lleguen a continuacin se perdern, ya que no tienen donde guardarse hasta que
les llegue su turno.
El otro problema sera tener un rgimen binario en la lnea de entrada menor que el que se
utiliza para la lectura de los datos. El contenido del buffer ir disminuyendo de forma gradual, ya
que se sacarn los datos ms rpidamente de lo que se introducen, cuando se vace no habr nada
que transmitir al siguiente enlace. En este caso lo que suele hacer el equipo es volver a enviar la
informacin anterior. Hay que considerar que mientras que las variaciones de velocidad no sean
continuadas o no sean siempre iguales, es decir, que unas veces la lectura sea ms rpida que la
escritura y otras al contrario, el buffer soporta estas variaciones y no ocurrira este fenmeno de
deslizamiento de trama.
Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 7

Cuestin 5: Cree que habitualmente si un nodo no trabaja a su frecuencia nominal un buffer


a la salida (de donde lee el receptor) soportara bien las variaciones?
Adems de la utilizacin de memorias de tamao adecuado para controlar los deslizamientos
existen otras tcnicas como las de justificacin.

Justificacin positiva:
A cada flujo de bits que entra a un nodo se le asigna a la salida del mismo una capacidad algo
mayor de la que necesita, los denominados bits de justificacin. Si en un momento dado el buffer
se vaca se enva relleno en este bit, esto se denomina realizar justificacin positiva.
Evidentemente ser necesario tambin aadir bits que indiquen al otro extremo si en el bit de
justificacin va informacin o relleno para que acte en consecuencia.
Cuestin 6: Qu cree que pasar si la tasa de entrada es justo la nominal? Qu ir entonces
en la zona de justificacin? Y si es mayor? Y si es menor?

Justificacin positiva/nula/negativa:
Se basa en el mismo principio anterior, pero en este caso hay dos zonas de justificacin,
positiva y negativa, como indica la figura 7. El flujo de bits tiene un espacio de carga asignado a la
salida y dentro de este espacio est la zona de justificacin positiva. Adems fuera del espacio de
carga est la zona de justificacin negativa. Cuando la tasa de entrada a un nodo es justo la
nominal a la salida se ocupa justo el espacio de carga y en la zona de justificacin negativa se
enva relleno (no se realiza ningn tipo de justificacin). Si la tasa es superior a la nominal se
enva informacin en el espacio de carga completo y en la zona de justificacin negativa (se
realiza justificacin negativa). Cuando la tasa de entrada es inferior a la nominal se enva relleno
tanto en la zona de justificacin positiva como en la negativa (se realiza justificacin positiva).

Fig. 7 Justificacin positiva/nula/negativa


1.4

Modos de operacin
Existen dos modos fundamentales de operacin.

Plesicrono

Cada reloj del sistema opera de forma independiente. Es necesario entonces utilizar relojes de
alta estabilidad y resintonizarlos peridicamente de forma manual con el fin de que operen dentro
de unos lmites muy cercanos a la frecuencia nominal de la red. De esta forma se intentar
mantener los deslizamientos en un nivel aceptable. Se utilizan relojes muy caros y precisos. De
todos modos siempre existe algn deslizamiento, por lo que se usan mecanismos como los de
justificacin vistos anteriormente. La jerarqua digital plesicrona, que se ver ms adelante en
este mismo tema, sigue este modo de operacin y se usa, sobre todo, en enlaces entre redes de
distintos operadores o internacionales que conectan redes funcionando en modo sncrono.

Cuestin 7: Por qu cree que se usa para conectar redes/operadores distintos?

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

8 Ms

sobre transmisin

Sncrono

Todos los relojes estn controlados por un mecanismo automtico, de forma que todos operan
en la misma frecuencia nominal. Existen uno o dos relojes de muy alta calidad y precio, por
ejemplo relojes atmicos, que sirven de referencia y controlan las frecuencias de los dems que
son ms baratos y de menor calidad. Todos los relojes operan en la misma frecuencia, con lo que
se evitan los desplazamientos en condiciones normales. La informacin de temporizacin se
disemina desde el reloj primario de referencia (PRC) a todos los dems por una red superpuesta de
control de sincronizacin. La jerarqua digital sncrona sigue este modelo y se suele utilizar en
comunicaciones dentro de la red de un mismo operador.

Cuestin 8: Por qu cree que se suele limitar a la red de un operador?


1.5

Mtodos de sincronismo

Para conseguir el sincronismo de los relojes de los distintos elementos de red se utilizan
principalmente dos mtodos: Imposicin de sincronismo y sincronismo mutuo. En el primer caso
se necesita un reloj que sirva de referencia (el PRC) que es el que gobierna la sincronizacin de
red, en el segundo caso el nodo se sincroniza con las seales de informacin de entrada.

1.5.1 Sincronizacin del reloj primario de referencia (PRC)


En el mtodo de imposicin de sincronismo el reloj de referencia primario dicta la frecuencia
a los dems componentes de la red bien directamente o bien a travs de un reloj de jerarqua
inferior, como se ver ms adelante. Este reloj tiene que tener unos requisitos especiales, en
concreto debe tener una variacin de fase reducida y una deriva de frecuencia inferior a 10-11, es
decir que debe ser un reloj de alta tecnologa. ste puede funcionar de forma autnoma,
normalmente en condiciones controladas de temperatura, humedad o bien puede sincronizarse
con un sistema externo ms exacto como los que pasamos a enumerar a continuacin. Una
comparacin de estos sistemas puede encontrarse en la figura 8.

1.5.1.1 UTC
Escala de tiempo universal coordinado, tambin se conoce como GMT (Greenwich Mean
Time) u hora Zul. Es una escala solar es decir que se basa en la cuenta de las rotaciones de la
tierra desde un origen de tiempo determinado, el 1 de enero de 1972. Utiliza un conjunto de
relojes de cesio en condiciones fuertemente controladas en laboratorios de estandarizacin.

1.5.1.2 GPS
El sistema global de posicionamiento necesita una perfecta sincronizacin entre sus satlites y
utiliza una escala de tiempo atmica basada en contar los ciclos de una seal en determinada
resonancia atmica (relojes atmicos). Utiliza relojes en estaciones terrenas de control y en los
propios satlites. El origen de tiempo es el 6 de Enero de 1980 y est 13 adelantado a UTC.

1.5.1.3 LORAN-C
El sistema Long Range Navigation proporciona servicios de navegacin, localizacin y
temporizacin para usuarios civiles o militares en tierra, mar o aire utilizando una escala de
tiempos atmica. Determina posiciones con exactitud de 50m. Se desarroll para las costas
americanas. El origen de tiempo de este sistema son las 0 horas del 1 de Enero de 1958 y est 22
segundos adelantado a UTC.
Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 9

1.5.1.4 TAI
El sistema Temps Atomique International (Tiempo atmico internacional) tambin utiliza una
escala de tiempo atmica mantenida por la BIPM (International Bureau of Weights and
Measures). Se basa en la comparacin de unas 200 frecuencias localizadas en todo el mundo. Est
32 segundos por delante de UTC.

Fig. 8. Comparacin de las escalas de temporizacin. Obtenido de


http://www.leapsecond.com/java/gpsclock.htm
Cuestin 9: Observe como la mayor parte de los mecanismos de sincronizacin han surgido
para solucionar problemas de posicionamiento.

1.5.2 Imposicin de sincronismo


Se utiliza entre nodos de distinta jerarqua. Un reloj de referencia (PRC) dicta la frecuencia al
resto de relojes de la red, dentro de este mtodo encontramos distintos mecanismos:

Maestro/Esclavo

El reloj de referencia o maestro (M en la figura 9) controla directamente la frecuencia de todos


los nodos de la red con enlaces de sincronizacin dedicados exclusivamente a esta tarea. Tambin
se puede recibir la seal a travs de otro esclavo. Si hay demasiados nodos puede resultar costoso
y si se rompe un enlace de distribucin de reloj se crean regiones aisladas de sincronizacin.

E
E

E
E

Fig. 9 Maestro/Esclavo simple

Maestro/Esclavo Jerarquizado

Es una solucin ms robusta ya que la red puede seguir funcionando si el reloj de referencia
tiene algn problema. La informacin de sincronizacin se transporta utilizando un
encaminamiento jerrquico. El PRC est unido a una serie de nodos principales, en caso de que
Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

10 Ms

sobre transmisin

caiga el primero uno de estos nodos asume el control. Estos nodos se unen a otros de segundo
orden... A un nodo puede entrarle ms de una referencia, como se puede comprobar en la figura
10. Cada nodo enva a los que est conectado informacin sobre el nmero de saltos hasta el reloj
maestro, de esta forma cada nodo elige la seal de reloj con un nmero caracterstico menor. Si el
nodo detecta, a pesar de esto, que la referencia est muy degradada cambia de referencia.
M
0

0
1

E
1

E
2
1

Fig. 10 Maestro/Esclavo jerarquizado

Maestro/Esclavo con preseleccin

En cada nodo hay una serie limitada de flujos de los que se obtienen referencias de reloj. Los
flujos se ordenan de modo que el nodo se sincroniza a uno de ellos en un orden preestablecido. Se
irn eligiendo segn el nodo vea que la seal se va degradando.

1.5.3 Sincronismo mutuo


Los mecanismos de sincronizacin mutua se utilizan entre nodos del mismo nivel jerrquico y
la finalidad es conseguir un reloj comn utilizando como referencia los relojes individuales de
cada uno que se obtienen de la seal de lnea en los enlaces de entrada. Existen dos mecanismos
distintos.

Sincronizacin mutua unilateral

Si se utiliza un cdigo de lnea apropiado se puede reconstruir la seal de reloj en recepcin a


partir de la seal de datos recibida, gracias a los flancos de subida y bajada de sta. Para obtener la
seal de reloj a la que trabaja el equipo este mecanismo promedia las seales de reloj extradas de
los flujos entrantes a un nodo y las compara con su propio reloj. La seal obtenida es la utilizada
como reloj tanto para leer como para escribir en los enlaces de salida. La figura 11 muestra este
funcionamiento en uno cualquiera de los nodos de la red. A la entrada se promedian las seales de
reloj obtenidas de los flujos de entrada, esta informacin junto con el reloj propio entra en un
sistema de lazo cerrado (Phased Local Loop + Oscilador controlado por tensin) que se
sintonizar a una frecuencia (CLK) que ser la media de todas las de entrad ms el reloj propio.
NODO A Y NODO B

PLL

VCXO
CLK

Fig. 11 Esquema del funcionamiento de un nodo con sincronismo mutuo unilateral


Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 11

Sincronizacin mutua bilateral

Este sistema es prcticamente igual al anterior salvo que ahora la seal resultante en cada
nodo se enva tambin hacia los dems tal y como indica la figura 12.
NODO A

PLL

VCXO
CLK

PLL

VCXO
CLK

NODO B

Fig. 12 Esquema de funcionamiento de dos nodos utilizando sincronismo mutuo bilateral


En redes de gran tamao suele utilizarse un esquema maestro-esclavo jerrquico entre nodos
de distinto nivel, con empleo de sincronismo mutuo entre nodos de la misma jerarqua.

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

12 Ms

2.

sobre transmisin

REPETIDORES REGENERATIVOS

Cuando la transmisin es digital uno de los elementos que encontramos en las lneas de
transmisin es el repetidor regenerativo. En este apartado se analiza cmo funcionan estos
dispositivos y el problema del jitter, para pasar a continuacin a analizar otros equipos, los
multiplexores.
2.1

Funcionamiento del repetidor

El repetidor regenerativo reconstruye los pulsos que durante la transmisin han sido
atenuados, distorsionados y a los que se le ha aadido ruido. Slo tratan los pulsos de seal
recibida, no conocen como es la trama, los intervalos de tiempo, etc, es decir que desconocen la
estructura de la informacin.
Las funciones bsicas del repetidor regenerativo son:
Igualacin y amplificacin
Recupera la forma de onda de la seal en lnea. La igualacin se consigue con una
ecualizacin de la seal. La amplificacin con un convertidor automtico de ganancia
(amplificacin variable), as se consigue un valor de pico prefijado.
Recuperacin del reloj
El regenerador no tiene reloj interno. Para conocer la seal de reloj la recupera de los cdigos
de lnea que recibe. Por tanto el cdigo de lnea debe tener suficientes cambios como para poder
extraer el ritmo del reloj (cdigos de lnea vistos en el tema anterior)
Deteccin de la presencia o ausencia de pulso
La seal resultante de la etapa de igualacin y amplificacin se muestrea en los instantes que
el repetidor considera que debe haber pulso (basndose en el reloj obtenido en la etapa anterior).
Compara la seal resultante con un umbral para decidir si hay o no pulso.
Regeneracin y transmisin de los pulsos
Se vuelve a generar la seal basndose en los pulsos detectados en la etapa anterior.
2.2

Problemas en el repetidor regenerativo

En el regenerador ocurren los siguientes problemas:


Jitter
Como ya se indic se debe a la fluctuacin de fase en la seal. Como el reloj se ha
obtenido de la seal de entrada (que ya traa desviaciones respecto a la posicin ideal) y adems se
aade un retardo que puede ir variando en el propio repetidor ste es un fenmeno acumulativo y
por tanto limita el nmero de regeneradores en cascada.
Errores
Se pueden cometer errores por adicin, considerar un 1 donde no lo haba o por omisin, es
decir considerar un 0 donde haba un 1.
Para medir estos errores se utiliza la tasa de error binaria, BER (bit error rate), que se calcula
como el nmero de bits errneos/nmero de bits transmitidos. Segn esta BER el efecto subjetivo
sobre la voz es:
Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 13

Efecto inapreciable (Sistema correcto) si es menor que 10-6

Chasquidos aislados, perceptibles si la voz es baja (Sistema degradado), mayor que 10-6 y
menor que 10-5

Chasquidos aislados, molestos si la voz es baja (Sistema degradado), mayor que 10-5 y menor
que 10-3

Inadmisible (Sistema estropeado) si es mayor de 10-3

Cuestin 10: Cmo puede disminuir el nmero de errores cometido en un repetidor? Qu


efecto tiene esta opcin sobre el retardo en la lnea?

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

14 Ms

3.

sobre transmisin

JERARQUA DIGITAL PLESICRONA (PDH)

Cuando el modo de operacin es plesicrono no existe una red de sincronismo entre los nodos
pero s que se ajustan todos para trabajar con un reloj muy prximo a la frecuencia nominal. Sin
embargo, como se explic anteriormente, la frecuencia instantnea puede tener ligeras variaciones
respecto a esta frecuencia nominal. La jerarqua digital plesicrona est basada en este modo de
operacin y se utiliza tradicionalmente en redes de telefona para que varios canales telefnicos
compartan un medio de transmisin utilizando tcnicas de multiplexin por divisin en el tiempo.
La estructura de las tramas de nivel fsico que se forman para lograr esta multiplexin va a
permitir una pequea variacin (siempre dentro determinados mrgenes) de la frecuencia
instantnea a la que trabaja cada nodo respecto a la nominal. En este apartado se presentar
primero una visin general de la multiplexin en PDH, a continuacin se presenta la trama de
primer nivel y por ltimo las tramas del resto de niveles.
3.1

Las jerarquas europea, americana y japonesa

PDH est basado en canales de 64Kbps. En cada nivel de la jerarqua PDH se va aumentando
el nmero de canales multiplexados sobre el medio fsico, de manera que el formato de trama es
distinto en cada nivel e incluso vara la duracin de cada una. En una trama adems de los canales
de 64Kbps se transporta informacin de control, que se va aadiendo cada vez que se aumenta de
nivel. De este modo el nmero de canales de informacin de 64Kbps siempre es mltiplo del
nmero de canales del nivel inferior pero no ocurre lo mismo con el rgimen binario. Existen tres
jerarquas PDH, la Europea, la Americana y la Japonesa. La primera, mostrada en la figura
13,utiliza la trama descrita en la norma G.732 de la ITU-T como trama de primer orden, mientras
que las otras dos, mostradas en las figuras 14 y 15, utilizan la descrita en la G.733.
c1

E2= 8,448 Mb/s

E3= 34 Mb/s

E4= 140 Mb/s

480 canales a
64Kb/s

Quinario

120 canales a
64Kb/s

Cuaternario

30 canales a
64Kb/s

Terciario

c30

E1=2,048 Mb/s

Secundario

c3

Primario

c2

E5= 560 Mb/s

1920 canales a
64Kb/s
7680 canales a
64Kb/s

Fig. 13. Jerarqua PDH europea.


Cargas de orden inferior

Nivel

Circuitos

Velocidad

T1

24

1,544 Mbps

T2

96

6,312 Mbps

T3

672

44,736 Mbps

T4

2016

139,264 Mbps

Fig.14.Jerarqua Americana.
Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 15

Nivel

Circuitos

Velocidad

T1

24

1,544 Mbps

Cargas de orden inferior

T2

96

6,312 Mbps

T3

480

32,064 Mbps

T4

1440

97,728 Mbps

Fig.15.Jerarqua Japonesa.
A los flujos de entrada a un multiplexor se les suele conocer como afluentes, tributarios o
cargas del mltiplex de orden superior.
Cuestin 11: Para las tramas E1 y T1 calcule el rgimen binario que no es utilizado para
transmitir canales de datos.
3.2

El primer nivel en la jerarqua europea

3.2.1 El multiplex MIC


La trama E1, la de primer nivel de la jerarqua PDH europea, se describe en la norma G.732
de la ITU-T. Se forma a partir de 30 canales analgicos vocales, tpicamente en la central local
donde se encuentra un equipo denominado multiplex MIC que realiza dos tareas: La modulacin
por impulsos codificados y la multiplexin de los 30 canales digitalizados, tal y como indica la
figura16.

125s

C = 64 Kb/s
2

3,9s

C = 64 Kb/s

MUX
MIC
Primario

I1

30

C = 64 Kb/s

I3

I16

Alineacin de
trama

29

C = 64 Kb/s

I2

I29

I32

Sealizacin

B1

B2

B3

B4

B5

B6

B7

B8

Tramas
alternas

Fig.16. Formacin de la trama E1


Para la digitalizacin de cada canal utiliza una frecuencia de muestreo de 8KHz, es decir un
periodo de muestreo de 125s. Cada muestra se codifica con 8 bits por lo que el rgimen binario
resultante para un canal vocal es de 64Kbps. Se utiliza una cuantizacin no uniforme basada en la
ley de compresin A.
Para la multiplexin de los 30 canales digitales se monta una trama en la que se va a enviar
una muestra de cada uno de los canales, la multiplexin se realiza octeto a octeto, como se aprecia
en la figura 16. De modo que para mantener el rgimen binario de 64Kbps por canal la duracin
de la trama necesariamente ser 125s. Adems de la informacin de los canales se aade
informacin de control e informacin de sealizacin. El primer intervalo de tiempo de la trama se
utiliza para tareas como la alineacin de trama y control de alarmas, como se indica en la figura
17. El intervalo de tiempo 16 se utiliza para enviar la informacin de sealizacin. De manera que
en total se necesitan 32 intervalos de tiempo de 8 bits, 30 para canales vocales, uno para tareas de
Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

16 Ms

sobre transmisin

control y otro para sealizacin, lo que da un rgimen binario del flujo resultante tras la
multiplexin 2048 Kb/s. Por eso los enlaces E1 se denominan comnmente enlaces de 2 Megas, se
transmite/recibe un flujo continuo de 2048Mbps.

3.2.2 Alineacin de trama


Como se dijo anteriormente el intervalo de tiempo 1 de la E1 se utiliza para tareas de control y
alineacin. La figura 17 muestra el uso de los 8 bits de este intervalo de tiempo.
Nmero del bit

Si

Sa7

Sa8

Tramas alternadas
Trama que contiene la seal
de alineacin de trama
Trama que no contiene la seal
de alineacin de trama

(Nota 1)

Seal de alineacin de trama

Si

(Nota 1)

(Nota 2)

(Nota 3)

Sa4

Sa5

Sa6
(Nota 4)

NOTAS
1
Si = bits reservados para uso internacional. En 2.3.3 se describe un uso especfico. En etapas posteriores se podrn definir
otros usos posibles. Si ninguno de estos usos se realiza en la prctica, se debern poner estos bits a 1 en los trayectos digitales
que atraviesan una frontera internacional. No obstante, se pueden utilizar en el mbito nacional si el trayecto digital no atraviesa
una frontera.
2

Este bit se pone a 1 para evitar simulaciones de la seal de alineacin de trama.

A = indicacin de alarma distante. En funcionamiento normal, puesto a 0, en condicin de alarma, puesto a 1.

Sa4 a Sa8 = bits adicionales de reserva que pueden utilizarse como sigue:
i)

Los bits Sa4 a Sa8 pueden ser recomendados por el UIT-T para uso en aplicaciones punto a punto especficas (por
ejemplo, equipos transcodificadores conformes a la Recomendacin G.761).

ii)

El bit Sa4 puede utilizarse como un enlace de datos basado en mensaje que ha de recomendar el UIT-T para
operaciones, mantenimiento y monitorizacin de la calidad de funcionamiento. Si se accede al enlace de datos en
puntos intermedios, con las alteraciones consiguientes del bit Sa4, los bits CRC-4 deben actualizarse para conservar
las funciones correctas de terminacin de trayecto de extremo a extremo asociadas con el procedimiento CRC-4
(vase 2.3.3.5.4). El protocolo y los mensajes del enlace de datos quedan en estudio.

iii)

Los bits Sa5 a Sa7 son para uso nacional cuando no se les necesita para aplicaciones punto a punto especficas [vase
el inciso i) anterior].

iv)

Uno de los bit Sa4 a Sa8 puede utilizarse en una interfaz de sincronizacin para transportar mensajes de situacin de
sincronizacin de la jerarqua digital plesicrona, que se describen en 2.3.4.

Los bits Sa4 a Sa8 (cuando no se utilizan) deben ponerse a 1 en enlaces que atraviesan fronteras internacionales.

Fig. 17. Utilizacin del primer intervalo de tiempo de la trama E1. Cuadro 5A/G.704
Cuestin 12: Calcule la capacidad del canal de indicacin de alarma distante (A)
Cuestin 13: Calcule la capacidad del canal Si
Cuando se quiere recuperar uno de los canales multiplexados en el enlace ser necesario
identificar dnde est el principio de trama en el flujo que se est recibiendo para as saber dnde
se encuentra cada canal de 64Kbps. De manera que es necesario mantener una alineacin al
principio de trama que se consigue gracias a la seal de alineacin de trama que se transmite en
una de cada dos tramas, como indicaba la figura 17.
Cuestin 14: Calcule el rgimen binario destinado a la seal de alineacin de trama

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 17

En el caso de que se pierda esta referencia en un momento determinado es necesario volver a


encontrar esa seal de alineacin. Este proceso de alineacin de trama se muestra en la figura 18.
A.T. O.K.

A0

A.T. O.K.

A.T. No O.K.

B2

A1

A.T. O.K.
A.T. No O.K.

A.T. No O.K.

Bit 2 de IT0 a 1

A.T. O.K.
Bit 2 de IT0 a 0

A2
A0 Alineacin correcta
A.T. No O.K.
A1 Prealarma 1
A2 Prealarma 2
B0 Prdida de Alineacin
B1, B2 Recuperacin provisional

B0

B1

A.T. O.K.

A.T. No O.K.
Mientras no encuentre sec FAS

Fig. 18. Proceso de alineacin de trama.


En el estado B0 para encontrar la FAS en el flujo de entrada se utiliza un registro de
desplazamiento en el que se va almacenando la secuencia de entrada y comparndola con la FAS,
cuando se encuentra se pasa al estado B1
Cuestin 15: Para cuntos bits tiene que tener capacidad el registro?

3.2.3 Multitrama para sealizacin


El intervalo de tiempo 16 de la E1 est reservado para tareas de sealizacin. Cuando la
sealizacin es por canal comn simplemente se tendr un canal de 64Kbps sobre el que se
enviarn mensajes de sealizacin. Para identificar a qu canal de datos se refiere el mensaje de
sealizacin ste llevar una referencia de a quin pertenece.
Cuestin 16: Qu sistema de sealizacin utilizaba este mecanismo?
Cuando la sealizacin que se va a utilizar es por canal asociado se necesita una canal de
sealizacin para cada canal de datos de 64Kbps. Es necesario por tanto dividir el canal 16, el
destinado a sealizacin en la trama, en 30 subcanales de sealizacin. Para lograr ese reparto se
utiliza una estructura de multitrama, formada por 16 tramas consecutivas (figura 19). Se reservan
cuatro bits de sealizacin de la multitrama para la sealizacin de cada canal de datos.

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

18 Ms

sobre transmisin

Tiempo

32 Intervalos de tiempo de 8 bits en 125 s


IT0

IT1

IT2

IT3

IT4

IT16
Sealizacin

IT29

IT30

IT31

IT32

4 bits

0s

FAS

125s

C1

C2

C3

C4

Alin

C27

C28

C29

C30

C1

C2

C3

C4

1 16

C27

C28

C29

C30

Multitrama
14x125s

FAS

15x125s
16x125s

FAS

C1

C2

C3

C4

14 29

C27

C28

C29

C30

C1

C2

C3

C4

15 30

C27

C28

C29

C30

C1

C2

C3

C4

Alin

C27

C28

C29

C30

Tiempo

Fig. 19. Formato de multitrama para sealizacin por canal asociado.


De manera que para conocer a qu canal de datos se refiere la informacin de sealizacin que
se recibe en determinada trama es necesario conocer en qu trama dentro de la estructura de
multitrama nos encontramos. Para eso se utiliza la seal de alineacin de multitrama que se
transmite en el intervalo de tiempo 16 de la primera trama de cada multitrama. El proceso de
alineacin a la estructura de multitrama se presenta en la figura 20.
A.M.T. O.K.

A0
A.M.T. No O.K.

A1

A.M.T. O.K.
A.M.T. O.K.

A.M.T. No
O.K.

A0 Alineacin correcta
A1 Prdida transitoria
B0 Prdida de Alineacin

B0

Fig. 20. Proceso de alineacin de multitrama.

3.2.4 Multitrama para CRC


Existe otro formato de multitrama cuya finalidad es introducir un control de errores en las
lneas E1. Para hacer este control se introduce un cdigo de redundancia cclico (CRC) de cuatro
bits en el flujo de 2M utilizando el primer bit de la trama (Si en la figura 17), tal y como indica la
figura 21.

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 19

Submultitrama
(SMF)

Nmero de
trama

Multitrama
II

Bits 1 a 8 de la trama
1

0
1
2
3
4
5
6
7

C1
0
C2
0
C3
1
C4
0

0
1
0
1
0
1
0
1

0
A
0
A
0
A
0
A

1
Sa4
1
Sa4
1
Sa4
1
Sa4

1
Sa5
1
Sa5
1
Sa5
1
Sa5

0
Sa6
0
Sa6
0
Sa6
0
Sa6

1
Sa7
1
Sa7
1
Sa7
1
Sa7

1
Sa8
1
Sa8
1
Sa8
1
Sa8

8
9
10
11
12
13
14
15

C1
1
C2
1
C3
E
C4
E

0
1
0
1
0
1
0
1

0
A
0
A
0
A
0
A

1
Sa4
1
Sa4
1
Sa4
1
Sa4

1
Sa5
1
Sa5
1
Sa5
1
Sa5

0
Sa6
0
Sa6
0
Sa6
0
Sa6

1
Sa7
1
Sa7
1
Sa7
1
Sa7

1
Sa8
1
Sa8
1
Sa8
1
Sa8

NOTAS
1

E = bits de indicacin de error CRC-4 (vase 2.3.3.4).

Sa4 a Sa8 = bits de reserva (vase la Nota 4 al Cuadro 5A).

C1 a C4 = bits de verificacin por redundancia cclica-4 (CRC-4) (vanse 2.3.3.4 y 2.3.3.5).

A = indicacin de alarma distante (vase el Cuadro 5A).

Fig. 21. Primer octeto de las tramas de una multitrama para CRC. Cuadro 5B/G.704
Como puede apreciarse esta multitrama est formada tambin por 16 tramas y se divide en
submultitrama 1 (las 8 primeras) y submultitrama 2 (las 8 ltimas).
Cuestin 17: Calcule la capacidad del canal para transmitir CRC
Este control de errores se utiliza con varias finalidades:

Proteccin contra falsos alineamientos de trama

Si en algn momento en el proceso de alineacin de trama se ha cometido un error y el equipo


est mal alineado el CRC fallar (porque el bit que se considera el primero de la trama en
realidad no lo es), de este modo se detectan alineamientos falsos a la trama.

Monitorizacin de errores

Controla la BER de un enlace digital extremo a extremo. El CRC se incorpora al crear la


trama (en el extremo transmisor) y se mantiene hasta el final, analizndose en el receptor.

Proteccin de flujos de 2M (E1)

Protege flujos crticos cuando hay especial inters en que lleguen correctamente. Se manda el
flujo duplicado por distintos recorridos y en recepcin, basndose en el anlisis del CRC, se
selecciona el que tenga menos errores.

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

20 Ms

sobre transmisin

3.3

El primer nivel en las jerarquas americana y japonesa


Bits F

Nmero
de trama
en la
multitrama

Nmero(s) de bit en cada


intervalo de
tiempo de canal

Asignaciones

Nmero de bit
en la
multitrama

FAS

DL

CRC

Para la seal
de carctera)

Para la
sealizacina)

1a8

194

e1

1a8

387

1a8

580

1a8

773

1a8

966

e2

1a7

1159

1a8

1352

1a8

1545

1a8

10

1738

e3

1a8

11

1931

1a8

12

2124

1a7

13

2317

1a8

14

2510

e4

1a8

15

2703

1a8

16

2896

1a8

17

3089

1a8

18

3282

e5

1a7

19

3475

1a8

20

3668

1a8

21

3861

1a8

22

4054

e6

1a8

23

4247

1a8

24

4440

1a7

FAS

Seal de alineacin de trama (frame alignment signal) (. . . 001011 . . .).

DL

Enlace de datos (data link) a 4 kbit/s (bits de mensaje m).

CRC

Campo de verificacin de bloques CRC-6 (bits de verificacin e1 a e6).

a)

Denominacin
del canal de
sealizacina)

Slo es aplicable en el caso de sealizacin asociada al canal (vase 3.1.3.2).

Fig. 22. Estructura de multitrama en un enlace T1. Cuadro 1/G.704


La trama T1, la de primer nivel de las jerarquas americana y japonesa, se describe en la
norma G.733 de la ITU-T. Se forma a partir de 24 canales analgicos vocales. En este caso el
multiplex MIC utiliza tambin una frecuencia de muestreo de 8KHz para cada canal, igual que en
Europa. Sin embargo cada muestra es de 7 bits aunque se aade un bit ms para sealizacin. La
cuantificacin es tambin no uniforme pero se utiliza la Ley para la compresin. La trama tiene
tambin una duracin de 125s y a parte de los 24 intervalos de tiempo de 8 bits (uno para cada
canal vocal) se aade un bit ms para tareas de alineacin y control, de este modo el rgimen
binario resultante en la lnea es de 1544Kbps. Si es necesario hacer una conexin entre redes que
utilizan distinta trama bsica la adaptacin ha de ser de la G.733 a la G.732.
Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 21

Tambin se utiliza una estructura de multitrama formada por 24 tramas T1, esta estructura se
muestra en la figura 22.
Cuestin 18: Calcule las capacidades para los canales: FAS, DL, CRC y canal de
sealizacin A segn la figura 22.
3.4

Tramas de orden superior

3.4.1 Tcnicas de justificacin


Las tramas de primer orden se forman muestreando las seales analgicas de la entrada
utilizando una seal de muestreo de 8KHz obtenida a partir del reloj del multiplex MIC, por tanto
todas las seales se muestrean con el mismo reloj y no hay ningn problema de desincronizacin
entre ellas. Por tanto estas tramas de primer nivel no contienen ningn espacio de justificacin, sin
embargo para el resto de niveles s se definen espacios en las tramas en los que puede haber
informacin o no, los denominados bits de justificacin. Estos mecanismos de justificacin
permitirn que los tributarios que se introducen en el mltiplex puedan tener un rgimen binario
distinto al nominal siempre y cuando se mantengan dentro de los mrgenes establecidos.

3.4.1.1 Justificacin positiva


El mecanismo de justificacin ms sencillo es la justificacin positiva. En este caso en el
mltiplex, a la salida del multiplexor, se reserva para un afluente determinado ms capacidad de la
que ste necesitara si tuviera le rgimen binario nominal. De manera que el rgimen binario del
espacio de carga correspondiente dentro del mltiplex es superior al rgimen binario nominal del
afluente. En caso de que no se necesite el espacio adicional para meter los datos del afluente el
multiplexor inserta informacin de relleno (justificacin +). De algn modo habr que indicar si lo
que viaja en este espacio adicional son datos tiles o es informacin de relleno, para eso es
necesario aadir tambin un campo de control de justificacin. En la figura 23 se muestra un
esquema con esta idea.
Espacio carga

C nominal + S+

C nominal S+ Co

Fig. 23. Justificacin positiva

3.4.1.2 Justificacin positiva/nula/negativa


La justificacin positiva/nula/negativa se basa en el mismo principio. En este caso el espacio
de carga reservado a un afluente dentro del mltiplex es exactamente igual al que necesitara si
tuviera el rgimen binario nominal. Fuera de este espacio de carga se aade otro espacio en el
mltiplex para que si el rgimen binario del flujo de entrada supera al nominal los datos sobrantes
se metan en esta zona (justificacin -). Dentro del espacio de carga del afluente hay un espacio
para que en caso de que el rgimen binario est por debajo del nominal se pueda enviar relleno en
esta zona (justifiacin +). Estos campos son, respectivamente S- y S+ mostrados en la figura 24.
Esp. carga

Cnominal

Cnominal
S+ S- Co
S+ S-

Fig. 24. Justificacin positiva/nula/negativa


De este modo en caso de que el rgimen del tributario sea superior al nominal se realiza
justificacin negativa, que consiste en enviar datos procedentes del afluente en el campo S-. Sin
Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

22 Ms

sobre transmisin

embargo cuando el rgimen del tributario sea inferior al nominal se realiza justificacin positiva,
que consiste en enviar relleno en el campo S+, por supuesto en el campo S- tampoco iran datos
del afluente de entrada. En caso de que el rgimen binario coincida con el nominal no se realiza
ningn tipo de justificacin de manera que en S+ se transmiten datos del afluente y en S- relleno.
Tambin ser necesario un campo de control de justificacin que indique al otro lado si se ha
hecho justificacin y de qu tipo.

3.4.2 Tasa nominal de justificacin


Los parmetros ms importantes a considerar cuando se realiza una multiplexin por encima
del primer nivel de PDH son:

Fp: Frecuencia nominal del tributario (seal de entrada de orden inferior)

Fs: Frecuencia nominal del mltiplex (seal de salida de orden superior)

n: Nmero de tributarios que conforman el mltiplex

N: Nmero de bits totales en la trama de orden superior

a: Bits para alineacin, alarma

r: Bits de control de relleno

m: Bits de informacin (incluidos los de justificacin, S)

Nmero de bits usados con justificacin

Ft: Frecuencia de trama, es decir el nmero de tramas por segundo (inversa del tiempo de
trama)

C: Capacidad ofrecida

Interesar calcular dos parmetros del mltiplex:

Fr: Frecuencia nominal de relleno

Que es el nmero de bits de justificacin por segundo que llevan relleno cuando el rgimen
binario del afluente de entrada es el nominal. Es decir si el flujo se hubiera formado con un reloj
ajustado exactamente a la frecuencia nominal.

Tasa Nominal de Justificacin

Es el porcentaje de bits de justificacin, de los totales destinados a ese afluente, que van
justificados cuando el afluente tiene la frecuencia nominal.
Estos parmetros se calcularn para la E2 pero pueden ser calculados para los flujos de
cualquier orden.

3.4.3 Trama E2 con justificacin positiva


En PDH a partir del segundo nivel de multiplexin sta siempre se hace bit a bit y no por
octetos como se haca en la E1. Hay dos tipos de trama E2, con justificacin positiva o con
justificacin positiva/nula/negativa. Las figuras 25 y 26, la primera extrada directamente de la
norma, muestran la trama cuando se utiliza justificacin positiva. Como se puede ver la trama se
divide en cuatro grupos de 212 bits. Se utiliza un bit para cada afluente para realizar justificacin
(Bit Si) en caso de que fuera necesario. Para indicar si se ha hecho justificacin o no se necesita un
bit de control de justificacin (bit Ci). Si este bit se recibe como un uno esto le indica al
demultiplexor que recibe el flujo que el que lo form hizo justificacin para ese afluente de
Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 23

manera que el contenido del bit Si es relleno y no datos del afluente i. En caso de que el bit Ci
fuera un cero el demultiplexor sabra que el contenido del bit Si es realmente informacin del
afluente i. El bit Ci se enva 3 veces dentro de la trama y en recepcin se decide si es cero o uno
por el voto de mayora, de este modo la posibilidad de error es menor.
Cuestin 19: Un multiplexor de orden superior Necesitar saber si se hizo justificacin en el
flujo de entrada? Por qu?
Velocidad binaria de los afluentes (kbit/s)
Nmero de afluentes

2048
4

Estructura de trama

Plan de numeracin de los bits


Grupo I

Seal de alineacin de trama (1111010000)

1 a 10

Indicacin de alarma destinada al equipo mltiplex digital distante

11

Bit reservado para uso nacional

12

Bits procedentes de los afluentes

13 a 212

Grupo II
Bits Cj1 de control de justificacin (vase la nota)
Bits procedentes de los afluentes

1a4
5 a 212

Grupo III
Bits Cj2 de control de justificacin (vase la nota)
Bits procedentes de los afluentes

1a4
5 a 212

Grupo IV
Bits Cj2 de control de justificacin (vase la nota)

1a4

Bits justificables, provenientes de los afluentes

5a8

Bits procedentes de los afluentes

9 a 212

Longitud de la trama

848 bits

Bits por afluente

206 bits

Velocidad mxima de justificacin por afluente

10 kbit/s

Relacin nominal de justificacin

0,424

Nota Cji, designa el bit nmero i de control de justificacin del afluente nmero j.
Fig. 25. Estructura de trama para la multiplexacin a 8448 kbit/s. Cuadro 1/G.742

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

24 Ms

sobre transmisin

Cuestin 20: Calcule la duracin de esta trama E2 comprelo con la E1. Podr contener una
trama E2 todos los bits de 4 tramas E1?
Cuestin 21: Cmo se extraera el flujo E1 del flujo E2?
Cuestin 22: En una trama E2 Puede identificar dnde estn los bits de la seal de alineacin
de trama de uno de los flujos E1 que contiene? Por qu?
Mux bit a bit
1 2 3 4 1 2 3 4 B. Informacin

C4
C3
C2
C1

Bits de Informacin

C4
C3
C2
C1

Serv. Serv.

Alarma
se perdi FAS
1 bit
Reservado

FAS

Serv.
Serv.

1111010000

Bits de Informacin

S4
S3
S2
S1
C4
C3
C2
C1

Bits de Informacin

212 bits
Se decide 1 0 en Cx por mayora
Cx= 1 Sx lleva Relleno: Justificacin
Cx= 0 Sx lleva Datos: No hay justificacin

Fig. 26. Trama E2 con justificacin positiva


Cmo se calcula la tasa nominal de justificacin?
Para calcular la tasa nominal de justificacin es necesario dar los siguientes pasos:
1. Se calcula el tiempo de trama, es decir la duracin de una trama:
8,448 (Mb/s)/ 848 (bits/trama) = 9962,26 tramas/s (velocidad de repeticin de trama) de
modo que haciendo la inversa la duracin de la trama es Ttrama=100,379 s
2. Se calculan los bits de justificacin por segundo que hay para un afluente. Como hay uno
en cada trama tenemos que hay 9962,26 bits de justificacin/s para cada tributario
3. Se calcula el rgimen binario mnimo del afluente que se puede enviar dentro del
mltiplex.

En este caso todos los bits de justificacin del afluente van con relleno de modo que de
datos hay 205b.dat./trama para cada tributario.

As que: 205 bits/trama * 9962,26 tramas/s = 2,042263 Mb/s ser el rgimen binario
mnimo del afluente de entrada

4. Se calcula la diferencia entre Rgimen nominal y mnimo, esto dar el exceso de bits que
se estn transmitiendo respecto al nominal: Rgimen nominal del tributario 2,048 Mb/s Rgimen mnimo 2,042263 Mb/s
5. Este exceso, 5737 bits/s, son precisamente los bits S por segundo que llevan
informacin, ya que todo lo que sobra debe ir en la regin de justificacin.
6. Como se conoce el nmero total de bits S por segundo que se transmiten y los que llevan
informacin podremos calcular los que llevan relleno, es decir los que van justificados
(justificacin +): 9962-5737=4225 (bits S con relleno)
Arquitectura de Redes Sistemas y Servicios
Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 25

7. Por ltimo para calcular la tasa nominal de justificacin slo es necesario calcular que
porcentaje respecto al total representa este nmero de bits: 4225 / 9962 = 42,4 %
8. Tambin se podra hacer calculando el rgimen binario mximo del afluente que se puede
enviar dentro del mltiplex.

En este caso todos los bits de justificacin van con informacin del afluente de entrada
en total 206b.dat. /trama para cada tributario

As que: 206 bits/trama*9962,26 tramas/s = 2,052225 Mb/s ser el rgimen binario


mximo del afluente de entrada.

3.4.4 Trama E2 con justificacin positiva/nula/negativa


Pero la E2 tambin se puede formar utilizando justificacin positiva/nula/negativa, como
muestran las figura 27 y 28.
En este caso los bits de control deben indicar:

Si no hay justificacin, cuando se cumpla: Rb tributario= Rb nominal

Si hay justificacin positiva, cuando se cumpla: Rb tributario < Rb nominal

Si hay justificacin negativa, cuando se cumpla: Rb tributario > Rb nominal

De modo que como hay 3 posibilidades se necesitan 2 bits de control por cada tributario,
como en la trama slo hay uno se necesitan dos tramas consecutivas para decidir si hay
justificacin o no del siguiente modo:

C=1 en dos tramas consecutivas: Justificacin +

C=0 en dos tramas consecutivas: Justificacin

C= 1 y 0 en tramas alternas: Sin Justificacin

Fig. 27. Trama E2 con justificacin positiva/nula/negativa. (G.745)

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

26 Ms

sobre transmisin

2048

Velocidad binaria de los afluentes (kbit/s)

Nmero de afluentes

Estructura de trama

Plan de numeracin de los bits


Grupo I
1a 8

Seal de alineacin de trama (11100110)


Bits procedentes de los afluentes

9 a 264

Grupo II
Bits de control de justificacin Cj1 (vase la nota)

1a4

Bits destinados a funciones de servicio

5a8

Bits procedentes de los afluentes

9 a 264

Grupo III
Bits de control de justificacin Cj2 (vase la nota)

1a4

Bits de reserva

5a8

Bits procedentes de los afluentes

9 a 264

Grupo IV
1a4

Bits de control de justificacin Cj3 (vase la nota)

5a8

Bits procedentes de los afluentes, disponibles para justificacin negativa


Bits procedentes de los afluentes, disponibles para justificacin positiva
Bits procedentes de los afluentes

9 a 12
13 a 264

Longitud de la trama

1056 bits

Duracin de la trama

125 s

Bits por afluente

256 bits

Velocidad mxima de justificacin por afluente

8 kbit/s

Nota Cjn designa el ensimo bit de control de justificacin del j-simo afluente.

Fig. 28. Estructura de trama para la multiplexacin digital a 8448 kbit/s utilizando
justificacin positiva/negativa. Cuadro 1/G.745
Cuestin 23: Calcule la duracin de esta trama E2 y comprela con la E1.

3.4.5 Tramas de orden superior a 2


A continuacin se muestran las tablas y esquemas de las tramas de orden superior a 2.

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 27

Velocidad binaria de los afluentes (kbit/s)

Nmero de afluentes

8448

Plan de numeracin de los bits


Estructura de trama

Grupo I
Seal de alineacin de trama (1111010000)

1 a 10

Indicacin de alarma hacia el equipo mltiplex digital distante

11

Bit reservado para uso nacional

12

Bits procedentes de los afluentes

13 a 384

Grupo II
Bits de servicio de justificacin Cj1 (vase la nota)
Bits procedentes de los afluentes

1a4
5 a 384

Grupo III
Bits de servicio de justificacin Cj2 (vase la nota)
Bits procedentes de los afluentes

1a4
5 a 384

Grupo IV
Bits de servicio de justificacin Cj3 (vase la nota)

1a4

Bits procedentes de los afluentes, disponibles para la justificacin

5a8

Bits procedentes de los afluentes

Longitud de trama
Bits por afluente
Velocidad mxima de justificacin por afluente
Relacin nominal de justificacin

9 a 384

1536 bits
378 bits
22 375 kbit/s
0,436

Nota Cjn, designa el ensimo bit de servicio de justificacin del jsimo afluente.

Fig. 29. Estructura de trama para la multiplexacin a 34 368 kbit/s. Cuadro 1/G.751

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

28 Ms

sobre transmisin

Fig. 30. Trama de tercer orden (G.751)

Fig. 31. Trama de cuarto orden (G.751)

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 29

Velocidad binaria de los afluentes (kbit/s)

Nmero de afluentes

34 368

Estructura de trama

Plan de numeracin de los bits

Grupo I
Seal de alineacin de trama (111110100000)
Indicacin de alarma hacia el equipo mltiplex digital distante

1 a 12
13

Bits reservado para uso nacional

14 a 16

Bits procedentes de los afluentes

17 a 488

Grupo II a V
Bits de servicio de justificacin Cjn ( n = 1 a 4) (vase la nota)
Bits procedente de los afluentes

1a4
5 a 488

Grupo VI
Bits de servicio de justificacin Cj5 (vase la nota)

1a4

Bits procedentes de los afluentes, disponibles para la justificacin

5a8

Bits procedentes de los afluentes

Longitud de trama
Bits por afluente
Velocidad mxima de justificacin por afluente
Relacin nominal de justificacin

9 a 488

2928 bits
723 bits
47 563 bit/s aproximadamente
0,419

Nota Cjn, designa el ensimo bit de servicio de justificacin del jsimo afluente.

Fig. 32. Estructura de trama para la multiplexacin a 139 264 kbit/s. Cuadro 2/G.751

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

30 Ms

sobre transmisin

Fig. 33. Trama de quinto orden


Cuestin 24: Calcule las tasas nominales de justificacin para cada uno de los mltiplex
mostrados.
Cuestin 25: Calcule las variaciones mximas del Rgimen binario de cada flujo de la
jerarqua respecto al nominal.

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

Ms sobre transmisin 31

4.

CONCLUSIONES

Al final de este tema el alumno debe comprender los beneficios de una transmisin sncrona y
las dificultades de conseguir el sincronismo de red. Debe entender la diferencia entre el modo de
operacin sncrono y plesicrona as como el objetivo y funcionamiento de las tcnicas de
justificacin. Por otro lado se estudia la jerarqua PDH europea como ejemplo de red plesicrona y
el alumno debe ser capaz de comprender y analizar el comportamiento de los mltiplex de
cualquier orden de la jerarqua.
Cuestiones

1. Calcule el rgimen binario utilizado para transportar la FAS en un enlace E1

2. Para la trama E2 con justificacin positiva calcule la tasa de justificacin cuando el rgimen
binario del afluente de entrada es 2046 Mbps

3. Para la E2 con justificacin positiva/nula/negativa calcule la tasa de justificacin cuando el


rgimen binario del afluente de entrada es 2,046 Mbps

4. Se pretende disear una estructura de multiplexin para un enlace de 1088Kbps. El enlace se


va a utilizar para un canal de datos de 128Kbps y para aplicaciones vocales. Para los canales
vocales se va a usar sealizacin por canal asociado, de manera que cada canal de datos
necesita 2Kbps para sealizacin. De modo que se formar una multitrama de sealizacin.
a) Calcular el nmero mximo de canales vocales que se pueden transmitir junto a la aplicacin,
sabiendo que stos se codifican con MIC estndar.
b) Si para alineacin de trama y otras tareas de control se necesita 32Kbps Qu rgimen binario
se puede usar, como mximo, para alineacin de multitrama?
c) Dibujar la trama y la multitrama especificando:
Bits asignados a cada canal: vocal, de datos, de sealizacin de alineacin de multitrama y los de
otras tareas como alineacin de trama.
Duracin de la trama y el nmero de tramas de la multitrama.

5. Suponga un multiplexor con dos flujos de entrada, cada uno a una tasa de transferencia
nominal de 1Mbps. Para permitir desviaciones respecto de la tasa nominal, el multiplexor
transmite a una velocidad de 2,2 Mbps de la siguiente forma. Cada grupo de 22 bits en la
salida del multiplexor contiene 18 posiciones que siempre tienen bits de informacin, nueva
para cada tributario. Las cuatro posiciones restantes constan de dos bits indicadores y dos
disponibles para justificacin. Cada bit indicador seala si el correspondiente bit de justificacin
contiene informacin o relleno.
a) Calcule la tasa nominal de justificacin
b) Calcule los regmenes binarios mximos y mnimos de los flujos de entrada

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

32 Ms

sobre transmisin

Arquitectura de Redes Sistemas y Servicios


Curso 2005/06

Isabel Romn Martnez

También podría gustarte