Está en la página 1de 26

CONVERTIDORES A/D

CRITERIOS DE SELECCIN

Velocidad de conversin
Resolucin (nmero de bits)
Coste

CLASES DE CONVERTIDORES A/D

Conversin directa: comparacin tensin de


referencia (flash)
Mtodos indirectos: transformacin a una variable
intermedia (p.e. tiempo)
Estructuras realimentadas
Convertidores sigma-delta (oversampling)
Estructuras pipeline

CONVERTIDORES A/D
FLASH

Escalera de comparadores
Mxima velocidad (10100MHz)
Resolucin limitada
(nmero de resistencias): <
8 bits
Resistencias precisas:
ajuste lser
Aplicaciones: osciloscopios,
vdeo, radar, ...

CONVERTIDORES A/D
FLASH
R, ... ,R

3R/2, R, ... ,R/2

CONVERTIDORES A/D
RAMPA

Mtodo indirecto: transformacin de la entrada en


variable intermedia tiempo
Integracin de tensin de referencia (rampa) hasta
alcanzar tensin de entrada

f C
N f T
V
Io

CONVERTIDORES A/D
DOBLE RAMPA

Aumento precisin de
convertidores de
rampa
Doble integracin:
eliminacin de errores
por variaciones C y
frec
Primera integracin a
tiempo constante (Vx)
Segunda integracin a
tensin fija (Vref)

CONVERTIDORES A/D
DOBLE RAMPA
Valor alcanzado primera rampa:

Rampa decreciente:

V
H

tx

V
RC

ref

t0
Vx
RC
NT
V ref
RC
Vx
Vx

n
V ref
V ref

t0
NT
t0
Vx
V ref N
RC
RC
T
N
(independiente de
Tensin de entrada:
Vx
V ref
componentes y
n
Igualando:

frecuencia)

Aplicaciones: alta precisin, lentas (instrum. Digital)

CONVERTIDORES A/D
APROXIMACIONES SUCESIVAS

Estructura realimentada con D/A


Registro de aproximaciones sucesivas: vara 1 bit cada
vez (MSB-LSB)
Tiempo de conversin reducido respecto a rampa: 1 50
s
Precisin de 8 a 12 bits
Baratos, precisos y rpidos vs. problemas ante cambios
abruptos

CONVERTIDORES A/D
APROXIMACIONES SUCESIVAS

Registro de
aproximaciones
sucesivas

CONVERTIDORES A/D SIGMA-DELTA

Concepto introducido en 1962, pero no


implementado hasta VLSI
Estructura predominantemente digital (90%)
integracin en un solo chip con DSPs
Buenas caractersticas de ruido y alta resolucin
Seales de ancho de banda moderado: voz
(4kHz a 14 bits) y audio digital alta fidelidad
(20-24kHz a 16-18 bits)
Sobremuestreo y ADC de baja resolucin
9

CONVERTIDORES A/D SIGMA-DELTA


SOBREMUESTREO Y RUIDO

Menores requerimientos en filtro


antialiasing
Reparto ruido de cuantizacin
(blanco) en rango mayor de
frecuencia

10

CONVERTIDORES A/D SIGMA-DELTA


SOBREMUESTREO Y RUIDO

Eliminacin del ruido por filtro pasa-baja (incremento


SNR)
sub-muestreo manteniendo alto SNR (decimacin)

11

CONVERTIDORES A/D SIGMA-DELTA


SOBREMUESTREO Y
RESOLUCIN

2 fB


Fraccin de ruido en
fS
banda:
2x
fS
2
2

S N R 1 0 l o g 2 1 0 l o g x 1 0 l o g e 1 0 l o g
2 fB
ey
2
ey

2
e

Si relacin sobreS N R 1 0 l o g 2x 1 0 l o g 2e 3 . 0 1 r ( d B )
muestreo
fS/2fB= 2r:
Cada fs 2 3 dB mejora en SNR 0.5 bit mejor
resolucin

12

CONVERTIDORES A/D SIGMA-DELTA


Ejemplo

SOBREMUESTREO Y
RESOLUCIN

Sinusoide con amplitud V=1 (potencia V 2/2=0.5)


Ancho de banda de audio digital (fB=20KHz)
Resolucin requerida 16 bits (audio digital) SNR =
98 dB
Uso de un conversor de 8 bits (N) sobremuestreado
Si se calcula x2/e2 de este N se puede despejar r fS
fS = 2.64 GHz

imposible para convertidores de 8 bits en la


actualidad
Necesidad conversores menor resolucin 1 bit
(Sigma-delta)

13

CONVERTIDORES A/D SIGMA-DELTA


MODULACIN DELTA

Codificacin y cuantizacin de diferencia entre muestras


sucesivas
Integrador: tecnologa de condensadores conmutados
Cuantizador de 1 bit: comparador

14

CONVERTIDORES A/D SIGMA-DELTA


MODULACIN SIGMA-DELTA (1er
ORDEN)
=

Salida: seal modulada


en densidad de pulsos
(PDM)
Realimentacin: fuerza
salida a igualarse a
entrada
Promedio temporal
salida del modulador

15

CONVERTIDORES A/D SIGMA-DELTA


MODULACIN SIGMA-DELTA (1er
ORDEN)

u[n]: seal de error


v[n]: seal a
cuantizar

16

CONVERTIDORES A/D SIGMA-DELTA

MODULACIN SIGMA-DELTA (1er


ORDEN)
Prestaciones de ruido
dependientes de la
frecuencia
Filtro pasa-baja para la seal
Y ( z ) X ( z ) z 1 Ede
( z )entrada
1 z 1 y pasa-alta
para el ruido

y n x n en en 1

S N R 1 0 lo g

2
x

1 0 lo g
2
e

2
1 0 lo g
9 .0 3 r ( d B )
3
Cada fs 2 9 dB mejora en SNR 1.5 bit mejor
resolucin
Ejemplo: fs=96.78
MHz

17

CONVERTIDORES A/D SIGMA-DELTA


CONVERTIDOR A/D SIGMA-DELTA

18

CONVERTIDORES A/D SIGMA-DELTA

MODULACIN SIGMA-DELTA (2o


ORDEN)
En la prctica: existen
ciclos lmite en el primer

orden que introducen tonos (oscilaciones)


Moduladores 1er orden raramente utilizados en voz o
audio
Esquemas de segundo orden:

19

CONVERTIDORES A/D SIGMA-DELTA


MODULACIN SIGMA-DELTA (2o
ORDEN)

La seal cuantizada (v2) es una versin integrada del


error fino (u2)
u2 y v2 : representaciones ms precisas salida ms
1
1 2
precisa
Y ( z ) X ( z ) z E ( z ) 1 z

Dominio z:

Relacin seal-ruido:
2

4
S N R 1 0 lo g x 1 0 lo g 1 0 lo g
1 5 .0 5 r ( d B )
5
2
e

Cada fs 2 15 dB mejora en SNR 2.5 bits mejor


resolucin
Ejemplo: fs=6.12
MHz

20

CONVERTIDORES A/D PIPELINE


Convertidor serieparalelo
24(A-B)

(residuo)

24(A-B)
(residuo)

Compromiso entre velocidad, precisin


y coste

21

CONVERTIDORES A/D PIPELINE

22

CONVERTIDORES A/D PIPELINE


Estructura de 10
bits

1.5 bit/etapa
Buffers SC
S&H entre
etapas
(concurrencia)
Correccin
digital (18-10
bits)
14.3 Ms/s

23

CONVERTIDORES A/D PIPELINE


Estructura de etapas

24

CONVERTIDORES A/D:
COMPARATIVA

Video-rate ADC

fs > 5 Ms/s: flash y


pipeline
Bajo consumo:
flash de baja
resolucin
Bajo consumo 812 bits: pipeline
25

CONVERTIDORES A/D:
COMPARATIVA

26

También podría gustarte