Documentos de Académico
Documentos de Profesional
Documentos de Cultura
COMPLEMENTACION
=1
TEOREMA DE MORGAN
Ejemplo:
Puertas Lgicas PUERTA NOT O INVERSORA Se trata de una operacin que solo maneja una variable de entrada y otra de salida. La salida toma el estado opuesto o inverso del que tiene la entrada.
VALOR EN LA ENTRADA 0 1
VALOR EN LA SALIDA 1 0
PUERTA OR O SUMADORA Cuando distintas variables lgicas se combinan mediante la funcin OR, el resultado toma el estado alto, verdadero o 1 si alguna de ellas tiene dicho estado. La ecuacin que representa la funcin OR de dos variables de entrada es la siguiente: X=A+B
VALOR EN LA PARTE A 0 0 1 1
VALOR EN LA PARTE B 0 1 0 1
Esta puerta produce la funcin inversa de la puerta OR, es decir, la negacin de la suma lgica de las variables de entrada. Su comportamiento es equivalente a la de la puerta OR seguida de una NOT. Tabla De La Verdad De La Puerta Sumadora Inversora NOR
VALOR EN LA PARTE A 0 0 1 1
VALOR EN LA PARTE B 0 1 0 1
PUERTA AND O MULTIPLICADORA Cuando varias variables lgicas, de tipo binario, se combinan mediante la operacin lgica AND, producen una variable de salida, que solo toma el nivel lgico 1, estado alto o verdadero, si todas ellas tienen dicho nivel o estado. La ecuacin lgica de la funcin AND para dos variables de entrada es la siguiente:
VALOR EN LA PARTE A 0 0 1 1
VALOR EN LA PARTE B 0 1 0 1
PUERTA NAND O MULTIPLICADORA INVERSORA La puerta NAND produce la funcin inversa de la AND, o sea, la negacin del producto lgico de las variables de entrada. Acta como una puerta AND seguida de una NOT.
VALOR EN LA PARTE A 0 0 1 1
VALOR EN LA PARTE B 0 1 0 1
PUERTA OR EXCLUSIVA (OREX) La salida de esta compuerta es 1, estado alto o verdadero si cada entrada es 1 pero excluye la combinacin cuando las dos entradas son 1. La funcin OR exclusiva tiene su propio smbolo grfico o puede expresarse en trminos de operaciones complementarias AND, OR.
VALOR EN LA PARTE A 0 0 1 1
VALOR EN LA PARTE B 0 1 0 1
VALOR EN LA PARTE A 0 0 1 1
VALOR EN LA PARTE B 0 1 0 1
Ejercicios: Implementar solo con NAND las puertas: NOT, OR, NOR y AND.
NOT OR
NOR AND
Implementar solo con NOR las puertas: NOT, OR, NAND y AND NOT OR
NAND AND
Ejercicios Hoja1: Obtener simplificada la seal de salida. Implementar con puertas la salida ya simplificada. Esquema 1
Esquema 2
Esquema 3
Esquema 4
Esquema 5
Esquema 6
Esquema 7
COMPUERTA OREX A B
COMPUERTA NOREX
A+B
A+B
AB
A+B
YX