Está en la página 1de 5

1 2 3 4

A A

TIVA-C_Multicapa.PrjPcb
COVERPAGE.SchDoc SCHEMATICS.SchDoc

B B

BLOCK DIAGRAM.SchDoc REVISION HISTORY.SchDoc

C C

D D
Proyecto: Documento: Cannot open file
TIVA-C_Multicapa.PrjPcb TIVA-C_Multicapa SCH.SchDocC:\Users\Public\Doc
uments\Altium\AD1
Autor: Revisión:
9\Templates\UVGL
Selvin Peralta & Sergio Vasquez FINAL
OGO.png. File does
Carnets: Fecha: Tamaño: Hoja: not exist.
131376 & 161259 3/06/2023 CARTA 0 de 4

1 2 3 4
1 2 3 4

TIVA-C_Multicapa.PrjPcb
A A

FINAL 03/06/2023
PROYECTO 3
B B

Page Index

1 COVER PAGE

2 BLOCK DIAGRAM

3 SCHEMATICS
C C
4 REVISION HISTORY

DESIGN CONSIDERATIONS: (NO CONSIDERAR EN EL DRAFT)

DESIGN NOTE: DESIGN NOTE: LAYOUT NOTE:


Example text for informational Example text for debug notes. Example text for critical
design notes. layout guidelines.

D DESIGN NOTE: DESIGN NOTE: D


Example text for cautionary Example text for critical
design notes. design notes. Proyecto: Documento: Cannot open file
TIVA-C_Multicapa.PrjPcb COVERPAGE.SchDoc C:\Users\Public\Doc
uments\Altium\AD1
Autor: Revisión:
9\Templates\UVGL
Selvin Peralta & Sergio Vasquez FINAL
OGO.png. File does
Carnets: Fecha: Tamaño: Hoja: not exist.
131376 & 161259 3/06/2023 CARTA 1 de 4

1 2 3 4
1 2 3 4 5 6 7 8

USB-MICRO
MICROCONTROLADOR TM4C123G U1 RGB LED COLOR SELECTOR
+USB_VBUS PB0
J9 R3
U1 CON-USB-MICROAB
17 45 0 330
PA0_TXD PA0 PB0 PB0 1 2 1 2 0
18 46 0 R1 1 2 USB_DM
PA1_RXD PA1 PB1 PB1 USR_SW2 3 4 1 2
A 19 47 R29 USB_DP 3 4 A

3
PA2 PA2 PB2 PB2 5 MP1
20 48 0 R2 5 MP1 R14
PA3 PA3 PB3 PB3 LED_R MP2 MP3 Q1
21 58 MP2 MP3 0
PA4 PA4 PB4 PB4 MP4 MP5 1 2 1 DTC114EET1G
22 57 0 R11 MP4 MP5 LED_R
PA5 PA5 PB5 PB5 LED_B MP6
23 1 MP6 R25
PA6 PA6 PB6 PB6 GND
24 4 0 R12
PA7 PA7 PB7 PB7 LED_G

2
52 61 0 R13 PB1
DEBUG_PC0 PC0 PD0 PD0
51 62 USR_SW1
DEBUG_PC1 PC1 PD1 PD1
50 63 GND
DEBUG_PC2 PC2 PD2 PD2
GND 49 64
DEBUG_PC3 PC3 PD3 PD3 GND
16 43
PC4 PC4 PD4 USB_DM
15 44
PC5 PC5 PD5 USB_DP
+MCU_PWR

14 53 R5

+VBUS
PC6 PC6 PD6 PD6
13 10 0 330
PC7 PC7 PD7 PD7 SW1
PD0 PB6
2

9 28 PF0 1 2
PE0 PE0 PF0 PF0 R9

3
GND 8 29 PF1
RESET

PE1 PE1 PF1 PF1 USR_SW1 Q2 D1


7 30 PF2 0 3 4
PE2 PE2 PF2 PF2 1 DTC114EET1G 2
6 31 PF3 PD0 PB7 LED_G R
PE3 PE3 PF3 PF3 GND 3 1
R28 59 5 PF4 R10 G +
PE4 PE4 PF4 PF4 +3.3V 4
C13 10k 60 B
1

PE5 PE5 WAKE SW2


uF +MCU_PWR 0

2
1 2 RGB_LED_0404_COMA
H20 H21 1M
38 32 USR_SW2
RESET WAKE R30 3 4
TARGETRST H1 R31 H24-25
41 33
OSC1 HIB HIB 1 GND GND
40
OSC0 2 R8
37
VBAT WAKE R4
34 Header 2
XOSC0 330
35 2
GNDX VDDA 330
36
XOSC1 C3 C4 C5 C6 C8 C7
11
VDD

3
0.01uF 0.1uF 0.01uF 0.1uF 0.01uF
R26

3 26 1.0uF
GNDA VDD
0

42 Q3
VDD 1 DTC114EET1G
12 54 LED_B
GND VDD
27 H2
GND

POWER SELECT
39 25 GND
GND VDDC
55 56
GND VDDC

2
B GND B
TM4C123G +MCU_VDDC

C28 C29 C10 C11 C12 C22


0.1uF 0.1uF 1.0uF 2.2uF GND
Y2
24pF 24pF +USB_VBUS
16MHz
GND +ICDI VBUS
Y1
POWER SELECT +VBUS
H10 H11 H12 H13 H18
C31 C32 32.768Khz 1 SW3
10pF 10pF 2
3
H19 6
5
REGULADOR
GND 4
GND

+VBUS
+3.3V 400mA Regulator
U8
H17 H23 TPS73633DRB H22
8 1
IN OUT
5 3
EN NR

MICROCONTROLADOR TM4C123G U2 C14

GND

PAD
1.0uF C18

R27
330
0.01uF

PINES LATERALES

6
GND
+MCU_PWR GND

2
+|CD|_VBUS D4

GREEN
+3.3V
C R18 R23 C
10k 10k U2

1
17 45 GND
PA1_TXD PA0 PB0 R24
18 46
PA0_RXD PA1 PB1 +3.3V
19 47 330
DEBUG_PC0 PA2 PB2 J1 - 3
20 48
DEBUG_PC1 PA3 PB3 1 11
21 58 1 11 +VBUS
DEBUG_PC3 PA4 PB4 2 12
22 57 1 2 PB5 2 12
DEBUG_PC2 PA5 PB5 1 2 3 13
23 1 3 4 PB0 3 13 PD0 GND
TARGETRST PA6 PB6 3 4 4 14
24 4 5 MP1 PB1 4 14 PD1
EXTDBG PA7 PB7 5 MP1 5 15
+3.3V MP2 MP3 PE4 5 15 PD2 GND
H14 MP2 MP3 6 16
52 61 MP4 MP5 PE5 6 16 PD3
PC0 PD0 H15 MP4 MP5 7 17
51 62 MP6 PB4 7 17 PE1
PC1 PD1 MP6 8 18
50 63 GND PA5 8 18 PE2
PC2 PD2 9 19
R21 R22 49 64 J11 0 PA6 9 19 PE3
PC3 PD3 CON-USB-MICROB 1 2 10 20
10k 10k 16 43 PA7 10 20 PF1
PC4 PD4 J5
15 44 R16
PC5 PD5 1 2
14 53 SSW-110-23-S-D 1 2 |CD|_TMS
PC6 PD6 DEBUG_PC3/TDO/SWO GND 3 4
13 10 3 4 |CD|_TCK
PC7 PD7 5 6
5 6 |CD|_TDO
|CD|_TCK 7 8
9 28 7 8 |CD|_TDI
|CD|_TMS PE0 PF0 9 10
8 29 9 10 |CD|_RST
|CD|_TDI PE1 PF1 DEBUG_PC1/TMS/SWDIO 11 12
7 30 11 12
|CD|_TDO PE2 PF2 DEBUG_PC0/TCK/SWCLK 13
6 31 13
PE3 PF3 GND
59 5
PE4 PF4 TC2050-IDC-NL
60 GND
PE5
GND +VBUS
38 32
|CD|_RST RESET WAKE
J2 - 4
41 33 +3.3V 1 11
R19 OSC1 HIB 1 11 PF2 U4
40 2 12
+3.3V OSC0 PB2 2 12 PF3 1 3
10k 37 3 13 D2 GND VDD
VBAT PE0 3 13 PB3
34 4 14 1 3
R20

XOSC0 +3.3V GND PF0 4 14 PC4 TARGETRST A1 C_COM 2


35 2
0

GNDX VDDA 5 15 2 RESET


C34 36 TARGETRST 5 15 PC5 |CD|RST A1
XOSC1 6 16 TLV803MDBZR
11 PB7 6 16 PC6
GND VDD 7 17 BAS70W-05-7-F
3 26 PB6 7 17 PC7 R17
GNDA VDD 8 18
0.1uF Y5 42 PA4 8 18 PD6 10k
VDD 9 19
12 54 C15 C17 C19 C20 C21 C1 PA3 9 19 PD7
D GND VDD 10 20 D
27 0.01uF 0.1uF 0.01uF 0.1uF 0.01uF 1.0uF PA2 10 20 PF4
16MHz GND
39 25 SSW-110-23-S-D
GND VDDC
55 56
GND VDDC +3.3V
C25 C26 LM4F120 GND
10pF 10pF

C23 C24 C2 C9
0.1uF 0.1uF 1.0uF 2.2uF
GND GND Proyecto: Documento: Cannot open file
TIVA-C_Multicapa.PrjPcb SCHEMATICS.SchDoc C:\Users\Public\Do
cuments\Altium\AD
Autor: Revisión:
19\Templates\UVG
GND Selvin Peralta & Sergio Vasquez FINAL
LOGO.png. File
Carnets: Fecha: Tamaño: Hoja: does not exist.
131376 & 161259 3/06/2023 A2 2 de 4

1 2 3 4 5 6 7 8
1 2 3 4

A
BLOCK DIAGRAM A

B B

C C

D D
Proyecto: Documento: Cannot open file
TIVA-C_Multicapa.PrjPcb BLOCK DIAGRAM.SchDoc C:\Users\Public\Doc
uments\Altium\AD1
Autor: Revisión:
9\Templates\UVGL
Selvin Peralta & Sergio Vasquez FINAL
OGO.png. File does
Carnets: Fecha: Tamaño: Hoja: not exist.
131376 & 161259 3/06/2023 CARTA 3 de 4

1 2 3 4
1 2 3 4

A A

REVISION HISTORY
25/05/2023 Se creo el Proyecto, se inicio el esquemático junto con todos los demas archivos de Altium y el reporte.

25/05/2023 Se inició la busqueda de las opciones de empresas capaces de realizar el PCB.


B B

29/05/2023 Se terminó de realizar todo el esquematico de la placa y se inició la creación del PCB.

Unos componentes faltaban de Footprints para el PCB por lo cual se tuvieron que diseñar,
otros fueron tomados de Manufacture parts de Altium, en pocos casos no se logaron conseguir los mismos
30/05/2023
footprints así que se les asiganron unos equivalentes, y a los demas se les asignaron sus footprints
correspondientes y se comenzaron a colocar en el PCB.

01/06/2023 Se terminaron de colocar todos los componentes como se mostraba en el documento proporcionado.

C 03/06/2023 Despues de rutear todos los tracks se hicieron las ultimas modificaciones de entrega para el proyecto de Altium. C

03/06/2023 Se continuo trabajando en lo que faltaba para completar el reporte y se entregó el proyecto.

D D
Proyecto: Documento: Cannot open file
TIVA-C_Multicapa.PrjPcb REVISION HISTORY.SchDoc C:\Users\Public\Doc
uments\Altium\AD1
Autor: Revisión:
9\Templates\UVGL
Selvin Peralta & Sergio Vasquez FINAL
OGO.png. File does
Carnets: Fecha: Tamaño: Hoja: not exist.
131376 & 161259 3/06/2023 CARTA 4 de 4

1 2 3 4

También podría gustarte