Documentos de Académico
Documentos de Profesional
Documentos de Cultura
LABORATORIO DE ELECTRÓNICA 2
INFORME N°5
Fecha: 2021-04-13
Introducción
El single stage Common Gate es una configuración que se asemeja en gran medida a la
configuración de base común. En este tipo de configuración al realizar un aumento en la señal
de entrada se genera un aumento proporcional en la señal de salida con lo cual la ganancia
existente siempre es positiva y el voltaje que cae sobre el terminal del gate es constante. Por
otro lado, en esta configuración cuando se tiene una determinada resistencia en el gate, las
impedancias tanto de entrada como de salida no se ven afectadas ya que la caída de voltaje
entre éstas es cero.
Dentro de la implementación de los circuitos, aquellos que son de puerta común son utilizados
en muy pocas áreas donde son impredecibles ya que existen otro tipo de configuraciones con
los FET que se los utiliza con gran frecuencia. Dé forma particular este tipo de configuraciones
se las utiliza para amplificar una tensión o también se lo suele utilizar como un Buffer.
Este tipo de configuraciones resulta muy útil para determinados circuitos ya que la estabilidad
del circuito se ve mejorada en gran medida, además de esto, por su configuración genera un
aislamiento entre la entrada y la salida lo que ayuda a no tener feedback.
UNIVERSIDAD SAN FRANCISCO DE QUITO
LABORATORIO DE ELECTRÓNICA 2
Desarrollo
1. Parámetros originales
LABORATORIO DE ELECTRÓNICA 2
w = 0.21 [um]
l = 0.1 [um]
Vg = 0.8 [V]
UNIVERSIDAD SAN FRANCISCO DE QUITO
LABORATORIO DE ELECTRÓNICA 2
C= 50f [F]
Variación de Parámetros
Variación de w
Variación de l
LABORATORIO DE ELECTRÓNICA 2
Variación de R
Variación de C
LABORATORIO DE ELECTRÓNICA 2
W y L = originales
R =10 K
Tomar en cuenta que para todas las simulaciones se las hizo con un valor de fuente de 0.5 V
por lo que no se llega a la ganancia deseada por lo que más adelante se lo modifica a un voltaje
de 0.2V
LABORATORIO DE ELECTRÓNICA 2
LABORATORIO DE ELECTRÓNICA 2
Para escoger estos parámetros se probo con un voltaje de 0.2 V y voltaje de offset de 0.02 para
lograr la ganancia deseada de alrededor de 2 V, ya que con los valores antes predeterminados
para la fuente de 0.5V lo máximo que se logró de ganancia fue un valor de 1.35.
w = 0.21 um
l = 0.1 um
R = 10 KΩ 2.15 2.22
Vg = 0.8 V
C= 1 f F
LABORATORIO DE ELECTRÓNICA 2
Resumen
Durante La tractica de “Single State Common Gate” se trabajó con dos circuito donde se toma
los formas de onda de los circuitos con los datos originales proporcionados por la hoja guia y
se calcula su ganancia. Posteriormente se empieza a variar los parametros de los circuitos como
son: La resistencia, la inductancia, La longitud y la capacitancia. Los cambios de estos
parametros se lo realiza en saltos de igual magnitud entre sus valores para poder apreciar de
mejor manera los cambios en las ganancias, para cada parámetro se realiza 5 variaciones y se
escoge el valor con el cual se obtuvo la mayor ganancia y se lo conserva para poder empezar a
variar los demas parametros, una vez que con la variacion del siguiente parametro se obtiene
la mayor ganancia, de igual manera se conserva dicho valor y asi sucesivamente se empieza a
varias los parametros. De forma particular se pudo observar que la ganancia es de un poco mas
de 2 lo cual se consigue con una resistencia de 10k.
Conclusiones
Hay que tener en cuenta que se logro ese valor de la ganancia con prueba y error de parámetros
y no solo teniendo en cuenta los valores más altos de ganancias mostrados en la tabla.
David Molina
UNIVERSIDAD SAN FRANCISCO DE QUITO
LABORATORIO DE ELECTRÓNICA 2
Al realizar la simulacion de los circuitos proporcionados por la hoja guia con los datos
mencionados en la misma, se obtuvieron de forma independiente tanto su ganancia asi como
su gráfica. Posterior a esto se empezó a realizar cambios en los parametros con lo cual se pudo
obtener finalmente la ganancia deseada la cual se obtuvo con una resistencia de 10K, en los
datos proporcionados en la aprte de desarrollo se puede ver como varia las ganancias al variar
los parametros y ésta ganancia fue la mas alta con lo cual se puede decir que la práctica se
realizó de forma satisfactoria.
Jordan Aguilar
Recomendaciones
Es recomendable hacer un tabla en donde se aprecie las más altas ganancias con los parámetros
que se escogen y seguir por esa línea, en caso de que no se logre modificar la R y C del sistema,
ya que son los factores que más pueden aumentar la ganancia del sistema en esta configuración
manteniendo parámetros originales.
David Molina
Al momento de realizar las mediciones se sugiere tomar un de los puntos siempre en el mismo
lugar y mover unicamente el segundo punto y realizar este movimiento hacia el eje positivo de
la grafica y no al eje negativo ya que durante las diversas variaciones de los parametros la
gráfica varia en la parte inferior y puede ocacionar inconvenientes al momento de realizar la
medicion.
Jordan Aguilar
Referencias:
Rana, F. (s/f). FET Common Gate Amplifier Circuit. En Circuit Design. Incorporating Radio-
Electronics. Recuperado el 13 de abril del 2021 de https://www.electronics-
notes.com/articles/analogue_circuits/fet-field-effect-transistor/common-gate-
amplifier-circuit.php