Está en la página 1de 13

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Facultad de Ingeniería Electrónica y Eléctrica


E.A.P. Ingeniería Telecomunicaciones

Laboratorio de Circuitos Digitales I

Informe Previo Nº 2

TEMA : Puertas lógicas universales NAND y NOR

CURSO : Circuitos Digitales I

DOCENTE : Ing. Casimiro Pariasca, Óscar

ESTUDIANTE : Diaz Taipe, Miguel Ivan

CÓDIGO : 16190005

SEMESTRE : 2021-2

PREVIO 2

INFORME PREVIO Nº 2 – CIRCUITOS DIGITALES I

1. ¿Por qué a las puertas NAND y NOR se les conoce comúnmente como
puertas lógicas universales?
La puerta NAND es una puerta universal porque puede utilizarse para
generar las funciones NOT, AND, OR y NOR. Del mismo modo, la puerta
NOR se puede utilizar para generar las funciones NOT, AND, OR y NAND.
Esto puede ser muy útil a la hora de montar circuitos, ya que los simplifica
mucho, y permite reducir el número de CI necesarios para el montaje.

2. Enuncie el teorema de Morgan y sus dos leyes

En términos prácticos, los teoremas de DeMorgan proporcionan una


verificación matemática de la equivalencia entre las puertas NAND y
negativa-OR, y las puertas NOR y negativa- AND.

 El primer teorema de DeMorgan dice lo siguiente:


El complemento de dos o más variables a las que se aplica la operación
AND es equivalente a aplicar la operación OR a los complementos de cada
variable.

 El segundo teorema de Morgan dice:


El complemento de dos o más variables a las que se aplica la operación OR
es equivalente a aplicar la operación AND a los complementos de cada
variable.

3. Indique cómo obtener compuertas lógicas a partir del Teorema de


Morgan
• Para lograr obtener una compuerta AND, es necesario utilizar una compuerta
NOR con sus entradas negadas.
• La obtención de una compuerta OR se logra utilizando una compuerta NAND
con sus entradas negadas.
• Se puede obtener una compuerta NAND utilizando la compuerta OR con sus
entradas negadas.
• Una compuerta NOR se obtiene utilizando una compuerta AND con todas sus
entradas negadas.

4. Utilizando el álgebra de Boole y solo CI7400 (NAND) implementar y


verficiar la tabla de verdad de un circuito que produzca:

 Un Inversor:

A O
ut
0 1
1 0
 Una compuerta AND de dos entradas:
A B O
ut
0 0 0
0 1 0
1 0 0
1 1 1

 Una compuerta OR de dos entradas:

A B O
ut
0 0 0
0 1 1
1 0 1
1 1 1

 Una compuerta NOR de dos entradas:

A B O
ut
0
0 0 1
0 1 0
1 0 0
1 1 0
 Una compuerta XOR de dos entradas:

A B O
ut
0 0 0
0 1 1
1 0 1
1 1 0

 Una compuerta NAND de tres entradas:

A B C O
ut
0 0 0 1
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 0

 Una compuerta XNOR de dos entradas:

A B O
ut
0 0 0
0 1 1
1 0 0
1 1 1

5. Utilizando el álgebra de Boole y solo CI7402 (NOR) implementar y


verificar la tabla de verdad de un circuito que produzca:

 Un inversor:
A O
ut
0 1
1 0

 Una compuerta AND de dos entradas:

A B O
ut
0 0 0
0 1 0
1 0 0
1 1 1

 Una compuerta OR de dos entradas:

A B O
ut
0 0 0
0 1 1
1 0 1
1 1 1
 Una compuerta NOR de dos entradas:

A B O
ut
0 0 1
0 1 0
 Una compuerta XOR de dos 1 0 0 entradas:
1 1 0

A B O
ut
0 0 0
0 1 1
1 0 1
1 1 0
A B C O
 Una compuerta NAND de tres entradas: ut
0 0 0 1
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 0
 Una compuerta XNOR de dos entradas:

A B O
ut
6. Cualquier entrada “no utilizada” a las 0 0 1 puertas
lógicas debe conectarse directamente 0 1 0 a un nivel
lógico “1” o un nivel lógico “0” por 1 0 0 medio de un
“Resistencia pull-up” o “Pull-down” 1 1 1 para
producir una señal lógica fija. Explique
¿Por qué? ¿Cuál sería el valor de estas resistencias?

Estas resistencias establecen un estado lógico en un pin o entrada de un


circuito lógico cuando se encuentra en estado reposo. Como bien
indica su nombre la resistencia pull up establece un estado HIGH y las
resistencias pull down establecen un estado LOW cuando el pin se encuentra
en reposo. Esto evita los falsos estados que se producen por el ruido generado
por los circuitos electrónicos. En la configuración pull down, cuando el circuito
está en reposo, la caída de tensión en la
resistencia es prácticamente 0V (LOW), en
cambio, si pulsamos P1, dejará pasar la
corriente y tendremos una diferencia de
potencial de 5V (HIGH). Este es el uso normal
del estado LOW y HIGH. Por el contrario, en la
configuración pull up, cuando el circuito está en
reposo, P1 sin pulsar, la caída de tensión es de
5V (HIGH), en cambio cuando pulsamos P1 se
deriva toda la corriente a masa y la caída de
tensión es 0V (LOW). Normalmente las
resistencias que se utilizan en estos casos son
de 10K.
7. Para los circuitos mostrados, presentar la función lógica de salida
correspondiente y de verdad.
 Circuito 1:

Tabla de verdad
A B F
0 0 0
0 1 1
1 0 1
1 1 0

 Circuito 2:

F=( A´ ∙ B ) +(C ∙ D)

Tabla de verdad
A B F
0 0 0
0 1 1
1 0 1
1 1 0

 Circuito 3:

A B C D X Y
0 0 0 0 1 0
0 0 0 1 0 0
0 0 1 0 1 0
0 0 1 1 0 0
0 1 0 0 1 0
0 1 0 1 0 0
0 1 1 0 1 0
0 1 1 1 1 1
1 0 0 0 1 0
1 0 0 1 0 0
1 0 1 0 1 0
1 0 1 1 0 0
1 1 0 0 1 0
1 1 0 1 0 0
1 1 1 0 1 0
1 1 1 1 1 0
8. Para los circuitos anteriores, dibujar la señal de salida
correspondiente para las entradas mostradas según corresponda:
Circuito 1:

Circuito 2:

Circuito 3:
Circuito 4:

9. Utilizando el software de simulación, verificar el funcionamiento y la


tabla de verdad de cada uno de los circuitos anteriores. Enviar los
archivos fuente de simulación.

Circuito 1
Circuito 2:
Circuito 3:

Descargado por Miguel Diaz (ibanmetalcore@gmail.com)


Circuito 4:

También podría gustarte