Documentos de Académico
Documentos de Profesional
Documentos de Cultura
YUARTH TareaIIA.4 09-07
YUARTH TareaIIA.4 09-07
TAREA IIA.4
Yuarth Hernández C.I. 25.822.068
yuarth07@gmail.com
INTRODUCCIÓN
La expresión está dividida en dos términos que forman El circuito lógico resultante está conformado por las
parte de una compuerta AND. La compuerta U1:A es compuertas lógicas: tres AND, tres NOR, y dos NOT.
una OR que tiene como entradas X’ y Y’, el cual es el Posee tres entradas X, Y y Z.
primer término, mientras que el segundo es otra
compuerta OR que tiene como entradas X y Y’. El
producto de ambas OR son las entradas de la
compuerta AND que tiene como salida Q.
1
Departamento de Sistemas de Control - Escuela de Ingeniería de Sistemas - Universidad de Los Andes, Mérida
Automatización 1 – Profesora Janette Cassales – Semestre E2021
.
CONCLUSION
d) Q = X.[(X + Y)’.((X + Y)’ + Y’ + X)’].Z’
Se realizó la simulación de los circuitos lógicos partiendo
de las expresiones dadas, sin necesidad de realizar
Realizando la simulación de la expresión nos queda: simplificación de la expresión se utilizaron las
compuertas adecuadas para obtener el mejor circuito
lógico.
REFERENCIAS BIBLIOGRÁFICAS