Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Fecha de entrega 31 de mayo en 23:55 Puntos 100 Preguntas 20 Disponible 8 de mayo en 0:00 - 31 de mayo en 23:55 24 días
Límite de tiempo 90 minutos Intentos permitidos 2
Instrucciones
https://poli.instructure.com/courses/21351/quizzes/71460 1/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
https://poli.instructure.com/courses/21351/quizzes/71460 2/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Historial de intentos
Pregunta 1 5 / 5 pts
Los multiplexores, además de ser usados para la selección de datos, pueden funcionar como
generadores de funciones lógicas. Partiendo de una tabla de verdad, se seleccionan los mintérminos
y se ponen a un nivel de voltaje ALTO (Conectados a VCC) Las demás entradas se ponen en BAJO
(Conectados a tierra). De esta manera, al poner en las entradas de selección la combinación
adecuada, se puede ver el resultado en la salida. En el siguiente diagrama, se muestra un
generador de funciones lógicas, con la entrada de selección en 000:
https://poli.instructure.com/courses/21351/quizzes/71460 3/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
¿Qué valor habrá en las salidas, si la entrada de selección en el multiplexor se pone en 011?
Y0 está en 0 y Y1 está en 1.
Y0 está en 1 y Y1 está en 0.
A la salida del multiplexor habrá un nivel BAJO con la selección en 011, por lo tanto el
demultiplexor mostrará el dato de entrada en su salida Y0, mientras que en Y1 mostrará un nivel
BAJO.
Y0 está en 1 y Y1 está en 1.
https://poli.instructure.com/courses/21351/quizzes/71460 4/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Y0 está en 0 y Y1 está en 0.
Pregunta 2 5 / 5 pts
Las compuertas NAND y NOR tienen la particularidad que pueden ser usadas como compuertas
universales. Esto quiere decir que, usando un solo tipo de compuerta, es posible generar las
funciones básicas AND, NOT y OR. A partir de estas compuertas básicas es posible construir
circuitos más complejos.
https://poli.instructure.com/courses/21351/quizzes/71460 5/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Es un circuito comparador.
https://poli.instructure.com/courses/21351/quizzes/71460 6/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
A = B
, la salida Y0 si
A > B
y la salida Y2 si $$A
Pregunta 3 5 / 5 pts
Las máquinas de estados finitos pueden ser utilizadas para controlar diferentes actuadores, dadas
unas señales de control y unos estados internos del sistema.
A usted le piden que analice un circuito digital, y lo único que le entregan es el siguiente diagrama
de estados:
https://poli.instructure.com/courses/21351/quizzes/71460 7/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Un sistema intermitente, entre 0 y 1. Dadas dos señales externas, el sistema se mantiene en 0 o cambia
a 1.
Una máquina de Mealy, cuyos estados internos son de dos bits y las transiciones de un bit.
https://poli.instructure.com/courses/21351/quizzes/71460 8/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Un sistema de iluminación con dos bombillos. El sistema permite encender de manera secuencial una o
dos luces, o apagarlas completamente.
Si se toman los estados del sistema como dos señales de salida, funciona perfectamente para la
aplicación mencionada.
Un sistema de conteo entre los números 0 y 3 en binario. Este sistema requiere una señal externa para
realizar conteo bidireccional.
Pregunta 4 5 / 5 pts
Las máquinas de estado se pueden representar mediante sus diagramas de estado, o mediante las
tablas de transiciones correspondientes. Dado la siguiente máquina de Mealy:
https://poli.instructure.com/courses/21351/quizzes/71460 9/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Se podría decir que una de las siguientes filas NO corresponde con el diagrama:
https://poli.instructure.com/courses/21351/quizzes/71460 10/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Este estado no corresponde a un cambio adecuado, pues la salida A no cambia de manera acorde
con la entrada. La salida debería ser 1.
Pregunta 5 5 / 5 pts
https://poli.instructure.com/courses/21351/quizzes/71460 11/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Una de las aplicaciones en las que más se utilizan los flip-flops es en el diseño de contadores, bien
sea de tipo síncrono o asíncronos. Dado el siguiente circuito:
Es correcto, pues el contador cuenta con un circuito de reseteo, que pone la cuenta en 0 de
manera asíncrona cuando el estado del contador es 1010 (10 en decimal).
Pregunta 6 5 / 5 pts
https://poli.instructure.com/courses/21351/quizzes/71460 12/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Existen diferentes tipos de Latches y Flip-Flops: S-R y D son algunos de ellos. La diferencia en su
funcionamiento radica en el tipo de señal de control utilizada para el cambio de estado, así como en
la diferencia que las señales de entrada pueden generar en esas transiciones. Dados los siguientes
diagramas:
Un latch
¯ ¯
S − R
Es un latch, pues la entrada se da por nivel y no por flanco. Por otro lado, es tipo S-R, pues sus
entradas S y R están sin negar.
https://poli.instructure.com/courses/21351/quizzes/71460 13/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Un flip-flop
¯ ¯
S − R
Pregunta 7 5 / 5 pts
Junto con los contadores, los registros de desplazamiento son otra de las aplicaciones más usuales
para los circuitos secuenciales. En estos, una señal se desplaza por el circuito, según su
construcción.
A un registro de desplazamiento con entrada en serie y salida en paralelo de 4 bits se le aplica una
señal en su entrada:
https://poli.instructure.com/courses/21351/quizzes/71460 14/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Se puede apreciar que la forma de onda en la salida es la misma forma de onda en la entrada,
desplazada en el tiempo. Además ñ
Pregunta 8 5 / 5 pts
Un programa de computador hace uso de apuntadores para almacenar las direcciones en memoria
de variables, estructura, funciones, entre otros. Dichas direcciones son mostradas normalmente en
formato hexadecimal.
https://poli.instructure.com/courses/21351/quizzes/71460 15/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Se pueden representar en binario como: 10101010 00101100 00000010 00000000 y 10101010 00101100
00000011 00000000
Pregunta 9 5 / 5 pts
Los flip-flops son circuitos multivibradores, que oscilan entre dos estados. El cambio de estado
depende tanto de las entradas de datos, como de los cambios en los pulsos de la entrada de control
(CLK). El control puede darse por pulsos positivos o negativos, según la construcción interna del flip-
flop. Para el siguiente flip-flop, dadas las señales en las entradas J, K y CLK
https://poli.instructure.com/courses/21351/quizzes/71460 16/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Pregunta 10 5 / 5 pts
https://poli.instructure.com/courses/21351/quizzes/71460 17/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Las máquinas de estado se pueden representar mediante sus diagramas de estado, o mediante las
tablas de transiciones correspondientes. Dado la siguiente máquina de Moore:
Se podría decir que una de las siguientes filas NO corresponde con el diagrama:
https://poli.instructure.com/courses/21351/quizzes/71460 18/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Pregunta 11 5 / 5 pts
https://poli.instructure.com/courses/21351/quizzes/71460 19/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Los mapas de Karnaugh permiten realizar agrupación de expresiones, con el fin de simplificar la
expresión total de un sistema dado. Dado el siguiente mapa de Karnaugh:
https://poli.instructure.com/courses/21351/quizzes/71460 20/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
¯ ¯ ¯
Y = AB + AD + C D
¯ ¯ ¯ ¯ ¯ ¯
Y = A C D + AC D + AB + ABC
¯ ¯ ¯
Y = (A + B)(A + D )(C + D )
¯ ¯ ¯
Y = AB + AD + C D
Pregunta 12 5 / 5 pts
Los circuitos combinacionales ven sus salidas afectadas directamente por los valores en las
entradas. La relación entre las entradas y las salidas de un circuito combinacional se pueden
analizar mediante sus tablas de verdad. Dado el siguiente circuito combinacional:
https://poli.instructure.com/courses/21351/quizzes/71460 21/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Se trata finalmente de una compuerta XOR. Antes de la compuerta NOT cercana a la salida,
funciona como una XNOR, pero esa negación al final la vuelve una XOR. Es decir que, para este
circuito, si las dos entradas son iguales, la salida es 0. Si las dos entradas son diferentes, la salida
es 1.
Una compuerta OR
Pregunta 13 5 / 5 pts
https://poli.instructure.com/courses/21351/quizzes/71460 22/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Los contadores hacen uso de la división de frecuencia, para realizar las cuentas de forma binaria.
Según sea el uso de las entradas asíncronas, es posible dividir en dos clases los tipos de
contadores: síncronos o asíncronos.
Si se quisiera realizar una cuenta entre 0 y 7 en binario, utilizando un contador tipo síncrono, el
circuito adecuado sería:
Pregunta 14 5 / 5 pts
https://poli.instructure.com/courses/21351/quizzes/71460 23/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Los circuitos selectores (multiplexores) permiten escoger una de sus entradas y mostrarla en sus
salidas, mientras que los circuitos distribuidores (demultriplexores) hacen la tarea opuesta,
distribuyendo sus entradas a una de varias salidas.
Usted encuentra un circuito integrado, y en el datasheet puede ver que el elemento tiene ocho (8)
entradas de datos, cuatro (4) salidas de datos y una (1) entrada de selección de un bit. Se podría
decir que este circuito:
Es un multiplexor con 8 entradas de un bit, el selector permite seleccionar una de las 4 salidas para
mostrar el dato de entrada.
Es un multiplexor con 2 entradas de 4 bits, el selector permite escoger cuál de las dos entradas se
muestra en los 4 bits de salida.
De acuerdo a lo visto, existen multiplexores para datos de más de 1 bit. En este caso se trata de
un multiplexor cuyos datos tiene 4 bits, el selector permite escoger una de las 2 entradas de 4 bits
y representarla en la salida.
https://poli.instructure.com/courses/21351/quizzes/71460 24/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Pregunta 15 5 / 5 pts
Todos los circuitos combinacionales vistos hasta ahora pueden ser representados mediante sus
tablas de verdad.
Pregunta 16 5 / 5 pts
Los circuitos lógicos pueden dividirse en dos categorías principales, según diferentes aspectos,
como la interacción que las salidas tengan con sus entradas, de memoria entre otros. Según lo
anterior, existen circuitos combinacionales y circuitos secuenciales. Para el siguiente circuito,
https://poli.instructure.com/courses/21351/quizzes/71460 26/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Circuito combinacional, pues evidentemente se trata de una compuerta XNOR en la salida Y0 y de una
compuerta XOR en la salida Y1.
Circuito secuencial, dado que todos los elementos están conectados en secuencia, desde la entrada
hasta la salida.
Circuito combinacional, pues está formado por la combinación de compuertas básicas tipo NOT y NAND.
Pregunta 17 5 / 5 pts
Un sumador completo es un tipo de circuito combinacional, que recibe, además de los operandos de
entrada, un bit de acarreo de entrada (Cin), proveniente de otra suma previa. El siguiente circuito
sumador se utiliza en un sumador de 8 bits,
https://poli.instructure.com/courses/21351/quizzes/71460 27/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
En su operación, el sumador recibe los siguientes datos: A=1, B=0 y Cin=1, el resultado en la salida
debería ser:
Y = 1
C out = 0.
Y = 1
C out = 1.
https://poli.instructure.com/courses/21351/quizzes/71460 28/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Y = 0
C out = 0.
Y = 0
C out = 1.
Pregunta 18 5 / 5 pts
Los latch pueden, o no, tener entrada de habilitación. Además, según como sean sus entradas
(negadas o no) su funcionamiento puede variar. Para el siguiente latch \bar{S}-\bar{R}.
https://poli.instructure.com/courses/21351/quizzes/71460 29/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
La forma de onda seleccionada cumple con los estados del Latch: t1: SET, t2: No hay cambio, t3:
RESET, t4: SET, t5: RESET, t6: No hay cambio, t7: Condición inválida.
Pregunta 19 5 / 5 pts
Los circuitos combinacionales están conformados por la unión de diferentes compuertas lógicas, que
combinan sus características para obtener una salida compuesta.
De acuerdo con la siguiente tabla de verdad (A y B son entradas, Y3-Y2-Y1-Y0 salidas) para el
circuito decodificador:
https://poli.instructure.com/courses/21351/quizzes/71460 30/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Pregunta 20 5 / 5 pts
https://poli.instructure.com/courses/21351/quizzes/71460 31/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
Una expresión Suma de Productos -SOP-, (sum of products) está conformada por varios términos
productos (multiplicación booleana) de literales (variable afirmada o negada) que se agrupan en una
suma booleana. Dada la siguiente tabla de verdad:
https://poli.instructure.com/courses/21351/quizzes/71460 32/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
https://poli.instructure.com/courses/21351/quizzes/71460 33/34
9/5/2021 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO B01]
¯ ¯ ¯ ¯ ¯ ¯ ¯
Y = (A + B + C )(A + B + C )(A + B + C )(A + B + C )
Y = m(1, 2, 5, 7) = M1 + M2 + M5 + M7
M0 , M3 , M4 , M5
¯ ¯ ¯ ¯ ¯ ¯ ¯
Y = A BC + A BC + ABC + ABC
https://poli.instructure.com/courses/21351/quizzes/71460 34/34