Está en la página 1de 8

UNIVERSIDAD AUTÓNOMA DEL CARIBE

INGENIERÍA ELECTRÓNICA Y TELECOMUNICACIONES


LABORATORIO DE ELECTRÓNICA DIGITAL – GUÍA DE LABORATORIO 1

Integrantes Identificación Fecha


JUAN ESTEBAN PACHECO LEAL 131910009 02/03/2021

Objetivo general
Esta primera experiencia de laboratorio tiene como objetivos principales:
 Conocer las compuertas lógicas básicas.
 Entender el funcionamiento de los circuitos electrónicos digitales.

Elementos necesarios
 Proteus 8 (o superior), o acceso a cualquier herramienta EDA (Electronic Design Automation) que permita la
simulación de circuitos digitales.

Background

TTL es la sigla en inglés de transistor-transistor logic, es decir, «lógica transistor a transistor». Es una tecnología de
construcción de circuitos electrónicos digitales. En los componentes fabricados con tecnología TTLRS los elementos de
entrada y salida del dispositivo son transistores bipolares.

Fuente: Tecnología TTL - Wikipedia, la enciclopedia libre

Para tener en cuenta dentro del laboratorio


Los circuitos integrados (I.C.) utilizados en estos experimentos son frágiles y toleran un margen muy reducido de
sobrecarga tanto en voltaje como en corriente. El voltaje de funcionamiento (VCC) es la última conexión que se debe
hacer y medirlo con anterioridad, para asegurarse que no sobrepasa los márgenes estipulados, con un voltímetro u
osciloscopio.

Los IC utilizados en estos experimentos son del tipo de encapsulados de doble línea de terminales y de la familia TTL
(lógica de transistor – transistor), la sigla en inglés.
Los terminales de conexión se encuentran numerados en sentido antihorario, con relación a una muesca y / o punto que
señala el terminal N° 1 (Ver figura 1.1)

Figura 1.1 - Vista superior IC TTL 14 terminales


UNIVERSIDAD AUTÓNOMA DEL CARIBE
INGENIERÍA ELECTRÓNICA Y TELECOMUNICACIONES
LABORATORIO DE ELECTRÓNICA DIGITAL – GUÍA DE LABORATORIO 1

1. Compuerta OR (O, v) – Circuito Integrado 7432

El IC TTL 7432 tiene cuatro compuertas lógicas OR de dos entradas (aquí utilizamos apenas uno de
sus circuitos internos), sus entradas son los terminales 1 y 2, la salida es el terminal 3. Diseñe el
siguiente circuito para ser simulado.

Figura 1.2

1.1 Modifique el estado de los interruptores de entrada de acuerdo con la Tabla 1.1 y anote los
valores medidos por el multímetro digital (terminal 3)

Pin 1 Pin 2 Pin 3


0 0 0
0 +5 5
+5 0 5
+5 +5 5

Tabla 1.1.

SW1(NO)

SW1
U1:A
SW-SPDT 1
3
2
SW2
R1
74LS32 1k

SW-SPDT

GND

+88.8
Volts

GND
UNIVERSIDAD AUTÓNOMA DEL CARIBE
INGENIERÍA ELECTRÓNICA Y TELECOMUNICACIONES
LABORATORIO DE ELECTRÓNICA DIGITAL – GUÍA DE LABORATORIO 1

1.2 De acuerdo con el datasheet (hoja de datos) del integrado, ¿cuáles son los pines que deben
conectarse a VCC y tierra?
Respuesta:

 Pin 14 a VCC
 Pin 7 a tierra.

Observación: El datasheet del integrado 7432 puede ser el de cualquier fabricante, esto
aplica también para los demás circuitos TTL utilizados en este laboratorio.

2. Compuerta AND (Y, ᴧ) – Circuito Integrado 7408

Diseñe el siguiente circuito con una compuerta 7408 que permita ser simulada.

2.1 Modifique el estado de los interruptores de entrada de acuerdo con la Tabla 2.1, con un
multímetro digital mida el nivel de tensión de las entradas 1 y 2 para las condiciones de
salida mostradas. Anote los valores medidos por el multímetro digital y adicione una imagen
donde se muestren los multímetros utilizados.

Pin 1 Pin 2 Pin 3


0 0 0.0
0 5 0.0
5 0 0.0
+5 +5 5

Tabla 2.1.
UNIVERSIDAD AUTÓNOMA DEL CARIBE
INGENIERÍA ELECTRÓNICA Y TELECOMUNICACIONES
LABORATORIO DE ELECTRÓNICA DIGITAL – GUÍA DE LABORATORIO 1

SW 1(NO)

SW1
U1:A
SW -SPDT 1
3
2
SW2
R1
74LS08 1k

SW -SPDT

GND

+88.8
Volts

GND

2.2 De acuerdo con el datasheet del IC 7408, ¿cuántas compuertas lógicas tiene el circuito y
cuántas operaciones AND pueden realizarse de forma simultánea?
Respuesta: El IC 7408 tiene 4 compuertas lógicas, puede realizarse:
 4 operaciones AND de forma simultánea,
 Pin 3 operación de la primera compuerta,
 Pin 6 operación de la segunda compuerta,
 Pin 11 operación de la tercera compuerta
 Pin 8 operación de la cuarta compuerta.

3. Compuerta NOT (NO, ~, !) – Circuito Integrado 7404

Utilizando un integrado 7404, diseñe un circuito que permita negar una entrada y ser
medida la salida. Complete la siguiente tabla y presente una imagen del esquemático final.

Pin 1 Pin 2
0 5
+5 0

Tabla 3.1.
UNIVERSIDAD AUTÓNOMA DEL CARIBE
INGENIERÍA ELECTRÓNICA Y TELECOMUNICACIONES
LABORATORIO DE ELECTRÓNICA DIGITAL – GUÍA DE LABORATORIO 1

SW 1(NO)

SW1 U1:A
1 2

SW -SPDT 74LS04 R1
1k

GND

0.00
Volts

GND

3.1 De acuerdo con el datasheet del IC 7404, ¿cuántas compuertas lógicas tiene el circuito
integrado?
Respuesta:

El IC 7404 incluye 6 compuertas lógicas NOT en un solo integrado.

3.2 Si se conecta la salida de una compuerta lógica NOT a la entrada de otra compuerta NOT,
¿cuál sería el valor lógico de la última salida?
Respuesta: la compuerta not siempre va a negar la salida por la tanto no cambiaría nada

3.3 Teniendo en cuenta la pregunta anterior, si se conectaran serialmente un número impar de


compuertas NOT, ¿cuál sería el valor lógico de la última salida?
Respuesta:
Como es una compuerta not se encarga de negar la entrada
UNIVERSIDAD AUTÓNOMA DEL CARIBE
INGENIERÍA ELECTRÓNICA Y TELECOMUNICACIONES
LABORATORIO DE ELECTRÓNICA DIGITAL – GUÍA DE LABORATORIO 1

4. Compuerta NOR (!OR) – Circuito Integrado 7402

Diseñe el siguiente circuito con la compuerta 7402, y simúlelo.

Modifique el estado de los interruptores de entrada de acuerdo con la Tabla 4.1 y anote los valores obtenidos en la
salida.

Pin 1 Pin 2 Pin 3


0 0 5
0 +5 0
+5 0 0
+5 +5 0

Tabla 4.1.
UNIVERSIDAD AUTÓNOMA DEL CARIBE
INGENIERÍA ELECTRÓNICA Y TELECOMUNICACIONES
LABORATORIO DE ELECTRÓNICA DIGITAL – GUÍA DE LABORATORIO 1

4.1 Utilizando una compuerta NOT y una OR, diseñe un circuito que realice la misma operación
NOR anterior. Muestre la imagen del esquemático.
Respuesta:

SW 1(NO)

SW1
U1:A U2:A
SW -SPDT 1
3 1 2
2
SW2
74LS04
74LS32
R1
SW -SPDT 1k

GND

+5.00
Volts

GND

5. Compuerta NAND (!AND) – Circuito Integrado 7400

Diseñe el siguiente circuito con la compuerta 7400 para ser simulado.


UNIVERSIDAD AUTÓNOMA DEL CARIBE
INGENIERÍA ELECTRÓNICA Y TELECOMUNICACIONES
LABORATORIO DE ELECTRÓNICA DIGITAL – GUÍA DE LABORATORIO 1

5.1 Modifique el estado de los interruptores de entrada de acuerdo con la Tabla 4.1 y anote los
valores obtenidos en la salida.

Pin 1 Pin 2 Pin 3


0 0 5
0 +5 5
+5 0 5
+5 +5 0

Tabla 5.1.

5.2 Diseñe un circuito que realice la misma función NAND utilizando otra(s) compuerta(s).
Muestre la imagen del esquemático.
Respuesta:

SW1(NO)

SW1
U1:A U2:A
SW-SPDT 1
3 1 2
2
SW2
74LS04
74LS08 R1
1k
SW-SPDT

GND

+5.00
Volts

GND

También podría gustarte