Está en la página 1de 4

1-VGL-in:driver negative p. supply1 around -10.

5v

2-VCL-in:driver negative p. supply2 around -10v to -12v

3-VSS:digital ground GND

4-VDD:is logic supply input for the scan driver.

5-VGH:supply LCM driver output around 12v+to 19.5v+

6-STV:vertical sync input. the rising edge of STV begins


a frame of data. the STV input is used to generate
the high-voltage stvp output. <PULSE>

7-CPV1:vertical clock-pulse input.CPV1


controls the timing of the CKV1 and CKVB1 outputs, which
change state (by first sharing charge) on its fallins edge

traduccion

1-VGL-in: controlador negativo p. suministro1 sobre -10.5v

2-VCL-in: controlador negativo p. suministro2 alrededor de


-10v a -12v

3-VSS: tierra digital GND


4-VDD: es la entrada de suministro lógico para el
controlador de exploración.

5-VGH: suministra la salida del controlador LCM alrededor


de 12v + a 19.5v +

6-STV: entrada de sincronización vertical. el flanco


ascendente de STV comienza una trama de datos. la entrada
STV se utiliza para generar la salida stvp de alto voltaje.
<PULSO>

7-CPV1: entrada de pulso de reloj vertical CPV1


controla la sincronización de las salidas CKV1 y CKVB1, que
cambian de estado (por primera carga compartida) en su
borde descendente
<PULSO>

--------------------------------------------------------

0-vdd vdd is the logic supply input for the scan driver.

0-vdd vdd es la entrada de suministro lógico para el


controlador de escaneo.

1-von gate-on supply. von is the positive supply voltage


for the ckv ckvb and stvp high-voltage driver outputs

1-von suministro de puerta. von es el voltaje de suministro


positivo para las salidas del controlador de alto voltaje
ckv ckvb y stvp

2-voff gate-offsupply.voff is negative supply voltage for


the ckv ckvb and stvp high-voltage stvp output.
2-voff gate-offsupply.voff es el voltaje de suministro
negativo para la salida stvp de alto voltaje ckv ckvb y
stvp.

3-stv vertical sync input. the rising edge of stv begins a


frame of data. the stv input used to generate the
high-voltage stvp output.

3-stv entrada de sincronización vertical. el borde


ascendente de stv comienza una trama de datos. la entrada
stv utilizada para generar la salida stvp de alto voltaje.

4-cpv1 vertical clock-pulse input. cpv1 controls the timing


of the ckv1 and ckvb1 outputs,which change state (by first
sharing charge) on its falling edge.

4-cpv1 entrada de pulso de reloj vertical. cpv1 controla el


tiempo de las salidas ckv1 y ckvb1, que cambian de estado
(compartiendo primero la carga) en su borde descendente.

5-cpv2 vertical clock-pulse input. cpv2 controls the timing


of the ckv2 and ckvb2 outputs,which change state (by first
sharing charge) on its falling edge.

5-cpv2 entrada de pulso de reloj vertical. cpv2 controla la


sincronización de las salidas ckv2 y ckvb2, que cambian de
estado (compartiendo primero la carga) en su flanco
descendente.

6-EN enables the max17121. drive EN high to start up the


max17121 after a delay time, which is set by a capacitor at
dly.

6-EN habilita el max17121. drive EN high para poner en


marcha el max17121 después de un tiempo de retardo, que se
establece mediante un condensador en dly.

7-ckvb1 high-voltage scan-drive output.ckvb1 is inverse of


ckv1 during active states and is highimpedance whenever
ckv1is high impedance.

7-Escaneo de alto voltaje ckvb1: salida del variador .ckvb1


es inverso de ckv1 durante los estados activos y es de alta
impedancia siempre que ckv1 sea de alta impedancia.

8-ckvb2 high-voltage scan - drive output.ckvb2 is inverse


of ckv2 during active states and is high impedance whenever
ckv 2 is high impedance.

8-Escaneo de alto voltaje ckvb2: salida del variador .ckvb2


es inverso de ckv2 durante los estados activos y es de alta
impedancia siempre que ckv2 es de alta impedancia.

9-CKVBCS2 CKB2 Charge sharing connection. CKVBCS2 connects


to CKVBCS2 whenever CPV2 ans STV are both low (to make
CKV2 and CKVB2 high impedance) to allow CKV2 to connect to
CKVB2 , sharing charge between the capacitive loads on
these two outputs.

9-CKVBCS2 CKB2 Conexión de carga compartida. CKVBCS2 se


conecta a CKVBCS2 siempre que CPV2 y STV sean bajos (para
hacer que CKV2 y CKVB2 sean de alta impedancia) para
permitir que CKV2 se conecte a CKVB2, compartiendo la carga
entre las cargas capacitivas en estas dos salidas.

10-CKVCS2 CKV2 charge-sharing connection. CKVCS2 connects


to CKVBCS2 whenever CPV2 and STV are both low (to make CKV2
and CKVB2 high impedance)to allow CKVB2 to connect to CKV2,
sharing charge between the capacitive loads on these two
outputs.

10-Conexión de carga compartida CKVCS2 CKV2. CKVCS2 se


conecta a CKVBCS2 siempre que CPV2 y STV son bajas (para
hacer que CKV2 y CKVB2 sean de alta impedancia) para
permitir que CKVB2 se conecte a CKV2, compartiendo la carga
entre las cargas capacitivas en estas dos salidas.

También podría gustarte