Está en la página 1de 4

Investigación previa 

1. Investiga el uso del Software Quartus II (versión de instalación, características


principales  para el uso)

La versión de instalación en mi PC fue la versión web Quartus 13.0sp1 de 64 bits


descargada primeramente de la página oficial de Intel, sin embargo la desinstale y
reinstale la misma versión, pero esta vez el software fue de la página del profesor
Vicente Flores. En esta versión nos va a permitir crear circuitos y analizarlos por
medio las tarjetas FPGA o en el simulador.
Es un software diseñado por Intel para poder diseñar, compilar y ver la configuración
de circuitos en un dispositivo lógico programable FPGA, dependiendo del modelo de la
tarjeta lógico programable. También nos permite analizar la configuración.

2. Investiga las especificaciones de la tarjeta con el dispositivo lógico programable


que se trabajara en las prácticas, anexa la información de las características más
importantes de la tarjeta.

ALTERA Cyclone IV EP4CE6 FPGA


 Chip de configuración serie EPCS16N de alta capacidad, admite el modo de
descarga JTAG/AS dos
 SDRAM de 64Mbit a bordo, soporte SOPC, desarrollo NIOSII
 Cristal activo a bordo de 50MHz, la estabilidad del sistema de reloj maestro
 Usando el chip regulador de voltaje 1117-3.3V, para proporcionar una salida
de voltaje de 3.3V
 Uso de chip regulador de voltaje 1117-1.2V para proporcionar voltaje de
núcleo FPGA
 Usando el chip regulador de voltaje 1117-2.5V, para proporcionar salida de
voltaje PLL
 Usando un gran número de capacitores de desacoplamiento, diseño de
desacoplamiento
 Toma de corriente de 5V DC y toma de corriente de interfaz USB, dos tipos
de modo de fuente de alimentación
 1 botón de reinicio, también se puede utilizar como un botón de entrada del
usuario
 1 interruptor de encendido del botón de autobloqueo
 1 Luz indicadora de alimentación LED
 De todas las interfaces de E/S, el espaciado universal de 2,54 mm, se puede
ampliar fácilmente
 La interfaz de descarga JTAG para descargar el archivo es . SOF, la
velocidad es rápida, se recomienda el uso habitual de esta interfaz
 La interfaz de descarga AS para descargar el archivo es . POF, la velocidad
es lenta, necesita utilizar esta interfaz cuando el proceso de curado
Interfaz periférica:
o 4 teclas independientes
o 4 diodos LED,
o 4 tubos digitales
o 4 interruptor de marcación
o 1 timbre
o Interfaz PS2
o Puerto serie RS232
o 1 * 20 pines LCD zócalo, soporte LCD1602, LCD12864, TFT LCD
o Chip de sensor de temperatura LM754A, para el experimento del termómetro
o Resistencia ajustable de precisión, retroiluminación LCD ajustable
o Interfaz VGA, para el experimento de visualización
o EEPROMAT24C08 serie I2C, para experimento de bus IIC
o Módulo de recepción infrarroja

3. Analiza y diseña una tabla donde se describa las compuertas lógicas, incluyendo
el inversor (tabla de verdad, símbolo que lo representa, operación lógica que
realiza). 

Compuerta Símbolo Tabla de verdad Operación lógica


AND A B Z
0 0 0 Z=A ∙ B
0 1 0
1 0 0
1 1 1
OR A B Z
0 0 0 Z=A + B
0 1 1
1 0 1
1 1 1
NOT A B
0 1 Z= Á
1 0
NAND A B Z Z= A ´∙ B
0 0 1 Z= Á + B́
0 1 1
1 0 1
1 1 0
NOR A B Z Z= A +´B
0 0 1 Z= Á ∙ B́
0 1 0
1 0 0
1 1 0
XOR A B Z Z=A ⨁ B
0 0 0 Z=A B́+ Á B
0 1 1
1 0 1
1 1 0
XNOR A B Z Z=A ⨀ B
0 0 1 Z= Á B́+ A B
0 1 0 Z= A ⨁ ´ B
1 0 0
1 1 1

4. Analiza la función X hasta obtener su mínima expresión, su tabla de verdad,


expresión canónica en suma de producto y productos de sumas. 
 
X (a, b, c, d) = [a · b’ (c + b · d) + a’ · b’] c 
X(a,b,c,d) = [ ab’ ( c + bd ) + a’b’ ] c
= [ab’c +ab’bd + a’b’] c
= [ab’c + ad*0 + a’b’] c
= ab’cc + a’b’c
= ab’c + a’b’c
= b’c (a + a’)
= b’c

a b c d X
0 0 0 0 0 0
1 0 0 0 1 0
2 0 0 1 0 1
3 0 0 1 1 1
4 0 1 0 0 0
5 0 1 0 1 0
6 0 1 1 0 0
7 0 1 1 1 0
8 1 0 0 0 0
9 1 0 0 1 0
10 1 0 1 0 1
11 1 0 1 1 1
12 1 1 0 0 0
13 1 1 0 1 0
14 1 1 1 0 0
15 1 1 1 1 0

X ∑ ¿=(2+3 +10+11 )¿
X ∑ ¿=( á b́ c d́ )+( á b́ cd )+( a b́ c d́ )+( a b́ cd ) ¿

X POS=(0+1+4 +5+6+ 7+8+9+ 12+ 13+14+15)

X POS=( a+ b+c +d ) ( a+ b+c + d́ ) ( a+ b́+c +d ) ( a+ b́ +c + d́ ) ( a+ b́ + ć +d ) ( a+ b́+ ć+ d́ ) ( á+b+ c+ d ) ( á+b+ c+ d́ ) ( á+ b́+c

5. Realiza el diagrama lógico de la función X. 

X (a, b, c, d) = [a · b’ (c + b · d) + a’ · b’] c 

También podría gustarte