Está en la página 1de 7

DISEÑO DE SISTEMAS COMBINACIONALES

METODOLOGIA:
1. identificar el número de variables de entrada y salida y representarlo en un diagrama
de bloques.
2. Implementar la tabla de verdad de verdad respectiva.
3. Simplificar por mapa K
4. Graficar el circuito.
Ejemplo: diseñar un circuito digital que detecte los números impares de 0 al 9.
¿cuantas variables de entrada tengo?4 variables
¿Cuántas variables de salida? una
SOLUCION.
a)

A --->
B---> CKTO --F(A,B,C,D)
C ---> LOGICO
D --->

b) TABLA DE VERDAD
A B C D F(A,B,C,D)
0 0 0 0 0
0 0 0 1 1
0 0 1 0 0
0 0 1 1 1
0 1 0 0 0
0 1 0 1 1
0 1 1 0 0
0 1 1 1 1
1 0 0 0 0
1 0 0 1 1
1 0 1 0 d
1 0 1 1 d
1 1 0 0 d
1 1 0 1 d
1 1 1 0 d
1 1 1 1 d
DON¨T CARE=NO IMPORTA X=0,1 PARA AGRUPAR EN EL MAPA DE
KARNAUGHT
CD\AB 00 01 11 10
00 0 0 d 0
01 1 1 d 1
11 1 1 d d
10 0 0 d d
F(A,B,C,D)=D
A 1 2

B 3 4

C 5 6

D 13 12
F(A,B,C,D)

EJEMPLO 02
Diseñar Un Sumado Completo De Dos Bits.
c)

A --->
B---> CKTO --S(A,B,Ci)
Ci ---> LOGICO --Co(A,B,Ci)

d) TABLA DE VERDAD
A B Ci S(A,B,Ci) Co(A,B,Ci)
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
DON¨CARE=NO IMPORTA X=0,1 PARA AGRUPAR EN EL MAPA DE KARNAUGHT
Ci\AB 00 01 11 10
0 0 1 0 1
1 1 0 1 0
S(A,B,Ci)= B́ Á C + ABC+ Á B Ć+ A B́ Ć= A B C

Ci\AB 00 01 11 10
0 0 0 1 0
1 0 1 1** 1
Co(A,B,Ci)= AB+ BCi+ ACi=
Á BCi+ AB+ A B́ Ci=Ci ( Á B+ A B́ ) + AB=Ci ( A B ) + AB
A 1
3 4
B 2 6
5
S(A,B,Ci)
Ci

1
3
Ci 2
1
3
2
Co(A,B,Ci)
A 4
6
B 5
BLOQUES COMBINACIONALES

Circuitos integrados (chips) que viene con un diseño funcional de aplicación útil y versátil.
DECODIFICADOR
a) Decoder de 2 a 4 con salidas activadas en nivel alto y enable activado en nivel
bajo
cuando en las entradas del circuito integrado para el Enable exista una burbuja
indicara que necesita un cero para activarse, caso contario un uno
Entradas :A,B,ENABLE
Salidas: y0,y1,y2,y3
Número de salidas del circuito integrado =2^número de variables de entrada
Se le denomina mencionando primero el número de entradas y luego el
número de salidas
2 4
A Y0
3 5
B Y1
6
Y2
1 7
E Y3

Para efecto del laboratorio


A B Y0 Y1 Y2 Y3
0 0 1 0 0 0
0 1 0 1 0 0
1 0 0 0 1 0
1 1 0 0 0 1

Para Efectos Del Analisis Del Circuito


ENABLE A B Yi(A,B)
0 0 0 Y0= Á B́ É =mo É
0 0 1 Y1= Á B É =m1 É
0 1 0 Y2= A B́ É =m2 É
0 1 1 Y3= AB É =m3 É
1 X X Yi=0

EXPRESION GENRAL DE SALIDA DEL DECODER


Oi=mi É
b) Decoder de 2 a 4 con salidas activadas en nivel BAJo y enable activado en nivel
bajo

2 4
A Y0
3 5
B Y1
6
Y2
1 7
E Y3

Para efecto del laboratorio


A B Y0 Y1 Y2 Y3
0 0 0 1 1 1
0 1 1 0 1 1
1 0 1 1 0 1
1 1 1 1 1 0
Para Efectos Del Analisis Del Circuito
ENABLE A B Yi(A,B)
0 0 0 ´ É = A+ B+ E=M 0+ E
Y´ 0= Á B́
0 0 1 ´ É = A+ B́+ E=M 1+ E
Y´ 1= Á B
0 1 0 ´ É = Á+ B+ E=M 2+ E
Y´ 2= A B́
0 1 1 Y´ 3= AB´ É = Á+ B́+ E=M 3+ E
1 X X ´ =1
YI

EXPRESION GENRAL DE SALIDA DEL DECODER


Oi= MI+E

DECODIFICADOR DE 3 A 8
U1 B́ Á C + ABC+ Á B Ć+ A B́ Ć
1 15
A Y0
2 14
B Y1
3 13
C Y2
12
Y3
11
Y4
6 10
E1 Y5
4 9
E2 Y6
5 7
E3 Y7
74LS138

E1 A B C Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
E´ 2 . E´3
100 0 0 0 0 1 1 1 1 1 1 1
100 0 0 1 1 0 1 1 1 1 1 1
100 0 1 0 1 1 0 1 1 1 1 1
100 0 1 1 1 1 1 0 1 1 1 1
100 1 0 0 1 1 1 1 0 1 1 1
100 1 0 1 1 1 1 1 1 0 1 1
100 1 1 0 1 1 1 1 1 1 0 1
100 1 1 1 1 1 1 1 1 1 1 0
0XX X X X 1 1 1 1 1 1 1 1

DISEÑAR UN CIRCUITO PARA ACTIVAR LOS EQUIPOS ELECTRONICOS DOMESTICOS RADIO,


TV ,DVD, MICROONDAS UNA SOLO A LA VEZ
SOLUCION.
TENGO 4 EQUIPOS POR ACTIVAR,NECESITO 4 SALIDAS,EL NUMERO DE ENTRADAS ESTARA
DEFINIDO POR EL NUMERO DE BITS CON EN CUAL PUEDO MANEJAR ESAAS CUATRO
SALIDAS,ENTONCES CON DOS DIGITOS BINARIOS TENGO 4 COMBINACIONES QUE NECESITO

2 4
Y0=TV
A Y0 Y1=RADIO
3 5
B Y1
Y2
6 Y2=DVD
1 7 Y3=MICROONDAS
E Y3
Ejemplo:
OBTENER LA FUNCION F1(A,B,C)=m1+m3+m4+m6+m7,f2(a,b,c)=M0M2M5M7,empleando solo
decoders y puertas lógicas si es necesario.
Solución:

U3:A U3:C
U1 1 9
a 1
A Y0
15 3 8
F(a,b,c)
b 2
B Y1
14 2 10
c 3
C Y2
13
12 7408 U3:B 7408
Y3
11 4
Y4
1 6
4
E1
E2
Y5
Y6
10
9 5
6

0 5
E3 Y7
7
7408

0 74LS138

MULTIPLEXOR(MUX) de 2 a 1
Denominación se menciona primero el numero de entrada (A,B)y luego la salida(Y),tiene un
selector( Á/ B) que permite con sus combinaciones binarias elegir cuál de las entradas será
igual a la salida
el enable(E) debe de activarse en cero
PARA EL SELECTOR Á/ B:
Á/ B :refleja si ubicamos un CERO en esta entrada se seleccionan las entradas A del
multiplexor de 2 a 1
Á/ B :refleja si ubicamos un UNO en esta entrada se seleccionan las entradas B del
multiplexor de 2 a 1
EXPRESION GENERAL:
2^(NUMERO DE SELECTORES) =NUMERO DE ENTRADAS

U1
2 4
1A 1Y
3
1B
5 7
2A 2Y
6
2B
11 9
3A 3Y
10
3B
14 12
4A 4Y
13
4B
1
A/B
15
E
74LS157

A
B B S
S0 MUX
EXPRESION LOGICA DEL MULTIPLEXOR
S0(SELECTOR) SALIDA(S)
0 A
1 B

E0
E1 S
E2 MUX
E3
S1
S0
E

S1 S0 SALIDA
0 0 E0
0 1 E1
1 0 E2
1 1 E3
EXPRESION GENERAL DE LA SALIDA DEL MUX DE 4 A 1
S= E ¿),HACEMOS LAS COMBINACIONES DE LOS SELECTORES COMO
MINITERMINOS,ENTONCES
S= E ¿)
S= E ¿),
Para un mux de 8 a 1,detallar la tabla y su expresión logica
S= E ¿)

DEMULTIPLEXOR (DEMUX)

2^(NUMERO DE SELECTORES )=NUMERO DE SALIDAS

O0= S´1 S´0


MUX O 1 ¿ S´1 S 0
E S ´
O 2¿ S 1 SO
S1 O 3 ¿ S 1 S 0
S0

S1 S0 O0 O1 O2 O3
0 0 E 0 0 0
0 1 0 E 0 0
1 0 0 0 E 0
1 1 0 0 0 E

También podría gustarte