Está en la página 1de 7

Universidad Nacional de

Ingeniería
Facultad de Electrotecnia y
Computación

Electrónica Aplicada

INFORME DE LABORATORIO 3
PWM CON SG3524

ELABORADO POR:
 Cinthya Hernandez Duran
 Miguel Angel Flores Ticay
 Edgar Gonzales

Grupo 3N1 – Eo

Docente: Ing. Felipe Paz

/03/2015
UNIVERSIDAD NACIONAL DE INGENIERÍA
Facultad de Electrotecnia y Computación
Ingeniería Electrónica

Tema: PWM usando SG3524

i. OBJETIVOS

Objetivo General

 Comprobar mediante la práctica el funcionamiento de un circuito


generador de PWM usando el IC SG3524.

Objetivos Específicos
 Calcular la frecuencia de oscilación para el IC SG3524.
 Montar el circuito del PWM en vacío verificando la frecuencia calculada.
 Verificar la modulación del ancho de pulso y frecuencia de oscilación
controlada por tensión.

ii. INTRODUCCIÓN

El SG3524 es un regulador de conmutación de circuitos integrados que tiene


todos los circuitos esenciales necesarios para la toma de un regulador de
conmutación en el modo push-pull. Los circuitos dentro del SG3524 incluyen
modulador de ancho de pulso, oscilador, tensión de referencia, amplificador de
error, el circuito de protección contra sobrecargas, los conductores de salida,
etc. Como puede notarse, el SG3524 es el corazón de este inversor PWM, que
puede corregir la tensión de salida en contra de las variaciones en la carga de
salida. En un inversor PWM el cambio en la carga de salida no afecta
directamente a la tensión de salida (cuando la carga aumenta la producción
disminuye la tensión de salida y viceversa), pero en un inversor PWM el voltaje
de salida se mantiene constante en un rango de carga de salida.

El Resisor R1 y el capacitor C1 ajusta la frecuencia interna del oscilador de IC.


En el modo Preestablecido R1 puede ser utilizado para el ajuste fino de la
frecuencia del oscilador. El pin 14 y pin 11 son los terminales del emisor del
transistor conductor interno del circuito integrado. Las terminales del colector
de los transistores driver (pin 13 y 12) están unidas entre sí y conectados a la
salida regulada de 8 voltios (salida del 7808). Dos ráfagas de impulsos de 50
Hz que equivale 180 grados fuera de fase están disponibles en el pin 14 y 15
del IC.
UNIVERSIDAD NACIONAL DE INGENIERÍA
Facultad de Electrotecnia y Computación
Ingeniería Electrónica

iii. DESARROLLO

Medios a utilizar

 Osciloscopio
 Multímetro
 Breadboard

Componentes/Dispositivos a utilizar

Cantida Componente
d
1 SG3524
2 Resistores 2.2KΩ
1 Condensador de cerámica de 0.047 µF

Realizamos los cálculos previos para obtener las frecuencias de


oscilación del SG3524

1.30
f= =5.90 Khz
2(2.2 K )(0.05 µF)

T =169.23 µS

A continuación procedimos a montar el circuito de la figura en el protoboard.


UNIVERSIDAD NACIONAL DE INGENIERÍA
Facultad de Electrotecnia y Computación
Ingeniería Electrónica

Valores de frecuencia medidos en la práctica en el osciloscopio para el


SG3524 usando un capacitor de 0.047 µF obtuvimos un T =176 µSeg

con F=5.68 KHz

Resultado de los Cálculos Prácticos

V1(V) t1(s) t2(s) T(s) F(Hz) D (%)

1 172 µS 04 µS 176 µS 5.68 KHz 97.7 %

1.5 156 µS 20 µS 176 µS 5.68 KHz 88.6 %

2 140 µS 36 µS 176 µS 5.68 KHz 79.5 %

2.5 126 µS 52 µS 176 µS 5.68 KHz 71.5 %

3 106 µS 70 µS 176 µS 5.68 KHz 60.2 %

3.5 90 µS 86 µS 176 µS 5.68 KHz 51.1 %

4 90 µS 86 µS 176 µS 5.68 KHz 51.1 %


UNIVERSIDAD NACIONAL DE INGENIERÍA
Facultad de Electrotecnia y Computación
Ingeniería Electrónica

V1 = 1V

V1 = 1.5
V1 = 2V

V1 = V1 = 3V
V1 = 4V
2.5V
V1 =
UNIVERSIDAD NACIONAL DE INGENIERÍA
Facultad de Electrotecnia y Computación
Ingeniería Electrónica

iv.

iv. CONCLUSIONES

Observamos en la práctica como el SG3524 actúa como generador de


PWM, calculando los elementos de R1 y C1 para ajustarlo a frecuencia
indicada de 5KHZ obteniendo así los valores solicitados como son
V1 = 3.5V
frecuencia, periodo, dutycycle y los anchos de pulsos que genera el
SG3524. Con la variación del Voltaje de Control o compensación en el
pin 9 podemos observar que el Dutycycle se modifica al llegar a 4V el
Dutycycle disminuye hasta llegar al 50 % de donde no disminuye
aunque aumente el voltaje de control, tal y como lo indica el
Datasheet.
UNIVERSIDAD NACIONAL DE INGENIERÍA
Facultad de Electrotecnia y Computación
Ingeniería Electrónica
Al final de la práctica notamos que después de un voltaje de control
de 3.4V se mantuvo el ancho de pulso en t1=90 µs lo que nos indica
que el integrado mantiene un Dutycycle del 50% como mínimo.

Simulación en Livewire

También podría gustarte