Está en la página 1de 7

Problemas convertidores

ADC
Junio 2005
1. Indique:

a. Tipo de CAD (0,5 puntos).

b. Enumere las ventajas e inconvenientes (1,5


puntos).

Reloj

Va
Generador
de Rampa V

-VRef
V
Rampa
Ram pa -
t +
Ocupado
Reinicia

Reinica Contador
Desborda

Lógica
de
Inicio Control
EN Latches c. Determine la equivalencia de la expresión
Va/Vref (1 punto).
b7 b 6 b 5 b 4 b3 b2 b1 b0
Enero 2002
Definir el error diferencial DNL para un convertidor analógico digital.

Dado un convertidor de 3 bits con tensión de referencia entre 0 y 4V, señalar los errores de
DNL sobre las siguientes figuras, indicando su valor numérico en LSB:
111 111

110 110

101 101

Fig. 1 100 Fig. 2 100

011 011

010 010

001 001

0,5 1 1,5 2 2,5 3 3,5 4 0,5 1 1,5 2 2,5 3 3,5 4

111 111

110 110

101 101

Fig. 3 100
Fig. 4 100

011 011

010 010

001 001

0,5 1 1,5 2 2,5 3 3,5 4 0,5 1 1,5 2 2,5 3 3,5 4

Un convertidor de 12 bits con tensión de referencia entre 0 y 2.5V posee un error de offset de
+13 LSB.
¿Cuál es el error de offset expresado en Voltios?: ____________________
¿Entre que dos valores de tensión funciona correctamente dicho convertidor?:
_____________________________
Junio 2001
2. Esquema de un convertidor analógico digital de rampa doble. Poner valores numéricos y
expresar el tiempo de conversión de una señal de 1,2 V en un rango de 0 a 3V.

Dibujar el esquema de un convertidor analógico digital de aproximaciones sucesivas. Indicar e


proceso de conversión del valor analógico 2,3 V (en un rango de 0 a 3V) en un convertidor de
aproximaciones sucesivas de 5 bits. (Indicar sobre una gráfica los sucesivos valores que va
tomando el convertidor hasta llegar a su valor final).
Septiembre 2004

d. CAD de tipo “doble pendiente”.


e. Dibuje su estructura interna. 1.5 puntos.

f. Determine la expresión del tiempo de conversión en función de la tensión analógica de entrada al


convertidor, Vin. 1 punto.

g. Indique las ventajas que ofrece este convertidor frente a un CAD de “pendiente simple”. 0,5 puntos.
Enero 2007

2. Sea un convertidor A/D de aproximaciones sucesivas, de 4 bits de resolución, Vref=5V, y un error


de offset de +1LSB.

Indicar los valores sucesivos que toma la conversión para una entrada Va=3V.

1LSB=5V/16=0.3125V
Una entrada de 3V con ese error es equivalente a una entrada de 2.6875V para un convertidor ideal
2.6875/0.3125=8.6, entonces la salida es 8 = 1000
Sucesión de valores:
1000 <Va
1100 >Va
1010 >Va
1001 >Va
1000 Valor final
Enero 2007

3. Se tiene un convertidor A/D de doble rampa de 10 bits y Vref=3.3V que funciona con un reloj de
1 MHz.

¿Cuánto tiempo tarda en ejecutarse una conversión si la entrada es Va=1.1V?

Si n=10, T1=2n*T =1024us


Si n=10, Ta=(Va/Vref)*2n T = 341.33us. El tiempo total es 341.33+1024=1365.33us

Si el convertidor posee un error de offset de +3LSB, ¿cuál será el resultado de la conversión?

1LSB=3.3/1024=3.22mV, 3LSB=9.66mV.
Entrada de 1.1-0.00966V=1.09034V
1.09034/0.00322=338.61, salida 338 = 101010010
Septiembre 2007

4.- Sea un convertidor CAD de 8 bits, de pendiente simple, constituido por un generador de
rampa con ecuación:
V Sabiendo que R=1k y C=1µ, calcular la máxima frecuencia del contador
V o= ref t asociado al mismo para que el CAD llegue a su fondo de escala.
R· C

También podría gustarte