Está en la página 1de 9

UNIVERSIDAD NACIONAL DE

CHIMBORAZO VERSIÓN: 1

FACULTAD DE INGENIERIA Página 1 de 2

GUÍA DE PRÁCTICAS
PERIODO ACADÉMICO OCTUBRE 2019 – MARZO 2020
CARRERA: DOCENTE: SEMESTRE:
INGENIERÍA EN RODRIGO VINUEZA COBA QUINTO
ELECTRÓNICA Y PARALELO: A
TELECOMUNICACIONES
NOMBRE DE LA CÓDIGO DE LA LABORATORIO A UTILIZAR:
ASIGNATURA: ASIGNATURA: AULA DE CLASES
ELECTRÓNICA II Y LAB. EET51

Práctica No. Tema: Duración No. No.


6 LAZOS ENGANCHADOS DE FASE (horas) Grupos Estudiantes
2 4 (por Grupo)
6
Objetivos de la Práctica:
- Entender el funcionamiento de un PLL
Equipos, Materiales e Insumos:
- CD 4046B (PLL)
- Potenciómetro de 10KΩ
- Resistencia de 10KΩ, 100KΩ,
- Capacitores, 3 de 0.1uF, 0.22uF,10uF, 1uF, 0.001uF
- Generador de frecuencias
- Osciloscopio
- Fuente de alimentación
Fundamento Teórico

El PLL (Phase Locked Loop) es un dispositivo electrónico de aplicación en sistemas de comunicación.


Básicamente consiste en un sistema de lazo cerrado capaz de enclavar (o sincronizar) la fase de un oscilador
controlado por voltaje (VCO), con la fase de una señal de entrada.
Entre las aplicaciones más conocidas se pueden mencionar las siguientes:
- Recuperación de portadora en AM y demodulación de FM
- Sincronización de frecuencia - Multiplicación y división de frecuencia
- Restauración o acondicionamiento de señales - etc.
Por su gran versatilidad es común encontrar al PLL formando parte de sistemas tales como:
- Modems
- Decodificadores de tono
- Receptores de FM, SCA
- Sincronizador de datos
ENGANCHE Y CAPTURA

Función de transferencia en lazo cerrado:

Estructura Basica de un PLL:

Diagrama de bloques de un PLL:

Procedimiento:
En esta práctica, se observará la operación de un sistema PLL. Se aprenderá a reconocer los estados de un PLL y
cómo los valores de los componentes electrónicos afectan su operación.

Procedimiento
1. Construye el circuito de la figura 1 usando un capacitor electrolítico de 10uF para C5. (C5 es el capacitor para
el filtro paso bajas)

2. Aplique tensión al circuito, pero sin conectar la señal de referencia. Se desea configurar la frecuencia natural
del VCO. Ajuste R1 hasta que la frecuencia de salida del VCO en el pin 4 sea 1 KHz.
3. Conecte la frecuencia de referencia.
4. Conecte la punta del canal 1 del osciloscopio a la señal de referencia y la punta del canal 2 del osciloscopio a la
salida del VCO.
5. Configura el generador de señales a 600 Hz, 1Vpp.
6. Lentamente aumenta la frecuencia del generador hasta que el PLL se enganche. (Las señales en el osciloscopio
se mostrarán estables). Registra la frecuencia cuando suceda (Fc inferior), dicha frecuencia, es el límite inferior
del intervalo de captura.
7. Incrementa nuevamente la frecuencia hasta que el PLL se desenganche, anota la frecuencia cuando suceda, ese
valor es el límite superior del intervalo de enganche (Fe superior).
8. El PLL está ahora fuera de enganche y la frecuencia de referencia está por encima del intervalo de captura.
Decrementa lentamente la señal de referencia hasta que el PLL se enganche nuevamente, anota la frecuencia
cuando suceda, esa es la frecuencia del intervalo de captura superior (Fc superior). Finalmente, decrementa la
frecuencia hasta que el PLL salga nuevamente de enganche, esa es la Frecuencia de la zona de enganche inferior
(Fe inferior). Registra esos valores.

Figura 1. Circuito de evaluación PLL usando el CD4046B

Figura 2. Descripción del CD 4046 B


Resultados:

1. Lo solicitado en el punto 1 nuestro circuito armado se quedó de la siguiente manera, ya que se montó un
circuito que el docente propuso al momento de armar la practica por que no se consiguió otro INTEGRADO
PLL solicitado anteriormente.

Ilustración 1. Resulado de Circuito armado

2. Lo solicitado en el punto 2, se configuro la señal de salida de PLL tomada con osciloscopio en pin 4 de
CD4046B nos da como resultado a una frecuencia de 1Khz, como se muestra en la imagen siguiente:

Ilustración 2. Resultado de Ajuste R1 hasta que la frecuencia de salida del VCO en el pin 4 sea 1 KHz

3. Con referencia al punto 3, se realizó cada paso de estos puntos en el cual se conectó a la entrada de la señal de
referencia una frecuencia, como se muestra la imagen de generador de funciones y alimentado con VCC +10
V y -10 V.
Ilustración 3. Señal de referncia donde se engancha el PLL y alimentacion Vcc al circuito

Ilustración 4. Señales antes de enganche

4. Con referente a los puntos 4, 5, 6, conectados las puntas de osciloscopio en la salida VCO y entrada señal de
referencia del circuito, configurado el generador de señales a 600Hz, observamos el PLL se enganche
modificando lentamente la frecuencia del generador hasta que el PLL se enganche por tal razón en Osciloscopio
se muestra estable la señal desfasado en 180°, algo que me muestra como una señal invertida pero en realidad
está desfasada, como se muestra en la ilustración 4.

Ilustración 5. Resultado de enganche con desface


Responde las siguientes preguntas:

 Referente al punto 5, observa el osciloscopio y anota qué es lo que observas, ¿el PLL está enganchado o
no? ¿Porqué?

El PLL con 600 Hz todavía no está enganchado al 100 por ciento, por no encuentra su rango de enganche a medida que
se va modificando la señal de referencia se engancha en 765 Hz, pero en frecuencias muy altas se desenganchan porque
el comparador de fase mezcla nuevamente las señales de la entrada y del VCO produciendo componentes suma y
diferencia de frecuencia. Como se observa en las ilustraciones.

Ilustración 6 señales cuando no hay enganche Ilustración 7. Señales enganchados


perfectos

 Observa la salida del filtro paso baja, que sucede cuando varía la frecuencia de entrada

El comportamiento transiente del PLL y su respuesta en frecuencia dependen fuertemente de la elección del filtro
pasabajos, con la ayuda de osciloscopio se pudo observar que la señal del filtro disminuye e incrementa los picos de
voltaje según se varia la frecuencia, y podemos decir que el proceso de captura se vuelve más lento, y el tiempo de
recuperación aumenta.

 Referente al punto 8, dibuja el intervalo de enganche y de captura con los valores obtenidos

 Configura el osciloscopio (también se puede utilizar un multímetro) para lectura en DC y conecta una
entrada a la salida del filtro paso bajas (Pin 7 del IC). Observa que sucede cuando la frecuencia de entrada
varía.
Podemos ver cómo el capacitor es un componente que lleva a diferentes frecuencias y su capacidad dependiendo su
configuración para filtros, mientras que atenúa y pasa bajas frecuencias; en nuestro caso, por ende, se puede observar
un liguero desplazamiento al momento de variar la frecuencia.

 El intervalo de captura depende del filtro paso baja, reemplaza C5 con los valores de la siguiente tabla,
anota los valores respectivos para los intervalos de captura y enganche.

Valor de C5 (Fc inferior Fc superior Fe inferior Fe superior


10uF 750Hz 100hz 100Hz 2.2Khz
1uF 550Hz 75Hz 76hz 2.82Khz
0.1uF
0.001uF

 Según los datos de la tabla anterior, describe la relación entre el intervalo de captura y el valor de C5
 ¿Cuál es tu conclusión acerca del efecto del filtro paso bajas en el intervalo de enganche de un PLL?

El rango de captura es una medida de cuán cerca la señal de entrada debe estar, en frecuencia, a la del VCO para
adquirir enganche. El rango de captu-ra puede asumir cualquier valor den-tro del rango de enganche y depende,
principalmente, del ancho de banda del filtro pasa bajas, junto con la ganancia de lazo cerrado del sistema. Es este
fe-nómeno, captura de la señal, el que le da al lazo sus propiedades selectivas de frecuencia.
Al atenuar las componentes de error de alta frecuencia en la salida del comparador de fase, mejora las características
de rechazo de interferencias.
Provee una memoria de corto plazo para el PLL y asegura una rápida recaptura de la señal, si el sistema es sacado del
enganche por un ruido transitorio.

 ¿Algo más que hayas aprendido?

En la operación del lazo, el filtro pasa bajas cumple una fun-ción doble:
1.- Al atenuar las componentes de error de alta frecuencia en la salida del com-parador de fase, mejora las
ca-racterísticas de rechazo de inter-ferencias.
2.- Provee una memoria de corto plazo para el PLL y asegura una rápida recap-tura de la señal, si el sistema es sacado
del enganche por un rui-do transitorio.

El ancho de ban-da del filtro pasa bajo tiene los siguientes efectos sobre el rendi-miento del sistema:

a) El proceso de captura se vuelve más lento, y el tiempo de recuperación aumenta.


b) Disminuye el rango de captura.
c) Las propiedades de rechazo de in-terferencias del PLL mejoran, dado que la tensión de error causada por una
frecuencia interferente es atenuada más todavía por el filtro pasa bajo.
d) La respuesta transitoria del lazo (la respuesta del PLL a cambios repentinos en la frecuencia de entrada den-tro del
rango de captura) se vuelve subamortlguada.
Anexos:

Referencias bibliográficas:

 http://www.profesores.frc.utn.edu.ar/electronica/ElectronicaAplicadaIII/Aplicada/Cap02RedesPLL.pdf
 http://www.mheducation.es/bcv/guide/capitulo/8448171624.pdf
 https://www.fceia.unr.edu.ar/enica3/pll.pdf
 http://ayudaelectronica.com/pll-lazos-enganchados-en-fase/
 http://www.ifent.org/lecciones/PLL/
 http://www.profesores.frc.utn.edu.ar/electronica/ElectronicaAplicadaIII/Aplicada/Cap02RedesPLL.pdf
 https://www.electronicoscaldas.com/es/drivers-comunicaciones-linea-bus/905-pll-con-vco-lm565.html

Fecha de Revisión y Aprobación:

Deysi Inca Balseca Rodrigo Vinueza


DIRECTORA DE LA CARRERA DOCENTE DE LA CARRERA

También podría gustarte