Está en la página 1de 4

CONSULTA DE BUFFER DE 3 ESTADOS

NOMBRE: CHRISTIAN PEREZ


CURSO: SÉPTIMO ELECTROMECÁNICA
FECHA: 5/12/2019

Un buffer de tres estados es aquel que permite obtener aparte de los típicos
niveles lógicos
0 y 1, una salida de alta
impedancia.
La salida de alta impedancia, también llamada Hi-Z causa que el pin ya no
tenga relevancia en el circuito, esto permite que varios circuitos puedan
compartir la misma línea de salida.

Características técnicas y lógica de


funcionamiento

Características técnicas

 Familia: LS
 Tipo lógico del dispositivo: Buffer / controlador, no inversión
 Tensión de alimentación mínima: 4.75 V
 Tensión de alimentación máxima: 5.25 V
 Temperatura de operación mínima: 0°C
 Temperatura de operación máxima: 70°C
 Encapsulado: DIP

Dado que este buffer tri-estado permite desactivar una salida, se utiliza dicha
cualidad como un medio de control, que es comúnmente utilizado en “registers”
o circuitos de registro.
A: Entrada
B: Control
C: Salida

Fig 1. Circuito básico de un buffer tri-


estado

En el mundo comercial se puede encontrar una variedad de circuitos


integrados que poseen buffers tri-estado internamente, uno de los más
utilizados es el 74LS240 que cuenta con 8 buffers, posee 20 pines y sus
entradas son de tipo PNP.
Fig 3. Configuración interna y de pines del circuito
integrado 74LS240

Dado que B es mi ente de control, a través de los niveles ALTO o BAJO, me


indicará si la salida esta ACTIVADA o DESACTIVADA respectivamente y
posteriormente la salida C, dependerá de la entrada A, tal y como se indica en
la siguiente tabla de verdad:

Fig 4. Tabla de verdad de un buffer tri-


estado
Aplicación
Encontramos incluidos a los buffers de 3 estados en el circuito de una SRAM
asíncrona de 32k × 8, los cuales interfieren en el proceso de Lectura o READ,
como vemos a continuación.

Fig 5. Aplicación del circuito integrado 74LS240

En el modo lectura (READ), la entrada de habilitación de escritura está a nivel


ALTO y la salida de habilitación está a nivel BAJO. La puerta G1 desactiva los
buffers de entrada, y la puerta G2 activa los buffers de tres estados de salida de
las columnas. Por tanto, los ocho bits de datos almacenados en la dirección
seleccionada se llevan a través de las E/S de las columnas hasta las líneas de
datos (E/S1 a E/S8), que actúan como líneas de salida de datos.

Bibliografía:

Electronica-teoriaypractica.com. (2019). Available at:


http://electronica- teoriaypractica.com/circuitos-ttl-con-salida-en-3-estados/
Es.wikipedia.org. (2017). Buffer triestado. Available
at:
https://es.wikipedia.org/wiki/Buffer_triestado
Electronica-teoriaypractica.com. (2019). Available at:
http://electronica- teoriaypractica.com/circuitos-ttl-con-salida-en-3-estados/
Seekic.com. (2019). Available at:
http://www.seekic.com/icdata/74LS240.html

También podría gustarte