Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Final 2 Digi
Final 2 Digi
UNIVERSIDAD NACIONAL
MAYOR DE SAN MARCOS
INFORME FINAL N2
“Compuertas Lógicas”
INTEGRANTES
ARIAS PANAIFO JORGE GERARDO - 14190222
HURTADO VIVAR RENATO ALEXANDER - 14190273
LIMA ,2019
1
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
Contenido
1. OBJETIVOS ............................................................................................................................. 4
2. EQUIPOS Y COMPONENTES REQUERIDOS ............................................................................ 4
3. INFORMACIÓN TEÓRICA ....................................................................................................... 5
4. DESARROLLO DE LA PRÁCTICA .............................................................................................. 7
4.1 Implementar la función lógica OR utilizando sólo compuertas NAND: .............................. 7
4.2 Implementar la función lógica AND utilizando sólo compuertas NOR: ............................ 12
4.3 Implementar el teorema de D’Morgan, caso-1:................................................................ 15
4.4 Implementar el teorema de D’Morgan, caso-2:................................................................ 19
4.5 Implementar la función lógica XOR utilizando las compuertas AND, OR y NOT: .............. 23
4.6 Implementar la función lógica XNOR utilizando las compuertas AND, OR y NOT: ........... 27
5. OBSERVACIONES ................................................................................................................. 32
6. CONCLUSIONES ................................................................................................................... 32
7. REFERENCIAS ....................................................................................................................... 33
8. ANEXOS ............................................................................................................................... 33
2
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
INDICE DE FIGURAS
FIG. 1 CHIP TTL. ............................................................................................................................ 4
FIG. 2 TECNOLOGIA TTL ............................................................................................................... 5
FIG. 3 TECNOLOGIA CMOS........................................................................................................... 6
FIG. 4 NAND ................................................................................................................................ 7
FIG. 5 SIMULACION .................................................................................................................... 10
FIG. 6 NOR .................................................................................................................................. 12
FIG. 7 SIMULACION NOR ........................................................................................................... 13
FIG. 8 MORGAN CASO 1............................................................................................................. 15
FIG. 9 SIMULACION MORGAN CASO 1 ...................................................................................... 17
FIG. 10 MORGAN CASO 2........................................................................................................... 19
FIG. 11 SIMULACION MORGAN CASO 2 .................................................................................... 21
FIG. 12 XOR ................................................................................................................................ 23
FIG. 13 SIMULACION XOR .......................................................................................................... 25
FIG. 14 XNOR .............................................................................................................................. 27
FIG. 15 SIMULACION XNOR ....................................................................................................... 30
3
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
Laboratorio N° 02:
“Compuertas Lógicas”
1. OBJETIVOS
4
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
3. INFORMACIÓN TEÓRICA
A) FAMILIAS LÓGICAS:
5
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
Características.
Su tensión de alimentación característica dentro del rango: 4,75V -
5,25V.
Los niveles lógicos: entre 0,2V y 0,8V para el estado L (bajo) y los 2,4V
y Vcc para el estado H (alto).
La velocidad de transmisión entre los estados lógicos es su mejor base, si
bien esta característica le hace aumentar su consumo siendo su mayor
enemigo. Motivo por el cual han aparecido diferentes versiones de TTL
como FAST, L(bajo consumo), S (serie rápida schottky) LS (rápida de
bajo consumo) , etc. En algunos casos puede alcanzar poco más de los
250 MHz.
Tecnología CMOS: del inglés Complementary Metal Oxide Semiconductor
Semiconductor Complementario de Óxido Metálico, es una de las familias
lógicas empleadas en la fabricación de circuitos integrados (chips). Su principal
característica consiste en la utilización conjunta de transistores de tipo pMOS y
tipo Nmos configurados de tal forma que, en estado de reposo, el consumo de
energía es únicamente el debido a las corrientes parásitas.
En la actualidad, la mayoría de los circuitos integrados que se fabrican utilizan la
tecnología CMOS. Esto incluye microprocesadores, memorias, DSPs y muchos
otros tipos de chips digitales.
Características.
Su tensión de alimentación característica dentro del rango: 3V - 18V.
Son sencillos de diseñar.
Alta densidad de integración, menor consumo de energía, menor costo.
Versiones de CMOS: HC y HCT.
6
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
4. DESARROLLO DE LA PRÁCTICA
FIG. 4 NAND
7
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
8
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
9
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
FIG. 5 SIMULACION
10
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
11
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
̅̅̅̅̅̅̅̅̅̅̅
̅̅̅̅
𝐴1 . ̅̅̅̅
𝐵1 = ̿̿̿̿
𝐴1 + ̿̿̿̿
𝐵1
= 𝐴1 + 𝐵1
FIG. 6 NOR
12
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
13
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
14
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
̅̅̅̅̅̅̅̅̅̅̅̅̅
̅̅̅̅
𝐴2 + ̅̅̅̅
𝐵2 = ̿̿̿̿
𝐴2 . ̿̿̿̿
𝐵2
= 𝐴2 . 𝐵2
15
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
16
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
17
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
18
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
̅̅̅̅ + 𝐵3
𝐴3 ̅̅̅̅
19
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
20
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
21
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
22
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
̅̅̅̅
𝐴4. ̅̅̅̅
𝐵4
4.5 Implementar la función lógica XOR utilizando las compuertas AND, OR y NOT:
FIG. 12 XOR
23
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
24
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
25
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
26
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
̅̅̅̅
𝐴5. 𝐵5 + 𝐴5 . ̅̅̅̅
𝐵5 = 𝐴5 + 𝐵5
4.6 Implementar la función lógica XNOR utilizando las compuertas AND, OR y NOT:
FIG. 14 XNOR
27
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
28
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
29
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
30
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅
̅̅̅̅
𝐴5. 𝐵5 + 𝐴5 . ̅̅̅̅
𝐵5 = ̅̅̅̅̅̅̅̅̅̅̅̅
𝐴5 + 𝐵5
31
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
5. OBSERVACIONES
Se debe verificar que las conexiones en el protoboard
Se debe de verificar que el circuito TTL, este alimentado
Se debe verificar que los cables estén en buen estado
Se debe verificar que el TTL esta bien
Se debe de configurar la fuente de alimentación a 5V
Se debe verificar que el protoboard este en buen estado
Se debe verificar que los leds estén en buen estado
Se debe de colocar una resistencia antes del led
Se debe de verificar con el datasheet la configuración del TTL
Se pudo observar ciertas funciones básicas, como que, al conectar la
misma señal a una puerta lógica de dos entradas, genera que en la salida
este la señal que se conectó a la entrada
6. CONCLUSIONES
El datasheet permite saber la configuración y es necesario para saber la
disposición de las patas del componente
Una función lógica se puede reemplazar por una función lógica equivalente,
que puede simplificar el diseño de un circuito, reducir los costos, o permitir
usar componentes más fáciles de conseguir.
Las leyes de Morgan son una gran herramienta para simplificar algunas
funciones lógicas
32
Facultad de Ingeniería Electrónica, Eléctrica y
Telecomunicaciones CIRCUITOS DIGITALES I
7. REFERENCIAS
1. https://pdf1.alldatasheet.es/datasheet-
pdf/view/51021/FAIRCHILD/74LS00.html
2. https://www.alldatasheet.es/datasheet-
pdf/pdf/51020/FAIRCHILD/74LS02.html
3. https://www.alldatasheet.es/datasheet-
pdf/pdf/51022/FAIRCHILD/74LS04.html
4. https://www.alldatasheet.es/datasheet-
pdf/pdf/51024/FAIRCHILD/74LS08.html
5. https://www.alldatasheet.es/datasheet-
pdf/pdf/51075/FAIRCHILD/74LS32.html
6. https://www.alldatasheet.es/datasheet-
pdf/pdf/51095/FAIRCHILD/74LS86.html
8. ANEXOS
Ubicación de componentes en la ventana “Pick Devices”
33