Está en la página 1de 2

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS Ciclo Académico 2012 - II

FACULTAD DE INGENIERÍA ELÉCTRONICA Y ELECTRICA Fecha: 11-12-2012


ESCUELAS ACADEMICO PROFESIONALES Duración: 2 Horas

CURSO: ________DISEÑO DIGITAL__________________________________ COD. CURSO:

TIPO DE PRUEBA: PRACTICA No. Ex. PARCIAL EX. FINAL X EX. SUST.

1. PREGUNTA 1: Implemente una ruta de datos con la siguiente característica:

 Un banco de 4 registros R0, R1, R2 y R3 de 8 bits.


 Un ALU que es capaz de realizar las siguientes operaciones:
o FA+B
o FA–B
o FB+1
o FB–1
o FB
o F0
o F  A AND B
o F  A XOR B
 Tiene la capacidad de acceder de forma indirecta a una memoria con una capacidad de 256
bytes.
 Las operaciones pueden ser:
o Reg  Reg vs Inmediato
o Reg  Reg vs Memoria.
o Memoria  Reg vs Memoria

Se le pide:
a. Dibujar la ruta de datos (1 punto)
b. Encontrar la palabra de comando utilizada de forma optimizada(2 puntos)
c. Encontrar todas las instrucciones posibles (2 puntos)
d. Escribir las instrucciones para realizar la siguiente operación (2 puntos):
i. VAR1 = [(VAR2 + 15) – (VAR3 + 17)]*2
e. Implemente el código VHDL del registro (1 punto).
f. Asumiendo que existe los componentes: ALU, SRAM, MUX2A1 escribir el código VHDL de toda
la ruta de datos (4 puntos)

2. PREGUNTA 2: Escribir el código VHDL para implementar un detector para la siguiente secuencia:
1X1001.
La máquina a implementar es del tipo MOORE y se debe considerar traslape.

3. PREGUNTA 3: Implementar utilizando el estilo estructural (4 puntos):


EL PROFESOR

También podría gustarte