Está en la página 1de 7

Cuestionario Digitales.

1. Realizar el diagrama para un registro de 4 bits con entradas y


salidas en serie, además muestre con diagramas de tiempo la
carga, desplazamiento y salida de los siguientes bits. 1101.

CLK

SE

Q0

Q1

Q2

Q3

2. Muestre la carga de los bits en un registro con entradas en serie y


salida en paralelo, suponga que antes del ingreso de los datos
todos flip-flop poseen un 1 almacenado.
3. Explique mediante un diagrama de tiempo cuanto se tiempo tarda
en mostrarse 4bits usando un integrado 74165 (PISO), suponga que
los pulsos de reloj suceden cada 50ns. Suponga que los 4bits son:
001

CLK

Q3

Q3’

Q3’’

Q3’’’

4. Realice el diseño de un registro de 4 bits que posea entradas y


salidas en paralelo, obtenga las salidas del mismo si se posee los
siguientes diagramas de tiempo.

CLK

CLR

SH/LD

D0
D1
D2
D3
Q0
Q1
Q2
Q3
5. Realice un registro de 12 bits usando los integrados 74174 (PIPO)
en cascada, muestre su conexión.

6.
7. Un registro de desplazamiento de 8-bit entrada/salida serial tiene un reloj
de 40 MHz. ¿Cuál es el retardo total a través del registro?
SOLUCIÓN:
El retardo para cada reloj es 1/40 MHz = 25 ns
El retardo total es 8 x 25 ns = 200 ns
8. Determinar el retardo de tiempo entre la entrada serie y cada salida del
registro de la Figura 9.29. Realizar un diagrama de tiempos para
ilustrarlo.

SOLUCIÓN:
El período de reloj es 2 μs . Luego el retardo de tiempo puede
incrementarse o decrementarse de dos en dos μs , desde un mínimo de 2
μs hasta un máximo de 16 μs , como ilustra la figura
9. Si el contador en anillo de 10 bits de la figura tiene el estado inicial
10100000000, determinar la forma de onda para cada una de las salidas
Q.

SOLUCIÓN:
10. Realizar el diagrama de salida del contador en anillo que es una de las
aplicaciones de los registros de desplazamiento y que se realiza
utilizando los mismos.

También podría gustarte