Documentos de Académico
Documentos de Profesional
Documentos de Cultura
CLK
SE
Q0
Q1
Q2
Q3
CLK
Q3
Q3’
Q3’’
Q3’’’
CLK
CLR
SH/LD
D0
D1
D2
D3
Q0
Q1
Q2
Q3
5. Realice un registro de 12 bits usando los integrados 74174 (PIPO)
en cascada, muestre su conexión.
6.
7. Un registro de desplazamiento de 8-bit entrada/salida serial tiene un reloj
de 40 MHz. ¿Cuál es el retardo total a través del registro?
SOLUCIÓN:
El retardo para cada reloj es 1/40 MHz = 25 ns
El retardo total es 8 x 25 ns = 200 ns
8. Determinar el retardo de tiempo entre la entrada serie y cada salida del
registro de la Figura 9.29. Realizar un diagrama de tiempos para
ilustrarlo.
SOLUCIÓN:
El período de reloj es 2 μs . Luego el retardo de tiempo puede
incrementarse o decrementarse de dos en dos μs , desde un mínimo de 2
μs hasta un máximo de 16 μs , como ilustra la figura
9. Si el contador en anillo de 10 bits de la figura tiene el estado inicial
10100000000, determinar la forma de onda para cada una de las salidas
Q.
SOLUCIÓN:
10. Realizar el diagrama de salida del contador en anillo que es una de las
aplicaciones de los registros de desplazamiento y que se realiza
utilizando los mismos.