Está en la página 1de 14

POLO DOMINANTE Y CONSTANTE DE TIEMPO EN AMPLIFICADORES DE PEQUEÑA SEÑAL: MÉTODOS Y APLICACIÓN

Fig. 1 CIRCUITO A ANALISAR EN FRECUENCIA BAJA, MEDIA Y ALTA: MÉTODO DEL POLO DOMINANTE Y CONSTANTE DE TIEMPO
Análisis DC del circuito de entrada con capacitores sustituidos por un circuito abierto y empleando un BJT MPS6515 𝛽 ≈ 422.
De la figura 1 las ecuaciones son:
1𝐾𝐼𝐶 𝑉𝑇
1.7 = + 0.7 + 470𝐼𝐶 ∴ 𝐼𝐶 ≈ 2.14 𝑚𝑎, ℎ𝑖𝑒 = ∗ 𝛽 ≈ 5𝑘, 𝛽 ≈ 422
422 𝐼𝐶𝑄
𝑉𝐶𝑄 = 16𝑣𝑜𝑙 − 3.67𝐾 ∗ 2.14𝑚𝑎 = 8.14𝑣𝑜𝑙 𝑄 (8.14𝑣𝑜𝑙, 2.14𝑚𝑎) 𝑃𝑟𝑜𝑡𝑒𝑢𝑠 𝑑𝑎: 𝑄 (8.12𝑣𝑜𝑙, 2.14𝑚𝑎)

𝑽𝒔/𝟏𝑲

Fig. 2 MODELO DEL AMPLIFICADOR PARA MÉTODO TRADICIONAL


𝑉𝑆 500 𝑖𝑏 1.185𝑚 1.185𝑚
𝑖𝑏 = [ ] [ ], = =
1𝐾 5500 + 422𝑍𝑒 𝑉𝑆 (13.03 + 𝑍𝑒 ) 470Ω
13.03 +
1 + 2.21𝑚𝑆̂
𝑖𝑏 (2.45𝜇)(1 + 2.21𝑚𝑆̂)
=
𝑣𝑆 (1 + 59.62𝜇𝑆̂)
3.2𝐾 ∗ 422𝑖𝑏 1.35𝑀𝑖𝑏 1 + 0.29𝑆̂
𝑖𝑂 = − = − 𝑍𝐿 =
(3.2𝐾 + 𝑍𝐿 ) (3.2𝐾 + 𝑍𝐿 ) ̂
22𝜇𝑆
𝑖𝑂 1.35𝑀𝑖𝑏 29.7𝑖𝑏 𝑆
= − =
𝑖𝑏 1 + 0.29𝑆̂ (1 + 0.29𝑆̂)
(3.2𝐾 + ̂ )
22𝜇𝑆
𝑖𝑏 𝑖𝑜 𝑖𝑜 (−72.76𝜇)(𝑆̂)(1 + 2.21𝑚𝑆̂) 𝑣𝑜
( )∗( )= = 𝐴𝑦 = ( ) = 10𝑘 ∗ 𝐴𝑦
𝑣𝑆 𝑖𝑏 𝑣𝑆 (1 + 59.62𝜇𝑆̂)(1 + 0.29𝑆̂) 𝑣𝑠

𝑆̂ 𝑆̂
𝑣𝑜 (2.55) ( ) (1 + )
3.5 452.5
( ) = 𝐴𝑣 (𝑆̂) = −
𝑣𝑠 𝑆̂ 𝑆̂
(1 + ) (1 + 16.77𝐾)
3.5
(− 2.55)(16.77𝐾)
lim 𝐴𝑣 (𝑆̂) = = −94.5, 𝜔𝑃 = 16.77𝐾 ∴ 𝑓𝑃 = 2.67𝐾𝐻𝑧, 𝜔𝑍 = 452.5 ∴ 𝑓𝑍 = 72𝐻𝑧
𝑆̂→∞ (452.5)
𝑃𝑅𝑂𝑇𝐸𝑈𝑆 𝐷𝐴 𝑓𝑃 = 2.42𝐾𝐻𝑧, 𝑓𝑍 = 72𝐻𝑧

METODO DEL POLO DOMINANTE PARA CAPACITOR Ce


Se puede aplicar el método si entre polo y polo hay más de dos octavas. El capacitor CC, en la banda de frecuencia a la que
trabaja CE es un corto circuito como se puede apreciar en la figura 3.

𝑽𝒔/𝟏𝑲

Fig. 3 MODELO DEL AMPLIFICADOR PARA POLO DOMINANTE CEE Y CCC CORTO CIRCUITO
𝑅𝐼𝑁 = 1𝐾 ∕∕ 1𝐾 = 500Ω, 𝑉𝑡ℎ𝑒 = 1.9𝑣𝑜𝑙, 𝛽 = 422, ℎ𝑖𝑒 = 5𝐾Ω,
𝑉𝑆 500 𝑖𝑏 1.185𝑚 1.185𝑚
𝑖𝑏 = [ ] [ ], = =
1𝐾 5500 + 422𝑍𝑒 𝑉𝑆 (13.03 + 𝑍𝑒 ) 470Ω
13.03 +
1 + 2.21𝑚𝑆̂
𝑖𝑏 (2.45𝜇)(1 + 2.21𝑚𝑆̂)
=
𝑣𝑆 (1 + 59.62𝜇𝑆̂)
𝑣𝑂
( ) = [−1.02124𝑀]
𝑖𝑏
𝑖𝑏 𝑣𝑂 [−1.02124𝑀](2.45𝜇)(1 + 2.21𝑚𝑆̂)
̂
( ) ( ) = 𝐴𝑉 (𝑆) = lim 𝐴𝑣 (𝑆̂) = − 2.5
𝑣𝑆 𝑖𝑏 (1 + 59.62𝜇𝑆̂) 𝑆̂→0

𝑆̂
(− 2.5) (1 + ) (− 2.5) ∗ 16.77𝐾
452.5
𝐴𝑉 (𝑆̂) = , lim 𝐴𝑣 (𝑆̂) = = −92.65
𝑆̂ 𝑆̂ →∞ (452.5)
(1 + 16.77𝐾)
POLO DOMINANTE PARA CAPACITOR Cc
Como se puede ver en la figura 4 el circuito es modelado con el capacitor de emisor como un circuito abierto.

𝑽𝒔/𝟏𝑲

Fig. 4 MODELO DEL AMPLIFICADOR PARA POLO DOMINANTE CCC Y CEE CIRCUITO ABIERTO con RE =198K, Reflejada
𝑖𝑏 0.5
= = 2.453𝜇
𝑉𝑆 (203.84𝐾)
𝑖𝑂 3.2𝐾 ∗ 422 1.35𝑀 29.7𝑆
=− − = −
𝑖𝑏 1 + 0.22𝑆̂ 1 + 0.22𝑆̂ (1 + 0.07𝑆̂ + 0.22𝑆̂ )
(3.2𝐾 + ̂ ) (3.2𝐾 + ̂ )
22𝜇𝑆 22𝜇𝑆
𝑖𝑂 𝑖𝑏 2.453𝜇 ∗ 29.7𝑆 72.85𝜇𝑆 𝑣𝑜
∗ = 𝐴𝑦 = − =− , ( ) = 10𝑘 ∗ 𝐴𝑦
𝑖𝑏 𝑉𝑆 (1 + 0.29𝑆̂) (1 + 0.29𝑆̂) 𝑣𝑠

𝑆̂
̂
− 72.85𝜇 ∗ 10𝐾 ∗ 𝑆 −2.51 ∗ ( )
3.45
𝐴𝑉 (𝑆̂) = = lim 𝐴𝑣 (𝑆̂) = − 2.51
(1 + 0.29𝑆̂ ) 𝑆̂ 𝑆̂ →∞
(1 + )
3.45

METODO DE LA CONSTANTE DE TIEMPO:


En este método, como observaremos a continuación, para el capacitor Cc el polo lo podemos determinar con las resistencias
conectadas en las terminales del capacitor como se muestra en la figura 5.
Fig. 5 Para el capacitor de colector

Fig. 6 Resistencia efectiva vista por el capacitor CEE de emisor


Los cero se obtienen de la resistencia directamente conectada en paralelo con el capacitor. Para el caso de CCC se
debe considerar que la resistencia conectada en paralelo es una resistencia infinita (aunque físicamente no haya
ninguna resistencia conectada en paralelo con el capacitor, ver figura 1) donde se obtiene un cero en el origen
𝜔𝑍𝐶𝐶 = 𝑂. En el capacitor CEE la resistencia conectada en paralelo (como se puede apreciar en la figura 1) es de
470Ω. Se determina fZCC y fZEE , frecuencia del cero para capacitor de colector y emisor
1
𝜏𝑍𝐶𝐶 = ∞Ω ∗ 22µ𝑓 = ∞𝑠𝑒𝑔, = 𝜔𝑍𝐶𝐶 = 0.0𝑟𝑎𝑑/𝑠𝑒𝑔 𝑓𝑍𝐶𝐶 = 0𝑐𝑝𝑠
𝜏𝑍𝐶𝐶
1
𝜏𝑍𝐸𝐸 = 470Ω ∗ 4.7µ𝑓 = 2.2𝑚𝑠𝑒𝑔, = 𝜔𝑍𝐸𝐸 = 452.7𝑟𝑎𝑑/𝑠𝑒𝑔 𝑓𝑍𝐸𝐸 = 72𝑐𝑝𝑠
𝜏𝑍𝐶𝐶
Los polos se obtienen de la resistencia efectiva vista por el capacitor en sus terminales para CCC, la resistencia en
las terminales es de 13.2𝑘Ω como se muestra en la fig. 5 y como se puede apreciar en Ec B. En el capacitor CEE la
resistencia efectiva es 12.68Ω, como se aprecia en la fig. 6. y calculada en la Ec A

𝑅𝐸𝐹𝐸𝐶 : 𝑅𝐸𝑆𝐼𝑆𝑇𝐸𝑁𝐶𝐼𝐴 𝐸𝐹𝐸𝐶𝑇𝐼𝑉𝐴 𝑉𝐼𝑆𝑇𝐴 𝑃𝑂𝑅 𝐸𝐿 𝐶𝐴𝑃𝐴𝐶𝐼𝑇𝑂𝑅 𝐸𝑁 𝐴𝑁𝐴𝐿𝐼𝑆𝐼𝑆


(1𝐾 ⫽ 1𝐾) + 5𝐾
𝑅𝐸𝐹𝐸𝐶𝑒 = [ ] ⫽ 470 = 12.68Ω 𝑒𝑐 𝐴 𝑝𝑎𝑟𝑎 𝑐𝑎𝑝𝑎𝑐𝑖𝑡𝑜𝑟 𝐶𝑒
422
1
𝜏𝑃𝐸𝐸 = 12.68Ω ∗ 4.7µ𝑓 = 59.59µ𝑠𝑒𝑔 = 𝜔𝑃𝐸𝐸 = 16.77𝐾𝑟𝑎𝑑/𝑠𝑒𝑔 𝑓𝑃𝐸𝐸 = 2.67𝑘𝑐𝑝𝑠
𝜏𝑃𝐸𝐸
𝑅𝐸𝐹𝐸𝐶𝐶 = 3.2𝑘 + 10𝑘 = 13.2𝑘 𝑒𝑐 𝐵 𝑟𝑒𝑠𝑖𝑠𝑡𝑒𝑛𝑐𝑖𝑎 𝑒𝑓𝑒𝑐𝑡𝑖𝑣𝑎 𝑝𝑎𝑟𝑎 𝐶𝑐𝑐
1
𝜏𝑃𝐶𝐶 = 13.2𝑘Ω ∗ 22µ𝑓 = 0.29𝑠𝑒𝑔 = 𝜔𝑃𝐶𝐶 = 3.45𝑟𝑎𝑑/𝑠𝑒𝑔 𝑓𝑃𝐶𝐶 = 0.55𝑐𝑝𝑠
𝜏𝑃𝐶𝐶
Fig. 7 Gráfica de bode para el polo de alta frecuencia fh = 1.1MHz
En la gráfica de bode (figura 7) se puede ver la frecuencia de menos tres decibeles para la frecuencia alta. En este caso es fh =
1.1MHz. La frecuencia de menos tres decibeles para el polo de baja frecuencia en este caso es de fL = 2.42KHz, el cero se
encuentra a una frecuencia de fZ = 72Hz, el polo de CC es despreciable ya que está a la frecuencia de 0.55Hz y el cero en el
origen.
ANALISIS DE ALTA FRECUENCIA
Para el análisis de alta frecuencia emplearemos el modelo híbrido 𝞹 para el BJT que se presenta en la fig. 9 y aplicamos dos
métodos: primero el teorema de Miller y seguido el de resistencia de Thevenin. De la hoja de datos del fabricante obtenemos
los siguientes valores Fairchld para el MPS6515:
𝑀𝑃𝑆6515 𝑓𝑡 = 250𝑀, 𝐶𝜇 = 1.2𝑝𝑓, 𝐼𝐶 ≈ 2.14 𝑚𝑎, ℎ𝑖𝑒 ≈ 5𝑘, 𝛽 ≈ 422
2.14𝑚𝑎 𝑔𝑚 85.6𝑚𝑆
𝑔𝑚 = = 85.6𝑚 𝑆𝑖𝑒𝑚𝑒𝑛𝑠, 𝐶𝜋 = − 𝐶𝜇 = − 𝐶𝜇 ≈ 53.32𝑝𝑓
25𝑚𝑣 𝜔𝑡 2𝜋 ∗ 250𝑀𝐻𝑧
150𝑣
𝑟𝑜 = = 70𝐾, 𝑅𝐴𝐶 = 2.42𝐾Ω, 𝑅𝐼𝑁 = 5𝐾 ∥ 𝑂. 5𝐾 = 455 , 𝐶𝑀 = 𝐶𝜇 (1 + 𝑔𝑚 ∗ 𝑅𝐴𝐶 )
2.14𝑚𝑎

Fig. 8 Modelo híbrido π de alta frecuencia empleado en el análisis


𝑔𝑚
𝑓𝑇 = , 𝐶𝜇 ≈ 𝐶𝑜𝑏 ≤ 1.2 𝑝𝑓 𝑑𝑒 𝑙𝑎 ℎ𝑜𝑗𝑎 𝑑𝑒 𝑑𝑎𝑡𝑜𝑠 𝐼𝐶𝑄 = 2.14𝑚𝑎 𝜔𝑇 = 1.57𝐺𝐻𝑧
2𝜋(𝐶𝜋 + 𝐶𝜇 )
53.32pf

Fig.9 AMPLIFICADOR MODELADO PARA ANÁLISIS DE ALTA FRECUENCIA


Método del teorema de Miller

53.32pf

Fig.10 aplicando el teorema de Miller a Cµ


MÉTODO DEL TEOREMA DE MILLER ALTA FRECUENCIA
𝐶𝑀 = 𝐶𝜇 (1 + 𝑔𝑚 ∗ 𝑅𝑎𝑐 ) = 1.2𝑝𝑓(1 + 85.6mS ∗ 2.42K) = 250𝑝𝑓
𝑔𝑚 85.6𝑚𝑆
𝐶𝜋 = − 𝐶𝜇 = = 54.52𝑝𝑓 − 1.2𝑝𝑓 = 53.32𝑝𝑓
𝜔𝑇 1.57𝐺𝑟𝑎𝑑
𝐶𝐸𝑄 = 𝐶𝑀 + 𝐶𝜋1 = 250𝑝𝑓 + 53.32𝑝𝑓 = 303.3𝑝𝑓
455Ω 455Ω
𝑍𝜋 = = 𝑓𝑃 = 1.15𝑀𝑐𝑝𝑠 𝑃𝑅𝑂𝑇𝐸𝑈𝑆 𝐷𝐴 1.1𝑀𝐻𝑧
1 + 138𝑛𝑆̂ 𝑆̂
1+
7.246𝑀

𝑉𝑠 455 𝑉𝜋 0.455
𝑉𝜋 = [ ( )] =
1𝐾 𝑆̂ 𝑉𝑠 𝑆̂
1+ 1+
7.246𝑀 7.246𝑀
𝑉𝜋 𝑉𝑜
𝑣𝑜 = − 85.6𝑚 ∗ 𝑉𝜋 ∗ 2.42𝑘 = − 207.15 ∗ 𝑉𝜋 ∗ = 𝐴𝑉 (𝑆̂)
𝑉𝑠 𝑉𝜋
𝑉𝑜 94.25
= 𝐴𝑉 (𝑆̂) = lim 𝐴𝑣 (𝑆̂) = 94.25 𝑓ℎ = 1.15𝑀𝐻𝑧
𝑉𝑠 𝑆̂ 𝑆̂ →0
1+
7.246𝑀
𝜔𝐻 = 7.246𝑀 𝑟𝑎𝑑⁄𝑠𝑒𝑔 , 𝑓𝐻 = 1.15𝑀𝐻𝑧 𝑃𝑅𝑂𝑇𝐸𝑈𝑆 𝑓𝐻 = 1.1𝑀𝐻𝑧

MÉTODO DE RESISTENCIA DE THEVENIN PARA ALTA FRECUENCIA


Se matan las fuentes independientes, se abren todos los capacitores y se pone una fuente auxiliar de valor VX que le
suministra una corriente IX donde se quiere calcular la resistencia de Thevenin, esto es la razón VX / IX que corresponde a RTHEX.
Para el caso de 𝑅𝜋 se muestra en la figura 14 y para el caso de 𝑅𝜇 se presenta en la figura 13. Este procedimiento se repite
para cada capacitor del circuito y seguido se aplica superposición de polos como se muestra a continuación
53.32pf

Fig.11 Modelo para aplicar el método de resistencia de Thevenin

↓I2

Fig.12 Circuito para determinar resistencia de Thevenin 𝑅𝜇


↓I2

Fig.13 Circuito para determinar resistencia de Thevenin 𝑅𝜋


𝑉2 = 455𝐼2 𝑠𝑒 𝑚𝑎𝑡𝑎 𝑙𝑎 𝑒𝑥𝑖𝑡𝑎𝑐𝑖𝑜𝑛 𝑠𝑒 𝑝𝑜𝑛𝑒 𝑢𝑛𝑎 𝑓𝑢𝑒𝑛𝑡𝑎 𝑎𝑢𝑥𝑖𝑙𝑖𝑎𝑟
𝑉2
= 455Ω 𝑅𝜋 = 455Ω 𝑅𝐸𝑆𝐼𝑆𝑇𝐸𝑁𝐶𝐼𝐴 𝑉𝐼𝑆𝑇𝐴 𝑃𝑂𝑅 𝐶𝜋
𝐼2
𝑅𝐸𝑆𝐼𝑆𝑇𝐸𝑁𝐶𝐼𝐴 𝑉𝐼𝑆𝑇𝐴 𝑃𝑂𝑅 𝐶𝜇
𝑉𝜋 = 455𝐼2 85.6𝑚 ∗ 𝑉𝜋 = 38.95𝐼2
𝑉2 = 455𝐼2 + 38.95𝐼2 ∗ 2.42𝐾 = 455𝐼2 + 94.26𝐾𝐼2 = 94.715𝐾𝐼2
𝑉2
= 94.715𝐾Ω 𝑅𝜇 = 94.715𝐾Ω 𝑅𝐸𝑆𝐼𝑆𝑇𝐸𝑁𝐶𝐼𝐴 𝑉𝐼𝑆𝑇𝐴 𝑃𝑂𝑅 𝐶𝜇
𝐼2
Aplicando superposición de polos a las constantes de tiempo a circuito abierto
𝜏𝜇1 = 𝐶𝜇1 𝑅𝑡ℎ𝑒1 , 𝜏𝜋1 = 𝐶𝜋1 𝑅𝑡ℎ𝑒2 , 𝜏𝐸𝑄 = 𝐶𝐸𝑄 𝑅𝑡ℎ𝑒3, … 𝜏𝑛 .
1
𝜔ℎ =
𝜏𝜇1 + 𝜏𝜋1 + 𝜏𝐸𝑄 + ⋯ 𝜏𝑛
𝜏𝜇 = 1.2𝑝𝑓 ∗ 94.715𝐾 = 113.66𝜂𝑠
𝜏𝜋 = 53.32𝑝𝑓 ∗ 455 = 24.26𝜂𝑠

∑ 𝜏𝑁 = 113.66𝜂𝑠 + 24.26𝜂𝑠 = 138𝜂𝑠

1
𝜔ℎ = = 7.25𝑀 𝑟𝑎𝑑⁄𝑠𝑒𝑔 𝑓ℎ = 1.15𝑀𝐻𝑧
138𝜂𝑠

TERMINA Y HASTA EL PRÓXIMO


Instituto Tecnológico de Veracruz México
M.I. Mauricio Hernández Yanga
ABRIL 2018

También podría gustarte