Está en la página 1de 3

Guía de Ejercicios N° 2: Lógica Secuencial y Conversión de Flip-Flops

1. Dado el siguiente circuito:

a. Escribir su tabla de verdad


b. Definir si tiene algún estado prohibido

2. Teniendo en cuenta un latch RS con compuertas NOR, realizar el gráfico


correspondiente a los estados de la salida Q.

3. Teniendo en cuenta un latch RS con compuertas NOR con entrada de habilitación


(EN), realizar el gráfico correspondiente a los estados de la salida Q.
4. Analizar el siguiente latch:

a. Desarrollar su tabla de verdad


b. Indicar estados de seteo, reseteo, mantenimiento o negación de la salida, si
es que existiesen

5. Dada la siguiente tabla de verdad:

A B Q Qt+1

0 0 0 0

0 0 1 1

0 1 0 1

0 1 1 1

1 0 0 0

1 0 1 0

1 1 0 1

1 1 1 0

a. Reducir el problema utilizando un flip-flop JK.


b. Dibujar el circuito correspondiente

6. Escribir las tablas de verdad, minimizaciones e implementar INTEGRAMENTE con


compuertas NAND las conversiones de los siguientes flip-flops:
a. Flip-flop D utilizando un flip-flop JK
b. Flip-flop RS utilizando un flip-flop D

7. Definir las tablas, minimizaciones e implementar la conversi{on de un flip-flop RS en


JK.
8. Realizar una tabla analizando los estados de Y, Z, Q y Qt+1, del siguiente circuito:

9. Representar en un diagrama los estados de J, K, Q y CK del siguiente circuito:

¿Cuál es la frecuencia de la señal Q? Tener en cuenta que ele flip-flop es activo por
flaco ascendente

También podría gustarte