Está en la página 1de 7

CONTROLADORES LOGICOS PROGRAMABLES PLC1- Actividad 1 Unidad 1

1. En el punto de este taller se trabajar con base en las compuertas: NAND, NOR; OR-
EXCLUSIVA y NOR-EXCLUSIVA

Compuesta NAND:

a. Es una puerta lgica que produce una salida falsa solamente si todas sus entradas son
verdaderas; por tanto, su salida es complemento a la de la puerta AND, -se comporta de
acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas sus entradas estn en 1
(uno) o en ALTA, su salida est en 0 o en BAJA, mientras que cuando una sola de sus
entradas o ambas est en 0 o en BAJA, su SALIDA va a estar en 1 o en ALTA.

b. Su tabla de verdad es:

A B A NAND B
0 0 1
1 0 1
0 1 1
1 1 0

c. Su funcin booleana se describe por:

= () = +

d. Ecuacin Caracterstica:

= ()

e. Smbolo de la compuerta NAND:

f. Contactos, Normalizado y No Normalizado:


Compuerta NOR

a. Cuando todas sus entradas estn en 0 (cero) o en BAJA, su salida est en 1 o en ALTA,
mientras que cuando una sola de sus entradas o ambas estn en 1 o en ALTA, su SALIDA va
a estar en 0 o en BAJA. NOR es el resultado de la negacin de que el operador OR.
Tambin puede ser visto como una puerta AND con todas las entradas invertidas. El NOR
es una operacin completamente funcional. Las puertas NOR se pueden combinar para
generar cualquier otra funcin lgica. En cambio, el operador OR es montono, ya que
solo se puede cambiar BAJA a ALTA, pero no viceversa.

b. Su tabla de verdad es:

A B A NOR B
0 0 1
1 0 0
0 1 0
1 1 0

c. Su funcin booleana se describe por:

= ( + ) =

d. Ecuacin Caracterstica:

= ( + )

e. Smbolo de la compuerta NAND:

f. Contactos, Normalizado y No Normalizado:

Compuerta OR-EXCLUSIVA

a. Es una puerta lgica digital que implementa el o exclusivo; es decir, una salida verdadera
(1/HIGH) resulta si una, y solo una de las entradas a la puerta es verdadera. Si ambas
entradas son falsas (0/LOW) o ambas son verdaderas, resulta en una salida falsa. La XOR
representa la funcin de la desigualdad, es decir, la salida es verdadera si las entradas no
son iguales, de otro modo el resultado es falso. Una manera de recordar XOR es "uno o el
otro, pero no ambos.

b. Su tabla de verdad es:

A B A XOR B
0 0 0
1 0 1
0 1 1
1 1 0

c. Su funcin booleana se describe por:

= +

d. Ecuacin Caracterstica:

e. Smbolo de la compuerta NAND:

f. Contactos, Normalizado y No Normalizado:

Compuerta NOR-EXCLUSIVA

a. es una puerta lgica digital cuya funcin es la inversa de la puerta OR exclusiva (XOR). La
versin de dos entradas implementa la igualdad lgica. Una salida ALTA (1) resulta si
ambas las entradas a la puerta son las mismas. Si una pero no ambas entradas son altas
(1), resulta una salida BAJA (0).
b. Su tabla de verdad es:

A B A XNOR B
0 0 1
1 0 0
0 1 0
1 1 1

c. Su funcin booleana se describe por:

= +

d. Ecuacin Caracterstica:

= =

e. Smbolo de la compuerta NAND:

f. Contactos, Normalizado y No Normalizado:

Las computadoras digitales utilizan el sistema de nmeros binarios, que tiene dos dgitos 0 y 1. Un
dgito binario se denomina un bit. La informacin est representada en las computadoras digitales
en grupos de bits. Utilizando diversas tcnicas de codificacin los grupos de bits pueden hacerse
que representen no solamente nmeros binarios sino tambin otros smbolos discretos
cualesquiera, tales como dgitos decimales o letras de alfabeto. Utilizando arreglos binarios y
diversas tcnicas de codificacin, los dgitos binarios o grupos de bits pueden utilizarse para
desarrollar conjuntos completos de instrucciones para realizar diversos tipos de clculos. La
informacin binaria se representa en un sistema digital por cantidades fsicas denominadas
seales, Las seales elctricas tales como voltajes existen a travs del sistema digital en cualquiera
de dos valores reconocibles y representan una variable binaria igual a 1 o 0. Por ejemplo, un
sistema digital particular puede emplear una seal de 3 volts para representar el binario "1" y 0.5
volts para el binario "0". La siguiente ilustracin muestra un ejemplo de una seal binaria
2. Para el siguiente diagrama, realice la tabla de verdad; tenga en cuenta que son cinco
entradas y una salida.

1 2 3 4 5 Q
0 0 0 0 0 0
0 0 0 0 1 1
0 0 0 1 0 0
0 0 0 1 1 0
0 0 1 0 0 0
0 0 1 0 1 0
0 0 1 1 0 0
0 0 1 1 1 0
0 1 0 0 0 0
0 1 0 0 1 1
0 1 0 1 0 0
0 1 0 1 1 0
0 1 1 0 0 0
0 1 1 0 1 0
0 1 1 1 0 0
0 1 1 1 1 0
1 0 0 0 0 0
1 0 0 0 1 1
1 0 0 1 0 0
1 0 0 1 1 0
1 0 1 0 0 0
1 0 1 0 1 0
1 0 1 1 0 0
1 0 1 1 1 0
1 1 0 0 0 1
1 1 0 0 1 1
1 1 0 1 0 0
1 1 0 1 1 0
1 1 1 0 0 0
1 1 1 0 1 0
1 1 1 1 0 0
1 1 1 1 1 0

3. Realice la tabla de verdad para el siguiente esquema:

= () + () = =

A B Z
0 0 1
1 0 0
0 1 0
1 1 1

4. Implemente un circuito mediante la utilizacin de interruptores que simule una


compuesta OR exclusiva.

5. Represente grficamente la siguiente funcin mediante la utilizacin de compuertas


lgicas:

F = (BA + CB)*A

Tabla de Verdad:
A B C F
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 0

Grfico

También podría gustarte