Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Tema6 - 0708 A DEF PDF
Tema6 - 0708 A DEF PDF
los autores
Tr. 6.1
Electrnica
Amplificador:
k>1
vi
vo=kvi
Interruptor (llave):
s
No-lineal (gran seal)
vi --> VDD
Suministro de energa
Necesidad Polarizacin
Zonas de operacin diferenciadas
los autores
vs
Tr. 6.2
Electrnica
Vo
Vo
VI
VCC
VCC-ICRC
Corte
Conduccin
ZAD
Zona de amplificacin
iC = Is e
v BE U T
V BE U T
= Is e
v be U T
= IC e
Linealizacin
Saturacin
VBE
VCC
VI
v be U T
v be
i C I C 1 + --------
UT
los autores
VCEsat
0
punto de operacin
Electrnica
Vo
VI
Vo
Corte
Saturacin
VDD
Zona de amplificacin
Q
punto de operacin
Lineal o Triodo
VT
VI Vo + VT
VDD
VI
---- ( V I V T ) 2 ( 1 + V o )
iD = K
2
---- [ 2 ( V I V T )V o V o 2 ]
iD = K
2
los autores
Tr. 6.4
Electrnica
Polarizacin (I)
Tcnica de polarizacin = tcnica para fijar el punto de operacin en la zona de amplificacin
Ejemplo:
recta de carga
?
?
?
VCC
VBB
VCC
VCC
VCC
VCC
Tres objetivos generales:
- situar al ttor en zona de amplificacin
- obtener valor deseado de ganancia
- disminuir distorsin
-VEE
los autores
Tr. 6.5
Electrnica
Polarizacin (II)
Esquema prctico para polarizacin (BJT y MOS):
VCC
VCC
RC
R1
R2
------------------V B = V CC
R1 + R2
F ( V B V BE ( on ) )
VB
I C = ----------------------------------------------------------- ------( R 1 || R 2 ) + ( F + 1 )R E R E
conseguimos independizar IC de la T
R2
Varios problemas de este esquema:
RE
VCC
VCC
Cs de acoplo
debido a Cs acoplo
los autores
Electrnica
los autores
VXY
Fijada por el
punto de operacin
y la red de polarizacin
vxy
Dada por el
circuito equivalente
de pequea seal
equiv. peq. s. de VCC
aqu el equiv. de peq. seal del ttor
Tr. 6.7
Electrnica
ancho de banda
todos los parmetros se miden en Pequea Seal en el Punto de Operacin
se obtienen analizando el circuito equivalente de pequea seal del Amplificador
Definicin:
vo
vi
io
ii
vo
A v = ----vi
vi
Z i = ---ii
vo
Z o = ----io
ganacia en tensin
imp. entrada
imp. salida
vi = 0
Tr. 6.8
Electrnica
VCC
RC
RB
RE
-VEE
Emisor comn: X entrada
Z salida
Y tierra
Base comn: Y entrada
Z salida
X tierra
Colector comn: X entrada
Y salida
Z tierra
los autores
VDD
MOS
RD
X
RG
Y
RS
-VSS
Fuente comn: X entrada
Z salida
Y tierra
Puerta comn: Y entrada
Z salida
X tierra
Drenador comn: X entrada
Y salida
Z tierra
Tr. 6.9
Electrnica
vI = VI
RC
v0 = V0
RB
Q
Q
+ vi ( t )
RB
+ v0 ( t )
vi ( t )
Zi
vI
Impedancia de salida:
Z
los autores
v be
v0 ( t )
1----g
v0
Impedancia de entrada:
ic
ib
g m v be
RC
r0
Zo
Ganancia en tensin:
v 0 ( t ) = g m ( R C //r 0 )v be
v0 ( t )
r
----------------------------- ( R //r )
r
= gm
C 0
v
(
t
)
R
+
r
-------------------- v ( t )
v
=
i
B
be
vi
RB + r i
---- = R B + r
R C //r 0
v0 ( t )
ib
A V0 = ------------ = 0 -------------------RB + r
vi ( t )
v
o
= ----o
io
= R //r
vi = 0
Propiedades:
Alta ganancia (mximo valor -VA/UT= 5x103)
Moderada impedancia de entrada
Alta resistencia de salida
Tr. 6.10
Electrnica
Resistencias Activas:
Son resistencias nolineales que se realizan con ttres. en configuracin diodo
I
V
NMOS
V
PMOS
MOS en Saturacin
los autores
k 'W
k 'W
= ----- ----- ( V V T ) 2 ( 1 + V )
= ----- ----- ( V V T ) 2
0 2 L
2 L
V
VT
+
v
_
S
gmv
r ds
1
v-r = = ------------------------- ------i
1 + g m r ds g m
rds
Tr. 6.11
Electrnica
Tipo Sumidero
IBIAS
VGG
VBB
V
V
VSS
MOS
VDD
IBIAS V
GG
VBB
VDD
IBIAS
IBIAS
VCC
VEE
VSS
IBIAS
IBIAS
para VBS = 0
VGS = VGG - VSS
V
VSS
VDD
V
VSS
VDD
1 + V DS
1
r o = r ds = ------------------------ ------------------I BIAS
I BIAS
Tr. 6.12
Electrnica
k n' W
I D1 = ------ ----- ( V GS V T ) 2 ( 1 + V DS1 ) = I REF
2 L1
k n' W
I D2 = ------ ----- ( V GS V T ) 2 ( 1 + V DS2 ) = I o
2 L2
W
W
----- ( 1 + V
----DS2 )
L2
L2
I o = ----------------------------------------------- I REF -------- I REF
W
W
--------- ( 1 + V
)
DS1
L1
L1
Tr. 6.13
Electrnica
los autores
Tr. 6.14
Electrnica
ro
los autores
Tr. 6.15
Electrnica
Cascode
Wilson
los autores
Wilson modificado
Tr. 6.16
Electrnica
VDD
Ao 1
VDD
A o g mI g o
IBIAS
vi
vo
IBIAS
vo
se suelen obtener
con espejos de corriente
VSS
VDD
NMOS
los autores
VSS
vo
vo
vi
VSS
VDD
vi
vo
CMOS
VSS
VSS
A o g mI g mL
vi
vo
vo
vi
IBIAS
VSS
VDD
vo
vi
IBIAS
vi
vi
VDD
VDD
CMOS
PMOS
VSS
VSS
Tr. 6.17
Electrnica
V A2
1
r o2 = --------------- = r ds2 -----------------I REF
I REF
los autores
Tr. 6.18
Electrnica
S1, S2
los autores
Tr. 6.19
Electrnica
VGG
D1
Ganancia en tensin:
v0
D2
M2
vi
vo
M1
vi
gm 1 vi
r ds 1
S1 S2
VSS
VDD
vo v
i
g m1 v i
vi
VSS
S1 S2
D1
r ds 1
r ds 2
Resistencia de salida:
1
r o = -----------------------------g ds1 + g ds2
Ganancia en tensin:
v0
D2
g m1
vo
A o = ----- = -----------------------------g ds1 + g ds2
vi
g m2 v o
vo
r ds1 r ds2
A o = ----- = g m1 ------------------------------------------------------------------vi
r ds1 ( 1 + g m2 r ds2 ) + r ds2
A o g m1 g m2
Resistencia de entrada: infinita
Resistencia de salida:
1 r o -----------
g m2
los autores
Tr. 6.20
Electrnica
los autores
Tr. 6.21
Electrnica
los autores
Tr. 6.22
Electrnica
W
-----
L1
A v = -------------W
-----
L2
los autores
Tr. 6.23
Electrnica
Cgd
Cgs
Teorema de Miller
I1
+
V
_1
I1
I2
+
_ V2
V2
K = -----V1
+
V1
_
I2
Y1 Y2
+
V = KV1
_ 2
Y1 = Y ( 1 K )
1
Y 2 = Y 1 ----
K>1
los autores
Y1 Y ( K ) , Y2 Y
Tr. 6.24
Cdb
B
Csb
Electrnica
CgdN
VDD
VGG
CgdP
CdbP
vo
CgdN
vi
v0
vi
-3dB
A0
20dB/dec
los autores
r dsP
VSS
f
f1
r dsN
CT
CT = CL+ CdbN+CdbP+CgdP
lAvldB
g mN v i
CgsN
CL
CdbN
CgsN
vi
v0
GBW=A0f1
g mN v i
R = (gdsN+ gdsP)-1
C = CT + CgdN
1
vo
A v = ----- = ( g mN )R ---------------s + 1
vi
1= (RC)-1
Tr. 6.25
Electrnica
VGG
vB
vi
M3
vo
M2
n1 v1
M1
vo
A o = ----- g m1 r sd3
vi
v1 g
m1
A 1 = ----- --------------------v i g m2
Respuesta en frecuencia:
1
vo
A v = ----- = A o ---------------s + 1
vi
1= (RC)-1
R = rsd3
CT = CL+ Cgd3+Cgd2+Cdb2+Cdb3
Tr. 6.26
Electrnica
VCC
VDD
v0
vi
VGG
M2
g mN v i
vo
M1
vi
Cs acoplo
lAvldB
VSS
caso ideal
lAvldB
lAvldB
-3dB
20dB/dec
caso real
debido a Cs acoplo
los autores
f
f1
GBW=A0f1
Tr. 6.27