Está en la página 1de 6

CIRCUITOS FLIP-FLOP

Escuela Profesional de Ingeniera Electrnica


Atalaya Goicochea, Juan Jos
Cdigo 1413220279

RESUMEN.El presente tema abarca el desarrollo


de la segunda gua del laboratorio, y
la comprobacin de los circuitos flipflop, para ello se hace uso de las
compuertas lgicas. Se procede al
armado de los circuitos para poder
definir la experiencia y el desarrollo
de las tablas para la ya mencionada
gua.

I.

INTRODUCCION

Uno de los elementos bsicos de


memoria es el llamado Flip Flops. El
estado de un flip flop cambia por un
cambio
momentneo
en
sus
entradas. Este cambio se denomina
disparo. En los latch bsicos
definidos al comienzo (SR con
compuertas NAND o NOR) se
necesitaba un disparo de entrada
definido por un cambio de nivel. Este
nivel debe regresar a su nivel inicial
antes de aplicar otro disparo. Los FF
con reloj eran disparados por pulsos.
La realimentacin entre la circuiteria
combinacional, FF cambie varias
veces durante la duracin de un pulso
de reloj por lo que el intervalo de
tiempo desde la aplicacin del pulso
hasta que ocurre la transicin de la
salida es un factor critico que requiere
un anlisis que va ms all de los
requerimientos de este curso. Una
manera de resolver
este problema es hacer que los FF
sean sensitivos a la transicin del

pulso
ms que a la duracin. Hay dos
maneras de hacerlo y que dan origen
a dos tipos de flip flops: los flip flops
maestro esclavo y los flip flops
disparados por flanco. Uno de los
elementos bsicos de memoria son el
llamado Flip Flops. El estado de un
flip flop cambia por un cambio
momentneo en sus entradas. Este
cambio se denomina disparo (trigger).
II.

TEORIA

Biestable (flip-flop en ingls), es un


multivibrador capaz de permanecer
en uno de dos estados posibles
durante un tiempo indefinido en
ausencia de perturbaciones. Esta
caracterstica
es
ampliamente
utilizada en electrnica digital para
memorizar informacin.
Asncronos: slo tienen entradas de
control. El ms empleado es
el biestable RS.
Sncronos: adems de las entradas
de control posee una entrada de
sincronismo
o
de
reloj.
Si las entradas de control dependen
de la de sincronismo se denominan
sncronas y en caso contrario
asncronas. Por lo general, las
entradas de control asncronas
prevalecen sobre las sncronas. La
entrada de sincronismo puede ser
activada por nivel (alto o bajo) o
por flanco (de subida o de bajada).

Dentro de los biestables sncronos


activados por nivel estn los
tipos RS y D, y dentro de los activos
por flancos los tipos JK, T y D. Los
biestables sncronos activos por
flanco (flip-flop) se crearon para
eliminar
las
deficiencias
de
los latches (biestables asncronos o
sincronizados por nivel).

Qn 1 J Qn KQn
Fig. 2 Flip-Flop J-K.

III.

TABLA Y GRAFICOS

Flip-Flop tipo R-S

Qn 1 S RQn

Fig. 1 Flip-Flop R-S.

Tabla 2. Desarrollo de la Fig. 2.


Flip-Flop JK.

Flip-Flop tipo D

Qn 1 D
Tabla 1. Desarrollo de la Fig. 1.
Flip-Flop R-S.

Flip-Flop tipo JK

Tabla 3. Desarrollo de la Fig. 3.


Fig. 3 Flip-Flop
D.
Flip-Flop
D.

conversin y el uso de esta tabla


expresar J y K en funcin de D y Q n .
El

Flip-Flop tipo T

diagrama

de

la

tabla

de

conversin, K-mapa y la lgica para


la conversin de JK flip flop al flip flop
se muestra a continuacin:

Qn 1 T Qn TQn
Fig. 4 Flip-Flop T.

Tabla de conversin

Tabla 6. Desarrollo de la fig. 6.


Flip-Flop T.

IV.

CONVERSION DE LOS
CIRCUITOS FLIP-FLOP

JK flip-flop a D Flip Flop


En el caso de la conversin de JK flip
flop en D del flip-flop , D es la entrada
externa

del

circuito

combinatorio,

mientras que J y K son las entradas


del flip flop real.
DyQn
Hacen cuatro combinaciones. Por lo
tanto,

preparar

una

tabla

de

Diagrama de lgica

D Flip Flop a JK Flip Flop

entrada al circuito combinatorio es T


D Flip Flop a JK Flip Flop

La tabla de verdad se compone de

En esta conversin, D es la entrada


real a la flip flop y J y K son los
insumos externos. J, K y Qp hacen
ocho combinaciones posibles, como
se muestra en la tabla de conversin
a continuacin. D se expresa en
trminos de J, K y Qp.

combinaciones de T y Q P con el fin


de

obtener

Q N donde

QN es

la

siguiente salida de estado del flip flop. Las combinaciones de S y R que


se traduce en Q N

La tabla de conversin, el K-mapa


para D en trminos de J, K y Qp y el
diagrama lgico que muestra la
conversin de D a JK se dan en la
siguiente figura.

El K - mapa para obtener la


ecuacin

booleana

de

en

trminos de T y Q P se muestra a
continuacin.

RS flip-flop a Tflip-flop

La ecuacin booleana de S es S = TQ
'P.

El circuito combinacional requerido


con el fin de convertir un flip SR - flop

El K - mapa para obtener la ecuacin

para T flip - flop de puede construirse

booleana de R en trminos de T y

a partir de la tabla de verdad. La

Q P se muestra a continuacin.

La ecuacin booleana para R es R =


TQ P .
Las ecuaciones booleanas de S y R
son: S = TQ ' P y R = TQ P . El circuito

-Contador asncrono ascendente

lgico para la aplicacin de T flip flop flip SR - flop se muestra a


continuacin.

-Contador asncrono descendente

CONCLUSIONES.Los flip flops son el inicio de los


programadores ya que se pueden
guardar datos (1 bit) utilizando pulsos
estos se pueden controlar de manera
muy fcil y sencilla, realizando las
combinaciones adecuadas en las
entradas set y reset dependiendo el
dato que se requiera y si se necesita
guardar o estar en un cambio
constante.
Los flip-flops son circuitos que
pueden permanecer en el estado que
se les asigno hasta que se le mande
otra seal que cambie esa condicin.

REFERENCIAS BIBLIOGRAFICAS

Ruiz Vasallo,Francizco, "electronica


digital facil para electricistas y
tecnicos de mantenimiento" editorial
ALFAOMEGA,primera edicion, pgs.
251 a 260.

También podría gustarte