Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Informe de Laboratorio N2
CODIGO:
11190103
Al ser
una compuerta OR si el estado de A permanece en 1 en todo momento ser suficiente
para que en la salida siempre se obtenga un valor 1 out2 = 1 + B + C, para cualquier
valor que tome B o C, out2 = 1.
Lo comprobamos con el diagrama de tiempo:
Seccin 3.4
3.6 Cambiar la compuerta OR por una compuerta AND del circuito anterior:
a)
Dibujar
la forma
de onda de la salida:
Haciendo A=0 hacemos que la salida siempre sea 0 ya que la operacin and es
out2=A.B.C y ya que A=0, out2=0.B.C por lo tanto out2=0
Lo comprobamos con el diagrama de tiempo:
Aadiendo 1 clock a cada entrada para as poder hacer posibles las 32 combinaciones
gracias al dsch obtenemos el siguiente diagrama de tiempo:
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
0
0
1
0
1
0
1
0
0
0
1
0
1
0
1
0
0
0
1
Seccin 3.9
3.20 Determinar la tabla de verdad del circuito:
Usando clocks en las entradas para as poder generar las 16 posibles combinaciones
armamos la tabla de verdad con el siguiente diagrama de tiempo:
A
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
B
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
C
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
D
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
X
1
1
1
1
1
1
1
1
1
1
1
1
0
1
1
1
B+ C
:
A . B= A + B
B+ C
X =A +B + C
Primero haremos un anlisis de forma terica y luego usaremos el dsch para encontrar la
respuesta:
1) En la salida encontramos una compuerta AND por lo que la salida tendr un
valor 1 solo si ambas entradas P y Q son 1.
2) Para la entrada P de la compuerta AND de salida, esta solo tomar un valor 1si
las entradas M y N toman un valor 1.
3) Para que las entradas M y N tomen un valor 1 , las entradas A y B tienen q
tomar como nico valor A=0 y B=0.
4) Para que la entrada Q tome un valor 1 las entradas C y D tendrn que tomar
como valores : C=1 y D=1.
.C . D
De esta forma obtendramos en la salida Z = A . B
siguientes condiciones de entrada: A=0, B=0, C=1, D=1.
Usando los clocks de la figura anterior obtenemos el siguiente diagrama de tiempo con
las 16 combinaciones posibles que producen las 4 entradas A,B,C,D donde observamos
que la nica salida Z en la cual se produce un 1 ocurre cuando las entradas estn en
los siguientes estados: A=0, B=0, C=1, D=1.
Por lo tanto queda comprobado con el programa DSCH el resultado obtenido
tericamente.
Como vemos en el circuito de la figura tenemos una compuerta OR la cual har que la
alarma se active si es que la presin o la temperatura alcanzan el estado 1 al exceder
el lmite mximo establecido por el comparador.
Como el problema nos pide modificar el circuito para que la alarma se active solo si
ambos alcanzan el estado 1 entonces tenemos que cambiar la compuerta OR por una
compuerta AND, la cual har que la salida sea 1 solo si ambas entradas (temperatura y
presin) toman por valor 1.
Por lo que el circuito quedara de la siguiente forma al cambiar la compuerta OR por
una compuerta AND.
Y la tabla de verdad la determinamos con el programa DSCH usando un clock para cada
entrada A,B y C de la siguiente forma:
Ajustando los clocks para tener las 8 posibles combinaciones para las entradas A,B y C
el diagrama de tiempo queda dado de la siguiente forma:
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
)
+
X =( A
B . B .C
0
0
0
0
0
0
0
1
Y la tabla de verdad la determinamos con el programa DSCH usando un clock para cada
entrada A,B,C y D de la siguiente forma:
Ajustando los clocks para tener las 16 posibles combinaciones para las entradas A,B,C y
D el diagrama de tiempo queda dado de la siguiente forma:
. B . D)
X =( A . B . C ) + ( A . B . C )+( A
Siendo
Ahora con los datos obtenidos en el diagrama de tiempo podemos establecer la tabla de
verdad para el circuito:
A
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
B
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
C
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
D
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
. B . D)
X =( A . B . C ) + ( A . B . C )+( A
1
1
0
1
0
0
0
0
1
1
0
0
0
0
0
0
3.32 Establecer las condiciones de entrada para que el sensor del avin se active:
B
0
0
1
1
0
0
1
1
C
0
1
0
1
0
1
0
1
X =A .(B+ C)
0
0
0
0
1
0
1
1
En donde observamos que la luz de advertencia solo se activara en los siguientes casos:
a) A=1, B=0 y C=0 ; segn las condiciones del problema esto suceder si:
A=1 ocurrir si es que la presin es mayor que 220psi
B=0 ocurrir si es que la temperatura es menor que 200F
C=0 ocurrir si es que la velocidad es menor que 4800rpm
b) A=1, B=1, C=0
A=1 ocurrir si es que la presin es mayor que 220psi
B=1 ocurrir si es que la temperatura es mayor que 200F
C=0 ocurrir si es que la velocidad es menor que 4800rpm
c) A=1, B=1, C=1
A=1 ocurrir si es que la presin es mayor que 220psi
B=1 ocurrir si es que la temperatura es mayor que 200F
C=1 ocurrir si es que la velocidad es mayor que 4800rpm
3.38 Determinar las condiciones de entrada para que el circuito obtenga en la salida el
estado 1 :
Con el cual ajustando los clocks para obtener las 32 posibles combinaciones se muestra
el siguiente diagrama de tiempo:
Ahora con el diagrama de tiempo obtenido con las 32 posibles combinaciones armamos
la tabla de verdad para as poder determinar en que condiciones de entrada obtenemos la
salida en estado 1.
A
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
B
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
C
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
D
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
E
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
. C + D+
E
X = A . B+ B
1
1
1
1
1
1
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
0
1
1
1
0
1
1
1
0
1
C)
1. DATASHEET del circuito integrado 74LS00
En este datasheet observamos un circuito integrado compuesto por 4 compuertas
NAND, tambin cuenta con un pin de alimentacin Vcc y un pin para la tierra (GND).
Usando el dsch2 simularemos y crearemos el circuito integrado 74LS00.
A
continuacin se mostrara el esquema del circuito y su respectivo equivalente en circuito
integrado, el cual contar como se observa en el datasheet con 4 compuertas NAND, 1
entrada para alimentacin (Vcc) y una entra para definir la tierra (GND)
Esquema del circuito 74LS00