Está en la página 1de 0

Ingeniera Superior Electrnica UCM Electrnica Analgia

EXAMEN FINAL CONVOCATORIA FEBRERO 2011





11 de Febrero de 2011


APELLIDOS: __________________________________________________________

NOMBRE: __________________________________ DNI/NIE: _________________

Lea con atencin los enunciados de los ejercicios. En caso de duda, pregunte al profesor.
Explique claramente los pasos que realice en las deducciones matemticas. Cualquier resultado
matemtico sin justificar carecer de validez. Escriba con letra legible.

CADA UNA DE LAS 4 PREGUNTAS VALE 2.5 PUNTOS.
INTENTE RESPONDER A TODAS LAS PREGUNTAS. ADMINISTRE BIEN EL TIEMPO.
DURACIN DEL EXAMEN: 3 h


1.- Se pretende disear un amplificador
de tensin con un transistor NMOS
polarizado con resistencias. La red que fija
el punto de operacin del transistor es la
de la figura adjunta.
Teniendo en cuenta que se debe cumplir
que:
I
A
= 2 mA, I
B
= 0.1 mA
V
CC
= 6V

Determine los valores de las cuatro necesarias para construir la red. Tenga en cuenta
que, si debe tomar alguna decisin adicional, debe explicar los motivos que le llevaron
a ello.
NOTA: El transistor NMOS se caracteriza porque V
TN
= 1.5 V, = 0.4 mA/V
2
y que =
0.02 V
-1
.

2.- Sea el amplificador de pequea seal de la figura.
Suponiendo que los transistores NPN y PNP tienen
caractersticas similares, con el mismo valor de h
fe
, V
A
,
etc., determine el valor de la ganancia en tensin de este
dispositivo a partir de los valores de estos parmetros. Se
recomienda seguir los siguientes pasos:

1. Dibuje el circuito equivalente en pequea seal.
2. Realice las simplificaciones oportunas.
3. Calcule la relacin V
OUT
/V
IN
.

NOTA: Utilice como nombre de los nudos los marcados
en el dibujo al hacer el paso a pequea seal.

Ingeniera Superior Electrnica UCM Electrnica Analgia
EXAMEN FINAL CONVOCATORIA FEBRERO 2011



11 de Febrero de 2011

3.- Cuando se disea un oscilador,
uno de los mayores problemas que
aparecen es el margen de error en los
valores de los componentes. Vamos a
modelarlos de una manera sencilla
como se muestra en la figura adjunta,
siendo y valores en torno a 1.
Determine la frecuencia de oscilacin
del circuito as como la ganancia
mnima 1+k en funcin de R, C, y .,
siendo y valores en torno a 1.
Finalmente, suponiendo que R = 10 k y C = 10 nF, determine el margen error de los
parmetros 1+k y la frecuencia de oscilacin si y pueden tomar cualquier valor
entre 0.9 y 1.1.

4.- Los circuitos de las figuras utilizan amplificadores operacionales y transistores.
Indique qu funcin tienen as como limitaciones de la tensin de entrada, frecuencia
de trabajo, etc.


(a)



(b)

Ingeniera Superior Electrnica UCM Electrnica Analgia
EXAMEN FINAL CONVOCATORIA FEBRERO 2011



11 de Febrero de 2011

1.- Se pretende disear un amplificador
de tensin con un transistor NMOS
polarizado con resistencias. La red que fija
el punto de operacin del transistor es la
de la figura adjunta.
Teniendo en cuenta que se debe cumplir
que:
I
A
= 2 mA, I
B
= 0.1 mA
V
CC
= 6V

Determine los valores de las cuatro necesarias para construir la red. Tenga en cuenta
que, si debe tomar alguna decisin adicional, debe explicar los motivos que le llevaron
a ello.
NOTA: El transistor NMOS se caracteriza porque V
TN
= 1.5 V, = 0.4 mA/V
2
y que =
0.02 V
-1
.


El hecho de que no circule corriente por la puerta de un NMOS facilita enormemente
los clculos. As, es posible ver que:

(
1
+
2
) = 2


1
+
2
=
2

=
2 6
0.1
= 120

Por otra parte, en un amplificador de pequea seal es costumbre elegir las
resistencias de modo que se cumplan las siguientes condiciones:

V
DS
debe ser igual a la mitad de la diferencia de las tensiones de alimentacin.
R
S
= 0.1R
D


De la primera condicin se deduce que la cada de tensin total en R
D
y R
S
debe ser
tambin la mitad de la diferencia de tensin entre las dos alimentaciones. Por tanto:

) =
2

2
=

=
6
2
= 3

Como R
S
= 0.1R
D
:

+0.1

= 1.1

= 3

=
3
1.1
= 2.73

= 0.1

= 0.273

Ingeniera Superior Electrnica UCM Electrnica Analgia
EXAMEN FINAL CONVOCATORIA FEBRERO 2011



11 de Febrero de 2011

Ya se han calculado dos valores. Para calcular R
1
y R
2
, utilizaremos la condicin de
que el transistor debe trabajar en saturacin para conseguir una amplificacin
eficiente:

= (

)
2
(1 +

)

Como sabemos que I
DS
= I
A
= 2 mA, que V
DS
= 6 V as como los datos del transistor,
podemos calcular el valor de V
GS
:

2 = 0.4 (

1.5)
2
(1 +0.02 6) (

1.5)
2
=
2
0.4 1.12
= 4.464

= 1.5 +4.464 = 3.613



Sabemos que el valor de V
S
es:

= 6 +0.273 2 = 5.454

As que:

= 5.454 +3.613 = 1.841



Sin embargo, V
G
est determinado por los valores de V
CC
, R
2
e I
B
:

+
2

1.841 = 6 +
2
0.1
2
=
6 1.841
0.1
= 41.59

Finalmente, R
1
se calculara a partir de que:

1
+
2
= 120 R
1
= 120 41.59 = 78.41 k

Con lo que queda resuelto el problema.


Ingeniera Superior Electrnica UCM Electrnica Analgia
EXAMEN FINAL CONVOCATORIA FEBRERO 2011



11 de Febrero de 2011

2.- Sea el amplificador de pequea seal de la figura.
Suponiendo que los transistores NPN y PNP tienen
caractersticas similares, con el mismo valor de h
fe
, V
A
,
etc., determine el valor de la ganancia en tensin de
este dispositivo a partir de los valores de estos
parmetros. Se recomienda seguir los siguientes
pasos:

1. Dibuje el circuito equivalente en pequea
seal.
2. Realice las simplificaciones oportunas.
3. Calcule la relacin V
OUT
/V
IN
.

NOTA: Utilice como nombre de los nudos los
marcados en el dibujo al hacer el paso a pequea seal.


En primer lugar, reemplacemos los transistores por su equivalente en pequea seal
(modelos de emisor comn), las fuentes de tensin constantes por un cortocicuito con
tierra y la fuente de corriente con un abierto. As, el circuito anterior se convierte en:



Sin embargo, este circuito puede simplificarse enormemente. En primer lugar
fijmonos en los siguientes hechos:

1. La fuente de corriente h
fe
i
b3
es proporcional a la corriente que atraviesa una
resistencia y est en paralelo a ella por lo que En realidad se comporta como
una resistencia de valor r
b
/h
fe
!.
2. El conjunto de cuatro resistencias de la parte izquierda no estn alimentados
por ninguna fuente real por lo que pueden eliminarse sin problemas del
circuito.
3. Como i
b2
= 0, la fuente h
fe
i
b2
tambin puede eliminarse.
Ingeniera Superior Electrnica UCM Electrnica Analgia
EXAMEN FINAL CONVOCATORIA FEBRERO 2011



11 de Febrero de 2011


Por todo ello, el circuito anterior se puede transformar en:



Cuya resolucin es algo tediosa pero perfectamente factible. Comencemos:

1.

1
+


1
+

1
= 0 ( )
2.


1
+

1
+
1
=

( )
3.
1
=



Combinemos estas ecuaciones para eliminar i
B1
y V
X
. En primer lugar, usemos 1 para
simplificar 2:

1.

1
+


1
+

1
= 0 ( )
2.

1
+
1
=

( )
3.
1
=



Ahora, eliminemos i
B1
:

1. 2


2.

= ( +



Dividamos ambas expresiones para eliminar V
X
:

2


Ingeniera Superior Electrnica UCM Electrnica Analgia
EXAMEN FINAL CONVOCATORIA FEBRERO 2011



11 de Febrero de 2011


Ahora, solo hay que despejar el valor de V
OUT
:

2

( +

)
= (



Con lo que:

2 ( +

) +



Recordando que, como el par Q2-Q3 es un espejo de corriente, a travs de Q1 el
valor de la corriente de emisor es aproximadamente I
EE
por lo que:






Ingeniera Superior Electrnica UCM Electrnica Analgia
EXAMEN FINAL CONVOCATORIA FEBRERO 2011



11 de Febrero de 2011

3.- Cuando se disea un oscilador,
uno de los mayores problemas que
aparecen es el margen de error en los
valores de los componentes. Vamos a
modelarlos de una manera sencilla
como se muestra en la figura adjunta,
siendo y valores en torno a 1.
Determine la frecuencia de oscilacin
del circuito as como la ganancia
mnima 1+k en funcin de R, C, y .,
siendo y valores en torno a 1.
Finalmente, suponiendo que R = 10 k y C = 10 nF, determine el margen error de los
parmetros 1+k y la frecuencia de oscilacin si y pueden tomar cualquier valor
entre 0.9 y 1.1.


El circuito de la figura no es sino un puente de Wien modificado. Calculemos la
frecuencia de oscilacin. En primer lugar, determinemos el valor de las impedancias
serie (Z
S
) y paralelo (Z
P
).

= +
1

=
+1



1

=
1

+ =
1 +

=

1 +


Sea A la entrada no inversora del amplificador operacional. Puede deducirse que:

= 1 +

= 1 +
+1

1 +



Ahora, supongamos que realizamos la normalizacin a una frecuencia central de valor

=
1

con lo que hago el cambio =


= :

= 1 +
( +1)(1 +)

=

2
+(1 + + ) +1



Ahora, reemplazo la variable de Laplace normalizada por la variable de Fourier
normalizada mediante el cambio u = j:

=
1
2
+ (1 + + )



Ingeniera Superior Electrnica UCM Electrnica Analgia
EXAMEN FINAL CONVOCATORIA FEBRERO 2011



11 de Febrero de 2011

Para que exista oscilacin, es necesario que este trmino sea puramente real. Ello es
posible solo si el numerador es imaginario puro para que pueda cancelarse con el
denominador. Por tanto, se debe cumplir que:

1
2
= 0 =
1

=
1

=




Si se alcanza esta frecuencia de oscilacin, se verificar que:


=
(1 + + )

=
1 + +

=

1 + +



Este valor est en torno a 1/3. Para que el sistema oscile, 1 + k debe ser, al menos, el
inverso de este valor. Por tanto,

1 + =
1 + +

= 1 + +
1



Veamos ahora un ejemplo prctico. La frecuencia de oscilacin alcanza el valor
mximo cuanto menores sean y y viceversa.

=
1

=
1
10
4
10
8
= 10
4

2
=
10
4
2
= 1591

=

0.9 0.9
= 1.11

= 1768

1.1 1.1
= 0.91

= 1448



En cambio, el mximo de 1+k se consigue cuando es mximo y mnimo, y
viceversa:

1 + = 1 + +
1

1 +1.1 +
1
0.9
3.21
1 +0.9 +
1
1.1
2.81



Y as concluye el problema propuesto.
Ingeniera Superior Electrnica UCM Electrnica Analgia
EXAMEN FINAL CONVOCATORIA FEBRERO 2011



11 de Febrero de 2011

4.- Los circuitos de las figuras utilizan amplificadores operacionales y transistores.
Indique qu funcin tienen as como limitaciones de la tensin de entrada, frecuencia
de trabajo, etc.


(a)



(b)


Caso A

Podemos ver que hay un diodo que est en serie con la salida del amplificador
operacional. Supongamos que el diodo est en funcionamiento. Por tanto, pasa
corriente a travs de l proporcionando un camino que permite cerrar el bucle de
realimentacin.
Por ello, podemos aceptar sin problemas que el amplificador se encuentra en zona
lineal y que la entrada inversora es una tierra virtual. Es fcil ver que, en estas
circunstancias:


Pero fijmonos en un hecho importante. Para que el diodo est en funcionamiento,
la corriente debe ir desde la salida OUT hasta la entrada IN y no en sentido inverso. Por
tanto, la ecuacin solo es vlida cuando V
OUT
> V
IN
lo que implica que V
OUT
> -V
OUT

V
OUT
> 0 V
IN
< 0.
Ingeniera Superior Electrnica UCM Electrnica Analgia
EXAMEN FINAL CONVOCATORIA FEBRERO 2011



11 de Febrero de 2011

Qu ocurre si V
IN
> 0? Simplemente, debera fluir corriente a travs de las dos
resistencias y que sera drenada por el amplificador operacional. Sin embargo, esto no
es posible pues el diodo bloqueara el paso. Por tanto, al no haber camino de
realimentacin, el amplificador operacional no puede estar en zona lineal sino en
saturacin.
En consecuencia, el diodo bloquea el paso de corriente y, de acuerdo con la ley de
Ohm, no puede haber cada de tensin entre las resistencias. Por ello, V
OUT
= V
IN
si V
IN
>
0 . Fijmonos que, en este caso, la tensin de la entrada inversora sera positiva con lo
que el amplificador operacional estara en saturacin negativa. La zona P del diodo
estara conectada a la tensin ms negativa del circuito y, efectivamente, no podra
conducir.
Como conclusin, se deduce que la estructura es un rectificador de onda completa
con inconvenientes serios. En primer lugar, el paso de zona lineal a saturacin del
amplificador limita su respuesta en frecuencia. Por otra parte, cuando la tensin es
positiva, es posible que aparezcan efectos de carga en la salida.
Caso B
Fijmonos que, conectado a la salida del op amp, hay un par Darlington que puede
conducir o no. Para que conduzca, el amplificador debe inyectar corriente en la base lo
que implica que aparece una corriente de emisor que debe ser drenada a tierra. Esto
implica que V
OUT
> 0.
Volvamos a comenzar el razonamiento partiendo de esta premisa. Supongamos que
V
IN
> 0. Si el op amp, est en zona lineal, V
OUT
= V
IN
> 0 y el par Darlington debera
inyectar corriente en R
L
. Esta suposicin es coherente pues el camino de
realimentacin se cerrara a travs de las uniones PN del par Darlington.
Qu ocurre si V
IN
< 0? En ese caso, aparecera una corriente a travs de R
L
que
debera ser drenada por el amplificador operacional. Sin embargo, esto es imposible
pues las uniones BE del par bloquean el paso. En consecuencia, es imposible que
circule corriente. Por tanto, V
OUT
= 0 V.
Esta solucin es coherente ya que el amplificador se encontrara en la zona de
saturacin negativa. La entrada inversora sera 0 V y la no inversora negativa. La
tensin de salida sera la tensin de saturacin negativa con lo que se enviara al par
Darlington a zona de corte.
En consecuencia, nos encontramos ante un rectificador de media onda con una
importante ventaja. Podemos elegir valores de R
L
muy bajos sin afectar al op amp pues
la corriente mxima de salida de ste es multiplicada varios rdenes de magnitud por
dicho par.
As, si el op amp proporciona una corriente mxima de salida de valor

, el par
podra suministrar una corriente del orden de

, agrandando el rango de
valores admisibles de la resistencia de carga.

También podría gustarte