Está en la página 1de 29

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA DE TELECOMUNICACIONES

Facultad de Ciencias e Ingeniera Ingeniera de Telecomunicaciones

TEORA DE COMUNICACIONES 2 TEL222

GUA DE LABORATORIO N 5

COMUNICACIONES M-ARIAS: QAM, QPSK Y DQPSK

Objetivos generales: Comprender las principales caractersticas de la modulacin digital M-aria en amplitud y cuadratura 8QAM. Comprender las principales caractersticas de la modulacin digital QPSK y la necesidad de deteccin coherente. Analizar la codificacin diferencial de la modulacin digital DQPSK y su mecanismo de deteccin cuasi-coherente.

2013- 1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

EXPERIENCIA N 5 Comunicaciones M-arias: QAM, QPSK y DQPSK


1. OBJETIVOS: Estudiar en el dominio del tiempo y la frecuencia las caractersticas de la modulacin digital M-aria 8QAM. Comprender las principales caractersticas de la modulacin digital QPSK y la necesidad de deteccin coherente. Analizar la codificacin diferencial de la modulacin digital DQPSK y su mecanismo de deteccin cuasi-coherente. 2. INTRODUCCIN:

2.1. Modulacin QAM (Quadrature Amplitude Modulation)


En general, se conoce por QAM a aquella modulacin que combina modulacin de amplitud y de fase. Para la experiencia en el laboratorio se ha optado por una modulacin 8-QAM, con cuatro fases y dos niveles por fase.

Modulacin 8-QAM En esta modulacin existen ocho posibles smbolos a transmitir, correspondiendo cada uno a un conjunto de tres bits (tribits). El paso de bits a tribits se traduce en una reduccin del ancho de banda, respecto a las modulaciones binarias y cuaternarias anteriores. Un posible esquema de bloques de un modulador 8-QAM es el presentado en la siguiente figura. Como se puede comprobar, este esquema de bloques permite aprovechar el modulador QPSK para conseguir las cuatro fases en funcin de dos tribits, el tercer tribit acta en la seleccin del nivel de amplitud.

~
Serie
PCM
+90

QAM

K1

K2

a Paralel o
Diagrama de bloques de un modulador 8-QAM

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES A partir del modulador QPSK, la obtencin del modulador QAM es casi directa. La principal diferencia radica en la generacin de los tribits, en el que se usan adems de biestables D, un divisor por tres (IC32) para obtener tiempos tres veces superiores a los de un bit (tiempo de un tribit). En la constelacin de la modulacin 8-QAM, que se muestra, se puede observar que tenemos cuatro fases posibles con dos amplitudes por cada una.

Constelacin de la modulacin 8-QAM

I
Demodulacin 8-QAM La modulacin 8-QAM se puede ver como una modulacin QPSK con dos niveles de amplitud seleccionables en funcin de un tercer bit. Por tanto, una forma sencilla de demodular consiste en pasar la seal de entrada por un demodulador QPSK, obteniendo as dos de los 3 bits. El tercer bit, el de la amplitud, se consigue pasando la seal de entrada por un detector de envolvente y un comparador. El comparador no utiliza un nivel fijo de comparacin, puesto que se vera afectado por las atenuaciones dependientes del canal, sino que compara la seal de salida del detector de envolvente con la media de esta seal, obtenida con un circuito pasa bajos RC. De esta manera, si la seal se atena, el valor medio baja y la comparacin sigue siendo correcta. Si se trabajase con ms de dos niveles, sera necesaria la utilizacin de un CAG (Control Automtico de Ganancia) ms complejo para tener en el demodulador unos niveles fijos independientes de la atenuacin del canal. El esquema de bloques del demodulador de 8-QAM es:

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

QAM

LPF 90 LPF

V Paralelo a Serie V
PCM

DETECTOR ENVOLVENT E

VALOR MEDIO
Diagrama de bloques de un demodulador 8-QAM

2.2. QPSK (Quaternary Phase-Shift Keying)


En este tipo de modulacin se agrupan los bits de la seal a transmitir de dos en dos (DIBITS), se asocia a cada dibit una de las cuatro posibles fases que son transmitidas, las que tienen una separacin de 90. Al pasar de bit a dibits la velocidad de variacin de la seal a modular disminuye a la mitad, obtenindose en la seal modulada un ancho de banda dos veces inferior a una seal BPSK. La obtencin de los dibits se realiza sin excesiva dificultad mediante biestables D.

1 PCM 1

DIBIT A

DIBIT B

Figura 1. Diagrama de una posible secuencia de bits con la conversin a dibits LABORATORIO DE COMUNICACIONES TEL222/2013-1 3

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

Ak 1 0 0 1

Bk 1 1 0 0

FASE 45 135 225 315

Ik 1 -1 -1 1

Qk 1 1 -1 -1

Tabla 1. Asignacin de los dibits a la fase transmitida

En la tabla1, comprobamos que la variacin de la fase, entre cualquier par de combinaciones que difieran en un solo bit, es de 90. Por tanto, en el caso de confundir una fase con una de las ms cercanas (caso ms probable), el error sera de un bit y no de dos. En la tabla 1, a los valores lgicos 0 y 1 de los dibits Ak y Bk, se asignan los valores 1 y 1 para Ik y Qk, de forma que la expresin matemtica de una modulacin QPSK es,
s (t ) = I k cos 2f c t + Qk sen 2f ct

donde, S(t) = seal modulada en QPSK, Ik, Qk = representan los dibits fc = frecuencia portadora
Una representacin alternativa, y ms usada, de s(t) que desplaza las fases 45 es la siguiente:

s (t ) = I k cos(2f c t +

) + Qk sen( 2f c t +

Si pensamos en una representacin vectorial en la que el eje horizontal represente el coseno y el eje vertical el seno, comprobamos que las posibles combinaciones de I k y Qk nos proporcionan la fase indicada en la tabla 1. Hay dos smbolos por cada eje representando las cuatro posibles fases de esta modulacin: 0, 90, 180 y 270.

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

sen( 2f c t +

(-1,1)

(1,1)

cos(2f c t +

(-1,-1)

(1,-1)

Figura 2. Constelacin de la modulacin QPSK 2.2.1. Modulacin QPSK


El Modulador QPSK, se obtiene fcilmente a partir de la ecuacin generadora de la modulacin. Consta de un convertidor serie a paralelo para pasar de bits a dibits, y dos multiplicadores que actan sobre la portadora y un dibit, y de la portadora desfasada 90 y el otro dibit. Finalmente el resultado de las dos ramas es sumado obteniendo cuatro posibles fases.

~
PCM

QPSK

Serie a Paralelo

+90

Figura 3. Diagrama de bloques de un modulador QPSK

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

2.2.2. Demodulacin QPSK


Como en toda demodulacin, se trata de hacer el paso inverso al modulador. El esquema de bloques de un demodulador QPSK es:
QPSK

LPF
CLOCK

90 LPF

Paralelo a Serie

PCM

V
Figura 4. Diagrama de bloques de un demodulador QPSK

La seal modulada de entrada se descompone mediante multiplicadores en sus componentes seno y coseno multiplicndola por el reloj de referencia y el reloj de referencia desfasado 90. Como ocurra al multiplicar en la modulacin BPSK, aparece adems de la continua, una seal de frecuencia doble que eliminamos mediante los filtros pasa bajos. Finalmente mediante el convertidor paralelo a serie pasamos de dibits a bits obteniendo la seal PCM. Una forma sencilla de hacer una demodulacin cuaternaria de fase mediante lgica digital, es la que se muestra a continuacin:
QPSK

90

LPF V LPF V
Figura 5. Diagrama de bloques con lgica digital de un demodulador QPSK Paralelo a Serie
PCM

180 270

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

En la modulacin se asign a cada dos dibits una fase:

AK 0 0 1 1

BK 0 1 1 0

0 1 0 0 0

90 0 1 0 0

180 0 0 1 0

270 0 0 0 1

Si en la deteccin generamos las cuatro posibles fases y hacemos una XNOR entre stas y la entrada, tendremos un 1 slo en la fase transmitida. De la tabla anterior deducimos que, de la suma de la salida correspondiente a la fase de 180 con la de 270 obtenemos Ak, y de la suma de 90 y 180 obtenemos Bk. Esta es la base del esquema de bloques presentado. Es necesario pasar la salida de las XNORs por filtros pasabajos para eliminar los glitches. Posteriormente se recuadran las seales y se pasan de dibits a bits mediante un multiplexor, con lo que se finaliza la demodulacin.

2.3. DQPSK (Differential Quaternary Phase-Shift Keying)


La modulacin QPSK, como ocurra con BPSK, presenta ambigedad de fase. En el caso de QPSK podemos recuperar cuatro fases diferentes y solo una de ellas es la correcta. De forma paralela a lo que hacia la DPSK respecto a la BPSK, existe una codificacin diferencial, DPSK, que resuelve el problema de las ambigedades de fase de la modulacin QPSK. La codificacin diferencial a aplicar en el caso cuaternario es:

I k = ( Ak Bk )( Ak I k 1 ) + ( Ak Bk )( Bk Qk 1 )
Qk = ( Ak Bk )( Bk Qk 1 ) + ( Ak Bk )( Ak I k 1 )
donde Ak y Bk, son los dibits originales e I k y Qk, son los dibits codificados diferencialmente.

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

1.2.1 Modulacin DQPSK


La modulacin DQPSK consiste en generar los dibits de igual forma que los generamos para la QPSK. Una vez obtenidos los dibits, stos son codificados diferencialmente como indica la frmula anterior, por lo que el esquema de bloques de un modulador DQPSK es el de la siguiente figura, donde rb es la velocidad en bps de la seal PCM (dibits a velocidad rb/2):
DQPSK DATOS

Serie a Paralelo

rb/2

~
Codificacin Diferencial
+90

rb/2

Figura 6. Diagrama de bloques de un modulador DQPSK

La constelacin de la modulacin DQPSK es la misma que en la modulacin QPSK, puesto que, independientemente de la codificacin diferencial, las posibles fases que podemos encontrar en la salida son las mismas.

1.2.2 Demodulacin DQPSK


La demodulacin DQPSK, como ocurra entre DPSK y BPSK, sigue el mismo esquema de bloques que el demodulador QPSK, con la excepcin de la referencia de reloj, el cual se ha sustituido por la seal de entrada DQPSK con un retardo de un dibit (dos tiempos de bit, 2Tb). Al multiplicar por la seal retardada un dibit, evitamos la necesidad de la referencia en fase y conseguimos la decodificacin diferencial. El esquema de bloques del demodulador DQPSK es:

DQPSK

LPF
Retardo 1 dibit

90 LPF

Paralelo a serie

PCM

V
Figura 7. Diagrama de bloques de un demodulador DQPSK

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

Siguiendo el esquema de bloques del modulador QPSK se puede conseguir la demodulacin DQPSK mediante circuitos lgicos con el siguiente esquema de bloques:
DQPSK

Retardo 1 dibit

90 180 270

LPF V LPF V
Figura 8. Diagrama de bloques con lgica digital de un demodulador DQPSK Paralelo a serie
PCM

A partir del esquema de bloques presentado y la comparacin con el ya mostrado para DQPSK, la obtencin del demodulador DQPSK es sencilla. La principal diferencia radica en la introduccin de un retardo de un dibit realizado mediante 16 biestables D en cascada. Son necesarios 16 biestables porque la frecuencia utilizada como reloj es de 666 KHz (frecuencia recuperada por el PLL), y la de un bit es de 41.5 KHz.

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

PARTE PRCTICA
I. MATERIAL REQUERIDO: 1 1 1 1 1 Entrenador de Comunicaciones Digitales PROMAX Emisor EC - 796 Entrenador de Comunicaciones Digitales PROMAX Receptor EC 796 Generador de seales Osciloscopio digital Computador Conectores II. DESCRIPCIN DE MDULOS 1. Formato PCM en el entrenador de comunicaciones. La frecuencia de reloj del UART es de 1.33 MHz. La velocidad de salida del UART (Seal PCM) divide entre 16 su seal de reloj, es decir proporciona una velocidad de 83 Kbps. El formato del carcter en el equipo es de 11 bits: Un bit de start, ocho bits de longitud de palabra, un bit de paridad par, un bit de stop. 2. Entrenador de Comunicaciones Emisor PROMAX Para las modulaciones QPSK, se utiliza una frecuencia de portadora de 166 Khz.

10

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

MDULO EMISOR Panel Frontal: 1

[1] interruptor de encendido. [2] Pulsador de entrada (3 posibilidades) [3] Pulsador Filter/Comp activa filtro antialiasing o / y al compresor. [4] Pulsador del modulador (selecciona el tipo de modulacin). [5] Pulsador Canal de simulacin: directo o filtro pasa bajo odegradacin de. canal (ruido, atenuacin, o/y interferencias). [6] Pulsador de transmisin: selecciona tipo de canal a transmitir.
2 3 4 5 6

Lateral Izquierdo:

[10] Coax. 1: BNC entrada para el generador de funciones (BNC1). [11] Coax. 2: BNC entrada para seales TTL (BNC2). [12] Mic. 1: Jack 3.5 mm entrada micrfono.
1 0 1 1 1 2 2

LABORATORIO DE COMUNICACIONES TEL222/2013-1

11

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

Lateral Derecho:
[20] Tx. 27 Mhz: BNC antena emisor. [21] I.R. Emisor de infrarrojos. [22] O.F. conector salida para fibra ptica. [23] Coax. BNC salida para lnea coaxial. [24] Bif. BANANAS salida para lnea

bifilar.
2 0 2 1 2 2 2 3 2 4

MDULO RECEPTOR Panel Frontal [22] Mic. 1: Jack 3.5 mm entrada micrfono. 1
[1] interruptor de encendido. [2] Pulsador de Recepcin (canal de entrada) [3] Pulsador del demodulador (selecciona los diferentes demoduladores). [4] Pulsador Filter / Expansor selecciona .uso del filtro reconstructor y /o .expansor. [5] Pulsador Salida (audio, seal o TTL).

12

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

Lateral Izquierdo:

[40] Bif.: BANANAS entrada para lnea bifilar [41] Coax.: BNC entrada para lnea coaxial. [42] O.F. conector de entrada para fibra ptica. [43] I. R. : Receptor de Infrarrojos. [44] TX. 27 Mhz: BNC antena receptor.

4 0

4 1

4 2

4 3

4 4

Lateral Derecho:

[50] S2: BNC salida para TTL. (BNC2) [51] Control de amplitud para auriculares. [52] Jack 3.5 mm mono para auriculares. [53] S1: BNC salida osciloscopio. (BNC1).

5 0

5 1

5 2

5 3

LABORATORIO DE COMUNICACIONES TEL222/2013-1

13

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

HOJA DE LABORATORIO 5 Integrantes


APELLIDOS Y NOMBRES
Nombre del alumno Nombre del alumno Nombre del alumno Nombre del alumno

CDIGOS
Cdigo PUCP Cdigo PUCP Cdigo PUCP Cdigo PUCP

GRUPO

CORREGIDO POR

NOTA

Haga clic en este espacio, presione F9 e ingrese el nombre de quien corrige

0.0/6

El contenido de esta gua es de carcter estrictamente personal y aplicable solo para el curso de TEORA DE COMUNICACIONES 2 (TEL2). Cualquier tipo de plagio ser sancionado de acuerdo con el reglamento disciplinario de la PUCP.

14

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

Laboratorio 5 Comunicaciones M-arias Procedimiento 1: Modulacin y Demodulacin QAM


1. Modulador QAM
1.1. Conecte los mdulos emisor y receptor mediante el cable bifilar. Luego encienda ambos mdulos y seleccione mediante los pulsadores las siguientes opciones: Emisor: Entrada de seal: Sig Filtro antialiasing: ON. Compresor OFF. Modulacin: QAM Canal sin interferencias (Directo). Salida por cable Bifilar Receptor: Entrada por cable Bifilar. Demodulacin: QAM Filtro Reconstructor: ON, Expansor: OFF Salida: Signal

1.2. Obtener del generador Agilent una seal senoidal de 1 KHz, 2 Vpp y conecte a la entrada (BNC1) del emisor. Verifique el funcionamiento del sistema observando las seales del punto TPE1 y del punto TPR41. 1.3. En el mdulo Emisor, observe las seales en los puntos TPE4 (seal moduladora) y TPE24 (seal modulada QAM). Mida la frecuencia de oscilacin en el punto TPE24 del emisor. Seal Moduladora (TPE4) y Seal Modulada QAM (TPE24)
(INSERTAR GRFICA)

TPE4 TPE24
Frecuencia de Portadora QAM = KHz

1.4. Conecte el canal 1 del osciloscopio al punto TPE4. Mida con el canal 2 los tribits generados en los puntos TPE17, TPE18 (tribits de fase) y TPE19 (tribit de amplitud). Mida el tiempo de un tribit y relacione con la duracin de un bit. Seal PCM (TPE4) y Seal Tribit 1 (TPE 17)
(INSERTAR GRFICA)

TPE4 TPE17

Seal PCM (TPE4) y Seal Tribit 2 (TPE 18)


(INSERTAR GRFICA)

TPE4
LABORATORIO DE COMUNICACIONES TEL222/2013-1 15

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

TPE18 Seal PCM (TPE4) y Seal Tribit 3 (TPE 19)


(INSERTAR GRFICA)

TPE4 TPE19

Tiempo tribit =

1.5. Con el generador encendido conecte el canal 1 al punto TPE17 tribit, y el canal 2 al punto TPE28 (seal modulada en QAM). Observe los saltos de fase y los cambios de amplitud de la seal QAM en cada cambio de la seal moduladora (tribit 1). (nota: los saltos de fase y cambios de amplitud que no coinciden con los flancos del tribit1 son debidos a los tribits 2 y 3). Seal QAM en tiempo
(INSERTAR GRFICA)

TPE17 TPE28

1.6. Grafique el espectro de frecuencias QAM y determine su ancho de banda. Sugerencia: Span = 500 Khz, 5dB/div Espectro de Frecuencias de la seal modulada QAM (INSERTAR GRFICA) Center = frec. Portadora, Escala vertical:

BW =

KHz

2. Demodulador QAM
2.1. Visualice los puntos TPE17 (tribit 1 emitido) y TPR23 (tribit 1 demodulado) y compruebe que la demodulacin del tribit es correcta. Haga lo mismo con el otro tribit de fase (tribit2) midiendo en TPE18 y TPR24. Seal tribit 1 emitido TPE17 y Seal tribit 1 demodulado TPR23
(INSERTAR GRFICA)

16

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

Seal tribit 2 emitido TPE18 y Seal tribit 2 demodulado TPR24


(INSERTAR GRFICA)

2.2. Conecte al canal 1 del osciloscopio al punto TPE19 (tribit de amplitud emitido) y el canal 2 al punto TPR17 (tribit de amplitud recibido). Verifique la correcta demodulacin. Seal tribit de amplitud emitido TPE19 y Seal tribit de amplitud recibido TPR17
(INSERTAR GRFICA)

2.3. Para demodular la amplitud de QAM, se pasa la seal por un detector de envolvente (TPR26) y se compara con el nivel medio (TPR25). Visualice los dos puntos anteriores, ajustando la masa (Tierra) de los canales en el mismo punto y poniendo la misma escala. Seal de salida del detector de envolvente TPR26 y Seal de nivel medio TPR25
(INSERTAR GRFICA)

2.4. Coloque las puntas de osciloscopio en los puntos TPE1 y en TPR41 y compruebe que la recuperacin de la seal es la correcta. La variacin de fase afecta a QAM porque se transmiten 4 fases que requieren una referencia. Compruebe que al activar el micro interruptor I1 de SW3 y mover los micro interruptores I2 e I3, solo se demodula correctamente para una combinacin, la que aporta la referencia con fase correcta.

2 OFF OFF ON ON

3 OFF ON OFF ON

Funciona Correctamente?

LABORATORIO DE COMUNICACIONES TEL222/2013-1

17

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

Procedimiento 2: Modulacin y Demodulacin QPSK


Modulacin QPSK 1. Conecte el mdulo emisor con los estados de los pulsadores de la siguiente forma:

Entrada de Seal Filtro Antialiasing compresor Modulacin Simulador de canal Salida

SIG ON OFF QPSK Directo Cable bifilar

2. Conecte con el generador apagado para facilitar el sincronismo, la sonda del canal1 a la salida de la UART emisora (TPE4). Con el canal 2 visualice el reloj de referencia en TPE13. Sugerencia: Utilice los cursores para indicar el periodo de 144 s tiempo de una trama de cdigo. Seal PCM y Seal de Reloj (INSERTAR GRFICA)

3.

Anote en la siguiente tabla las lecturas de TPE4 (0 o 1) en cada flanco ascendente del reloj.

Valor bit en TPE4 A partir de la tabla anterior, dibuje los dibits (ver parte terica):

Valor dibit 1

18

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

Valor dibit 2 4. Verifique si los dibits generados en TPE20 y TPE21 coinciden con las tablas que ha confeccionado (intente ubicar la grfica que justifique sus clculos). Sugerencia: Utilice los cursores para indicar el periodo de 144 s tiempo de una trama de cdigo. Seal Dibit 1 y Seal Dibit 2 (INSERTAR GRFICA)

Observaciones: ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. 5. Ahora encienda el generador (verifique valores) y conecte el canal 1 al punto TPE20 (dibit1), y el canal 2 al punto TPE28 (seal modulada en QPSK). Observe los saltos de fase de la seal QPSK en cada cambio de la seal moduladora (dibit1). (nota: los saltos de fase que no coinciden con los flancos del dibit1 son debidos al dibit2 (TPE 21). Seal Dibit 1 y Seal QPSK (INSERTAR GRFICA)

6. Para determinar la frecuencia patrn para la generacin de QPSK observe el punto TPE14. Frecuencia: ...........................

LABORATORIO DE COMUNICACIONES TEL222/2013-1

19

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

Demodulacin QPSK 1. Conecte el mdulo emisor y receptor con los estados de los pulsadores de la siguiente forma:

Emisor: Entrada de seal: Sig Filtro antialiasing: ON. Compresor OFF. Modulacin: QPSK Canal sin interferencias (Directo) Salida por cable Bifilar

Receptor: Entrada por cable Bifilar Demodulacin: QPSK. Filtro Reconstructor: ON, Expansor: OFF Salida: Signal

Asegrese que los microinterruptores del conmutador SW3 estn todos en OFF (abajo). 2. Utilizando el generador Agilent obtener una seal senoidal de frecuencia 1 Khz. y de amplitud de 1 Vpp y conectarla a la entrada (BNC 1) del emisor. Visualice esta seal en el canal 1 del osciloscopio (TPE1). 3. Verifique el funcionamiento del sistema observando las seales del punto TPE1 y del punto TPR41. Si se recupera la seal senoidal siga adelante con el paso siguiente. Si tuviera error de paridad o no demodula ajuste el recuperador de portadora que es el condensador variable (C83, ubicado en la parte inferior del Demodulador DPSK en el mdulo receptor). 4. Con el generador apagado observe los puntos TPE20 (dibit 1 emitido) y TPR24 (dibit1 demodulado), compruebe que la demodulacin del dibit es correcta. Si no fuera as, encienda y apague el generador para activar de nuevo el control automtico de fase del receptor (por si hubiera enclavado a una fase incorrecta). Notar unos subniveles dentro de los ceros y unos recibidos: ello es debido a las conmutaciones del multiplexor que convierte los dibits en bits. Seal dibit 1 emitido (TPE20) y Seal dibit 1 demodulado (TPR24)

20

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

(INSERTAR GRAFICA)

Anote sus observaciones. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. 5. Conecte las sondas en TPR14 y TPR16 y observe las salidas de las puertas XOR que multiplican la entrada al receptor por la portadora de referencia. Esta seal de referencia entra con una diferencia de fase 90 entre cada una de las dos puertas XOR que se estn visualizando. A la salida de las XORs, adems de niveles largos de 1 y 0, aparece una seal cuadrada de frecuencia doble a la de la portadora cuando el desfase relativo entre la seal de entrada y de referencia es de 90. Seal TPR14 y Seal TPR16 (INSERTAR GRFICA) Anote sus observaciones. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. 6. Las seales mostradas, una vez sumadas y filtradas, aparecen en TPR20. Visualice este punto que es una de las entradas de un comparador y simultneamente observe el nivel de continua de la otra entrada en TPR21. La salida de este comparador conforma el dibit 1 que puede ver en TPR24, anteriormente observado. Seal sumada y filtrada TPR20 y seal de nivel de continua de comparacin TPR21 (INSERTAR GRFICA)

LABORATORIO DE COMUNICACIONES TEL222/2013-1

21

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

Anote sus observaciones. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. 7. Repitiendo el proceso anterior para el dibit 2 visualice con el osciloscopio: Seal dibit 2 emitido TPE21 y Seal dibit 2 demodulado TPR23 (INSERTAR GRFICA) Seal TPR14 y Seal TPR15 (INSERTAR GRFICA) Seal filtrada y sumada TPR22 y seal de nivel de continua de comparacin TPR21 (INSERTAR GRFICA)

Anote sus observaciones. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. 7. El paso final, para obtener la seal que haba emitido la UART es pasar de paralelo a serie los dibits (TPR23 y TPR24). Conecte el canal 1 del osciloscopio en TPE4 y el canal 2 en TPR36 y compruebe que la seal salida de la UART emisora, llega correctamente demodulada a la entrada de la UART receptora. Seal de la UART emisora TPE4 y Seal de la UART receptora TPR36 (INSERTAR GRFICA)

Anote sus observaciones. ................................................................................................................................. ................................................................................................................................. .................................................................................................................................

22

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

................................................................................................................................. 8. Site las sondas en TPE1 y en TPR41. Conecte el generador de funciones. La recuperacin de la seal debe ser correcta (sino ajuste de nuevo C83). 9. Poniendo en ON el micro interruptor I1 de SW3, se anula el ajuste automtico de fase y entra en funcionamiento la seleccin de fase manual. Segn la situacin de los microinterruptores de I2 e I3, el detector partir de una de las cuatro posibles fases iniciales de una QPSK. Compruebe que, en solo una de las posiciones de I2 e I3 el demodulador funciona correctamente.

2 OFF OFF ON ON

3 OFF ON OFF ON

Funciona Correctamente?

10. Segn sus resultados anteriores el QPSK necesita o no un circuito automtico de seleccin de fase. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. .................................................................................................................................

LABORATORIO DE COMUNICACIONES TEL222/2013-1

23

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

Procedimiento 3: Modulacin y Demodulacin DQPSK


Modulacin DQPSK 1. Conecte el mdulo emisor con los estados de los pulsadores de la siguiente forma: Entrada de Seal Filtro Antialiasing compresor Modulacin Simulador de canal Salida SIG ON OFF DQPSK Directo Cable bifilar

2. Luego visualice los dibits codificados diferencialmente, en los puntos TPE22 y TPE23 y compruebe sus resultados (debe ubicar la grfica que justifique sus clculos). Seal Dibit 1 y Seal Dibit 2 Diferencial
(INSERTAR GRFICA)

3. Ahora encienda el generador (verifique valores) y conecte el canal 1 al punto TPE22 (dibit1), y el canal 2 al punto TPE28 (seal modulada en DQPSK). Observe los saltos de fase de la seal DQPSK en cada cambio de la seal moduladora (dibit 1). (nota: los saltos de fase que no coinciden con los flancos del dibit1 son debidos al dibit2 (TPE 23). Seal Dibit 1 diferencial y Seal DQPSK (INSERTAR GRFICA)

4. Qu diferencias observa entre las tcnicas de modulacin QPSK y DQPSK? ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. Demodulacin DQPSK

24

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

1. Conecte el mdulo emisor y receptor con los estados de los pulsadores de la siguiente forma: Emisor: Entrada de seal: Sig. Filtro antialiasing: ON. Compresor OFF. Modulacin: DQPSK Canal sin interferencias (Directo) Salida por cable Bifilar Los microinterruptores del conmutador SW3 deben estar todos en OFF. 2. Utilizando el generador Agilent obtenga una seal senoidal de frecuencia 1 Khz. y de amplitud de 1 Vpp. Conecte la seal obtenida a la entrada (BNC 1) del emisor y luego visualice esta seal en el canal 1 del osciloscopio (TPE1). 3. Verifique el funcionamiento del sistema observando las seales del punto TPE1 y del punto TPR41. Si se recupera la seal senoidal siga adelante con el paso siguiente. Si tuviera error de paridad o no demodula, ajuste el recuperador de portadora (C83). 4. Desconecte el generador y visualice los puntos TPE20 (dibit emitido) y TPR24 (dibit demodulado) y compare con el punto TPE22 (dibit diferencial 1) con el TPR24. En el punto TPR24 observamos el dibit primario o el dibit diferencial? Seal dibit 1 emitido TPE20 y Seal dibit demodulado TPR24 (INSERTAR GRFICA) Receptor: Entrada por cable Bifilar Demodulacin: DQPSK. Filtro Reconstructor: ON, Expansor: OFF Salida: Signal

Seal dibit 1 emitido TPE22 y Seal dibit demodulado TPR24 (INSERTAR GRFICA)

Anote sus observaciones. ................................................................................................................................. .................................................................................................................................


LABORATORIO DE COMUNICACIONES TEL222/2013-1 25

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

................................................................................................................................. ................................................................................................................................. Conectando las sondas a TPR30 y TPR31 podr observar las salidas de las puertas XOR, que multiplican la seal recibida por ella misma atrasa un dibit. Esta seal atrasada, a su vez, presenta un desfase entre cada una de las dos puertas XOR. De cunto es este desfase y a qu se debe? Seal TPR30 y Seal TPR31 (INSERTAR GRFICA) Anote sus observaciones. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. .................................................................................................................................

5. Las seales TPR30 y TPR31, una vez sumadas y filtradas, se visualizan en TPR33. Este punto es una de las entradas de un comparador junto a TPR34 (nivel de continua de la otra entrada), la salida de este comparador conforma el dibit 1. Seal sumada y filtrada TPR33 y seal de nivel de continua de comparacin TPR34 (INSERTAR GRFICA) Anote sus observaciones. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. .................................................................................................................................

6. Repitiendo el proceso anterior para el dibit 2 visualice con el osciloscopio: Seal dibit 2 emitido TPE21 y Seal dibit demodulado TPR23 (INSERTAR GRFICA)

26

LABORATORIO DE COMUNICACIONES TEL222/2013-1

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

Seal TPR30 y Seal TPR32 (salidas de las XORs) (INSERTAR GRFICA) Seal filtrada y sumada TPR35 y Seal de nivel de continua de comparacin TPR34 (INSERTAR GRFICA) Anote sus observaciones. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. 7. Finalmente los dibits se convierten a bits. Conecte el canal 1 del osciloscopio en TPE4 y el canal 2 en TPR36, y compruebe que la seal salida de la UART emisora llega correctamente a la entrada de la UART receptora. Seal a la salida de la UART emisora TPE4 y Seal a la entrada de la UART receptora TPR36 (INSERTAR GRFICA) Anote sus observaciones. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. 8. Site las sondas en TPE1 y en TPR41. Conecte el generador de funciones. La recuperacin de la seal debe ser correcta, sino lo es, reajuste el condensador variable del recuperador de la portadora C83. 9. Ponga en OFF el interruptor I1 de SW3, para entrar en funcionamiento de seleccin de fase manual. Mueva los interruptores I2 e I3, para variar la referencia de fase. 2 3 OFF OFF OFF ON Funciona Correctamente?

LABORATORIO DE COMUNICACIONES TEL222/2013-1

27

PONTIFICIA UNIVERSIDAD CATLICA DEL PER INGENIERA ELECTRNICA Y DE TELECOMUNICACIONES

ON OFF ON ON 10. Segn los resultados anteriores la modulacin DQPSK requiere o no una referencia de fase? ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. ................................................................................................................................. 11. En base a los puntos anteriores complete el siguiente cuadro:

Criterio Tipo de Tx digital Seal modulante Referencia de fase Tipo de deteccin Hardware

QAM

QPSK

DQPSK

12. Observaciones y conclusiones: .................................................................................................................................. .................................................................................................................................. ..................................................................................................................................

28

LABORATORIO DE COMUNICACIONES TEL222/2013-1

También podría gustarte