Está en la página 1de 169

RADIO INSTITUTO

CURSO DE CIRCUITOS DIGITALES


LECCIN N 1 TRANSISTORES
EN CIRCUITOS DE AUDIO - POLARIZACIN EN CLASE A - AMPLIFICACIN SATURACIN Y CORTE - EN CIRCUITOS DE CONMUTACIN - INVERSIN DE PULSOS Y PULSOS EN FASE CON NPN Y PNP - ESTADOS DE SATURACIN Y CORTE NETOS - MONTAJE DRLINGTON - BATERAS DE GEL Y PLOMO CIDO - CARGADORES DE BATERAS - RGIMEN DE CARGA.

Los transistores tienen una multiplicidad de aplicaciones en todo circuito electrnico, desde las etapas de R.F. de un simple receptor hasta la salida de audio de un poderoso amplificador de cientos de Watts encontramos transistores de todo tipo y potencia en infinidad de equipos. No es nuestra intencin abundar sobre ste tema que ya ha sido estudiado en nuestros cursos de transistores ya sean de Radio, Televisin y Televisin color, pero en el caso de Electrnica Digital su comportamiento y polarizacin son algo distinto y creemos necesario dedicar un espacio a ste tema repasar algunos conceptos importantes y poder apreciar las diferencias entre su uso en amplificadores y en circuitos sometidos a conmutaciones rpidas y estados absolutos (corte saturacin) como es el caso de los digitales. TRANSISTOR COMO AMPLIFICADOR DE SEALES DE AUDIO Veamos a continuacin como se desempea un transistor polarizado convenientemente, como amplificador de seales de audio en clase A o sea que trabaja en la parte lineal de su curva caracterstica. figura 1

Observamos que la polarizacin de base y emisor es tal que en colector tenemos la mitad de la tensin de fuente en condiciones de reposo, es decir sin seal de entrada aplicada a su base. Esto nos indica que el transistor est conduciendo permanentemente. Ahora bien, al aplicar una seal de alterna en su base, la onda de salida en colector, vara en amplitud en forma proporcional a la amplitud de la seal que aplicamos en su base y queda desfasada en 180 grados con respecto a la misma. CCD1 - 1

RADIO INSTITUTO
Esto sucede del siguiente modo: El medio ciclo positivo de la seal de entrada torna ms positiva la base pues se suma a la tensin de polarizacin existente. Al ser la base mas positiva aumenta la corriente de colector- emisor, en consecuencia hay una mayor cada de potencial en la resistencia de carga de colector y la tensin en el mismo se reduce, dando lugar a la formacin de un medio ciclo negativo. Cuando acta el medio ciclo negativo de la seal en base, se produce el efecto inverso, es decir, ahora la base disminuye su polarizacin pues en ste caso se resta, en consecuencia tambin disminuye la corriente de colector - emisor, dando lugar a una menor cada de potencial en la resistencia de carga de colector, por consiguiente aumenta la tensin en el mismo y de ste modo se forma el medio ciclo positivo. Al estar el colector a un potencial igual a la mitad de la tensin de fuente, es fcil deducir que ambos medio ciclos de la seal de salida tendrn la misma amplitud y en el caso de una saturacin por seal de elevada magnitud en base, el ciclo completo saldr con sus dos crestas achatadas en igual proporcin. Naturalmente, estamos considerando a la seal de entrada como una sinusoide perfecta, si en

cambio llega con alguna deformacin, tambin saldr por colector con la misma deformacin aunque de mayor amplitud. Lo dicho lo observamos en la figura 2.

Ahora veremos un caso similar en un transistor que est polarizado con la base menos positiva que el anterior, es decir, hacia el lado del corte en su curva caracterstica, pero an dentro de la porcin recta. En ste caso supongamos que la corriente de reposo (sin seal en base) hace que la tensin en colector sea de 9 V, con la misma fuente de 12 V. Ver figura 3

CCD1 - 2

RADIO INSTITUTO
Como vemos en ste caso, al aplicar una seal en base de suficiente amplitud para no saturar el transistor, conseguimos una seal de salida de menor valor PP (pico a pico) ; si incrementamos la entrada, el semiciclo positivo de salida se

deforma achatndose, mientras que el negativo sigue creciendo todava 6 V ms hacia el 0 V. Ver figura 4.

Por ltimo veamos que sucede en el caso inverso en que la base es ms positiva que lo debido, por lo tanto nos desplazamos en la curva hacia el lado de la saturacin, pero an en la porcin lineal. Ver figura 5.

Como vemos ste es un caso igual al anterior pero a la inversa, pues al ser la base mas positiva aumenta la corriente de colector-emisor y desciende la tensin de colector como ya hemos dicho. Ahora el semiciclo negativo llega rpidamente al corte porque solo hay 3 V de diferencia entre la corriente de reposo y el 0, en cambio el positivo crece 9V hasta alcanzar el nivel de la tensin de fuente Digamos que si se incrementa mas la seal de base, tambin se achata ste semiciclo debido a que adems de estar mal polarizado, es muy elevada la seal de la entrada.

Las magnitudes de la seal de salida se han tomado a los fines de informacin pues en realidad en la prctica los valores de pico no son absolutos, es decir que el semiciclo positivo no llega a 12 V y el negativo no desciende hasta cero aunque estn cerca de ello. LOS TRANSISTORES EN CIRCUITOS DE CONMUTACIN Bien sabemos que la tcnica digital est basada en dos estados lgicos absolutos, que podemos definir como afirmacin y negacin, todo o nada, abierto o cerrado, y elctricamente, positivo CCD1 - 3

RADIO INSTITUTO
total, (alto) o negativo general (bajo), stas ltimas definiciones son las que se adoptan en sta tcnica y su notacin es Positivo (nivel alto) = 1 (uno) y Negativo (nivel bajo) = 0 (cero) y ste es el lenguaje que emplearemos. Cabe destacar que en el desarrollo de circuitos digitales en algunos puntos del mismo los niveles no son absolutos, pero siempre se dar una gran diferencia entre un 1 y un 0, de hecho los circuitos se disean de forma que un nivel prximo al 0 se tome como 0 y otro cercano al 1, como 1. Un circuito de conmutacin es aquel en el cual el voltaje de salida se desplaza bruscamente de uno a otro extremo (de positivo a negativo y viceversa) cuando se aplica a la entrada una seal digital. Los transistores a utilizar en stos casos deben tener la suficiente ganancia para que la onda cuadrada aplicada en su entrada no sufra ninguna deformacin en la salida, o sea que conserve perfecta simetra y sus flancos ascendente y descendente se mantengan bien verticales. Normalmente todos los transistores de silicio de usos generales que se encuentran en plaza son de elevada ganancia para ser usados en circuitos de conmutacin, solo hay que polarizarlos adecuadamente para aprovechar al mximo sus caractersticas y no sobrecargarlos a fin de evitar su calentamiento y posible destruccin. Segn la corriente y la tensin que se deba manejar, siempre habr un transistor adecuado. La corriente mxima que puede circular de colector a emisor est limitada por la tensin de polarizacin de base y el resistor o la carga de colector. Veamos a continuacin un ejemplo de polarizacin de un transistor NPN de usos generales tipo BC547.

Segn los manuales, ste transistor soporta una tensin base-colector (Ucbo) de 50 V, y una corriente mxima de colector (Ic) de 100 ma (0,1 A), los dems datos no interesan en ste caso. Como nosotros lo vamos a utilizar con una fuente de 12 V y una corriente muy inferior, diremos que ste transistor es apropiado. En la figura 6 vemos ste transistor con un resistor de carga de 2,2 K en su circuito de colector; digamos de paso que la expresin resistor resistencia que estamos empleando indistintamente, se refiere al mismo componente y es habitual emplear cualquiera de ellas. La base del mismo est conectada a travs de un resistor de 10 K a la salida de un separador inversor que bien podra ser uno de los seis que componen el circuito integrado CMOS, CD4069. El emisor est conectado a masa, o sea emisor comn; recordemos que sta denominacin se refiere a que, conectado de sta manera, ste terminal es comn a la seal de base y de colector.

Puede observarse que la base solo se polariza cuando aparece la seal digital en la salida del separador, y lo hace abruptamente, es decir, de estar a un potencial 0 (masa) pasa a potencial 1 (fuente). Mientras el separador permanece en nivel bajo (0), no existe corriente de base y por lo tanto el transistor est al corte - no hay corriente de colector. CCD1 - 4

RADIO INSTITUTO

Cuando el separador cambia de estado y pasa al nivel alto (1), la base se polariza positivamente y el transistor se satura instantneamente, pasando a conducir la mxima intensidad que le permite su resistencia de carga. Veamos que est sucediendo en el transistor de acuerdo a sta polarizacin. Aplicando la ley de Ohm vemos que dicha corriente es la siguiente.
E I = R = 2200 12 = 0,0054 A = 5,4 ma

Redondeando la cifra diremos 5 ma. Hemos despreciado el pequeo remanente de tensin que queda en el colector cuando est saturado, que suele ser menor que 0,1 V ya que no afecta el resultado final. Ahora veamos cual es la corriente de base de acuerdo al resistor de 10 K que la polariza. Tambin en ste caso despreciaremos la resistencia interna que ofrece la juntura base- emisor, que dadas las tensiones con que estamos operando es de unos pocos cientos de Ohm, y al quedar en serie con 10 K no es significativa. Igual que en el caso anterior:
E 12 I = -------- = ------------- = 0,0012 A = 1,2 ma R 10000

Redondeando la cifra diremos 1 ma. De acuerdo a stos nmeros, la corriente total colector-emisor es de 6,6 ma, ya que debe sumarse la corriente de base aunque en la prctica puede despreciarse cuando los valores son muy bajos. Si queremos saber cual es la resistencia interna aparente base-emisor, nuevamente aplicamos la ley de Ohm y obtenemos:
E 0,7 R = --------- = ---------------- = 583 ohm I 0,0012

El valor de tensin que se toma es el que corresponde a la cada en la juntura, que en la realidad vara entre 0,6 y 0,7 V. Recordemos de paso que las expresiones de R - E - I en las frmulas, estn dadas por Resistencia en Ohm - Tensin en Volt Intensidad en Amper. Luego se reducen segn la necesidad a K Ohm (Ohm X 1.000) - mv (milivolt) - ma (miliamper) etc. De haber querido "hilar fino" en los clculos de la corriente de base, podramos optar por alguno de los mtodos siguientes. Sumar la resistencia aparente de la juntura base-emisor a la de 10 K con lo que entonces obtenemos:
12

------------ = 0,0011 A = 1,1 ma 10583

O bien restar la cada de 0,7 V a los 12 V que entrega el inversor y por lo tanto sera:
11,3 ----------- = 0,0011 A = 1,1 ma 10000

Como vemos el resultado es el mismo, y la pequea diferencia que existe al hacerlo sin considerar la cada de la juntura, es totalmente despreciable. CCD1 - 5

RADIO INSTITUTO
De todos modos para lograr una corriente de colector de 5 ma, partiendo de 1 ma en el circuito de base, se necesita un transistor cuya ganancia de corriente (Beta Hfe) sea como mnimo igual a 5 (ganancia = Ic / Ib), naturalmente todos los transistores tienen una ganancia muy superior; en el caso del BC547 est entre 100 y 300, por lo tanto para sta corriente de colector podramos lograr la saturacin efectiva con menor corriente en base, pero siempre es mejor trabajar con holgura, por supuesto dentro de los lmites permitidos. Observe que la seal de salida en colector (Fig. 6) tiene la fase invertida con respecto a la entrada; si necesitramos la fase original se puede conectar el mismo transistor como seguidor emisivo, con los mismos componentes, entonces el circuito quedara as: Figura 7

En ste caso la tensin de salida del nivel alto, se ver reducida en 0,7 V debido a la cada que introduce la juntura base - emisor del transistor como ya hemos visto, y que a consecuencia de no estar conectado directamente a masa sino a travs de la resistencia de carga, se hace presente tambin entre colector y emisor.

Todo lo expuesto est basado en la situacin que el separador entrega un pulso de salida alto (1) y que el estado de reposo del mismo es un nivel bajo (0), si la condicin fuera la inversa, es decir reposo en 1 y pulso de nivel 0 podemos usar en igual forma un transistor PNP, por ejemplo el BC557 que es complementario del BC547, para conseguir idnticos resultados. Fig. 8, A - B Resumiendo: Si la seal o pulsos que entrega el separador son de nivel alto, es decir transicin de 0 a 1, se usar un transistor NPN, si fueran de nivel bajo, transicin de 1 a 0, usaremos un transistor PNP. Lo expuesto est referido a situaciones que se presentan algunas veces en circuitos digitales donde se hace necesario el uso de transistores para acoplar las salidas de circuitos integrados con otros elementos como ya veremos mas adelante, pero generalmente si los integrados son de la misma familia, por ejemplo CMOS, las conexiones entre ellos se hacen en forma directa (salida de uno con la entrada de otro unidas), en cambio se hace necesario el uso de un transistor, si tenemos que conectar la salida de un integrado CMOS a otro de la familia TTL, como ya estudiaremos. Tambin hay casos donde se necesita que el transistor est conduciendo permanentemente, es decir en estado de saturacin, y que pase al corte ante la presencia del pulso, esto sera lo inverso de lo visto en las figuras 6, 7 y 8; es fcil deducir que para lograr ste resultado los circuitos de las figuras quedan como estn y solo se reemplazan los transistores por los opuestos, o sea donde hay un NPN se conecta un PNP o viceversa. Sera lo mismo que si en stas figuras, la polaridad del pulso que entrega el separador fuera de nivel contrario al del grfico, de ste modo los transistores conduciran permanentemente y pasaran al corte cuando se presenta el pulso. CCD1 - 6

RADIO INSTITUTO

Observe que en B de la figura 8 tambin se presenta una cada de 0,7 V al igual que lo visto en la figura 7, lo que significa que los transistores conectados como seguidor emisivo introducen dicha cada sean PNP NPN indistintamente. ESTADOS DE SATURACIN Y CORTE NETOS A continuacin vamos a repasar brevemente los conceptos bsicos sobre polarizacin de los transistores de silicio para lograr una saturacin efectiva y tambin mantenerlos al corte con seguridad. Como hubo algunos alumnos de otros cursos que no tenan muy claro stos conceptos, nos parece importante recrear nuevamente ste tema. Un transistor NPN recibe en su colector el +B de la fuente en todos los casos, ya sea directamente si est conectado como seguidor emisivo(Fig.7) o a travs de la carga, que puede ser una resistencia (Fig.6), un diodo led con su correspondiente resistencia de limitacin, la bobina de un rel etc. Salvo en el caso del seguidor emisivo, el emisor se conecta directamente a masa. EL ESTADO DE CONDUCCIN SE LOGRA CUANDO LA BASE SE TORNA POSITIVA CON RESPECTO AL EMISOR EN 0,6 A 0,7 V, sta magnitud vara un poco entre las diferentes partidas de transistores pero no es significativa como para tomar en cuenta.

La medicin con un tester se efecta entre masa (punta negra) y base (punta roja). Si bien entra en conduccin, esto no significa que est saturado, pues la corriente de base puede ser insuficiente; recin diremos que est saturado cuando la antedicha corriente de base adquiere CCD1 - 7

RADIO INSTITUTO
tal magnitud que la tensin de colector se reduce a cero o un valor muy cercano. Algunas veces se necesita una alta corriente de colector porque la carga aplicada al mismo as lo requiere; tomemos por ejemplo un rel cuya bobina tiene una resistencia de 50 Ohm, y que debe comandarse mediante un transistor desde una fuente de 12 V, como el caso de los ejemplos anteriores. En ste caso se toma el bobinado como resistencia pura, porque trabaja corriente continua; si fuera en corriente alternada, se tomara el valor reactancia inductiva (XL), que vara segn la frecuencia, pero que siempre mucho mayor. Veamos que consumo tiene ste rel, sabiendo que todo ha circular a travs del transistor que utilicemos para su gobierno. Los clculos son los mismos que los efectuados para la figura 6, o sea:
I 12 E = ------- = --------- = 0,240 A Lo que es igual a 240 ma R 50

en de es de

Por de pronto ya no podemos utilizar el BC547, cuya corriente mxima admisible es de 100 ma, pero podemos sustituirlo por un BC337 que tiene un mximo de 800 ma. Siempre es conveniente no superar el 50% de la corriente que entregan los transistores, ya que stos valores son dados como lmite y en condiciones de corta duracin. En el caso que nos ocupa, 240 ma es un valor que soporta sin dificultad un BC337. Ahora bien, si la seal que aplicamos a su base, tiene la suficiente amplitud (tensin) y suficiente intensidad (amper), no habr dificultad y la corriente de base tambin ser suficiente para saturar el transistor, que conmutar en forma efectiva el rel. Pero puede suceder que dicha seal tenga buena amplitud pero de baja intensidad, y por ms reducida que sea la resistencia de base que conectemos no se pueda lograr la saturacin plena y en cambio se produzca una sobrecarga en el

componente que entrega sta seal. Esto requiere una solucin que en realidad es simple. Se utiliza adems del BC337, otro transistor NPN que puede ser de baja potencia, por ejemplo el BC547 y se los monta en Drlington. Bien, como no se puede lograr la conduccin plena del BC337 porque la seal es dbil y la corriente de base del mismo la absorbe casi totalmente sin llegar a saturarlo plenamente, esto quiere decir que hay que lograr previamente una ganancia en corriente y sta corriente aplicarla a la base del BC337; esto es lo que se logra con el montaje Drlington. Figura 9.

En ste circuito el transistor BC337 es el que recibe la carga del rel y el BC547 solamente soporta la corriente de base del BC337, que por alta que sea es de unos pocos ma, adems la ganancia se multiplica sin cargar la salida del componente que entrega la seal ya que ahora la corriente que suministra el 547 es tomada de la misma fuente y aplicada a la base del 337. CCD1 - 8

RADIO INSTITUTO
De ste modo la resistencia de base del 547 puede ser elevada ya que necesitamos una corriente mucho menor en la misma. Supongamos que la ganancia (Beta Hfe) de cada transistor sea de 100; al montarlos en Drlington la ganancia total pasa a ser igual a 100 X 100 o sea de 10.000 veces, lo que significa que una corriente de base de tan solo 0,000040 A (40 microamper) en la base del BC547, se traduce en una magnitud de 0,400A (400 miliamper) de corriente de colector en el BC337,(0,000040X10.000),con lo que se logra la ganancia ms que suficiente para el buen funcionamiento de la carga, en ste caso el rel.

Diremos que en plaza existen transistores Drlington ya encapsulados en una sola unidad, y de distintas potencias, aunque el montajedescripto no ofrece dificultad y generalmente es mas econmico. BATERAS En determinadas ocasiones es necesario emplear una batera en el equipo, tal el caso de una central de alarma, y no sera razonable el uso de dos fuentes de alimentacin, una para la central y otra para cargar la batera;lo que se hace es adaptar la fuente para que cumpla las dos funciones sin dificultad Antes de entrar en los detalles de la fuente, vamos a analizar brevemente las caractersticas de los dos tipos de bateras ms comnmente usadas. Nos referimos concretamente a las comunes, denominadas de plomo-cido y las de gel. Ambas poseen compartimientos donde se alojan las placas de plomo y los separadores correspondientes y la diferencia entre ellas consiste en el electrolito utilizado. Se denomina electrolito al lquido que se emplea para llenar cada compartimiento y que debe ser suficiente para cubrir y sobrepasar un centmetro las placas, sin llegar al llenado total. El electrolito citado, se trata de cido sulfrico, el cual es muy corrosivo por lo que hay que tener cuidado en su manipulacin. En los procesos de carga y descarga el cido tiene accin de electrlisis y libera hidrgeno y oxigeno lo que equivale a una prdida de su volumen, o sea que se reduce la cantidad en los compartimientos (celdas) . Esto es as porque la liberacin de Hidrgeno y oxgeno equivale a agua pura (H2O), por ste motivo hay que agregar peridicamente agua destilada para cubrir nuevamente las placas y normalizar la densidad del cido. En las bateras de gel esto no ocurre porque el cido ha sido combinado con otros compuestos qumicos y no se encuentra en estado lquido sino gelificado; sera algo parecido a una miel espesa. Como en stas no hay que reponer agua, se las denomina sin mantenimiento. Cada celda, o compartimiento de las placas, tiene una diferencia de potencial de 2 Volt y se conectan en serie para lograr la tensin nominal de la batera, as para una de 6 V, hay tres celdas unidas en serie, y para 12 V, 6 celdas. El Amperaje cantidad de energa que puede almacenar lo da la superficie total de las placas, lo que en definitiva forma el tamao de la batera. As es que una batera de 12 V X 60 A , tiene la mitad del tamao de otra de 12 V X 120 A. PROCESO DE CARGA Hemos dicho que cada celda tiene una tensin nominal de 2 V, lo que significa que una vez terminada su construccin y puesto el cido en sus celdas, se

produce inmediatamente una reaccin qumica que las lleva a ste potencial, sin embargo se debe considerar descargada, porque si bien obtenemos los 12 V, el amperaje que se dispone es muy escaso. Cuando se somete a carga, cada celda comienza a elevar su tensin a medida que va acumulando amperes. Se dice que una celda est plenamente cargada cuando su tensin llega a los 2,4 V, pero cuidado, sta es la tensin lmite que soporta, ms all, comienza su degradacin. La carga que consideramos ideal es cuando la celda adquiere 2,3 V, lo que significa que en una batera de 12 V, la carga estar a pleno cuando la tensin entre bornes sea de 13,8 V, (6 X 2,3) y en una de 6 V , 6,9 V , (3 X 2,3). De todos modos en la prctica una batera que supere los 13 V podemos considerarla cargada. Estos valores se dan mientras la batera est conectada con el cargador, luego al desconectarla, la tensin cae 1 Volt aproximadamente porque siempre trata de ubicarse en su tensin nominal. CCD1 - 9

RADIO INSTITUTO
Si pretendemos "tratar bien" a una batera, no se debe superar el rgimen de carga ms all del 10% de la capacidad de la misma en las de plomo-cido, y del 5% en las de gel; por ejemplo una batera comnmente usada en centrales de alarma tiene una capacidad de 7 A, por lo tanto si es de plomo-cido debe cargarse a un rgimen mximo de 700 ma, y si es de gel, a 350 ma. De ste modo la batera estar cargada a pleno en 10 horas y 20 horas respectivamente. Este tiempo es aproximado, porque existe un valor de resistencia interna de la batera que vara con la antigedad y que tiende a descargarla naturalmente, aunque muy lentamente. Si el rgimen de carga es menor, igual se llegar a la plenitud, simplemente tardar ms tiempo. FUENTE REGULADA Y CARGADOR DE BATERA En la figura 10 representamos el esquema de una fuente que ha sido preparada para alimentar un equipo de 12 V y a la vez mantener en carga una batera tambin de 12 V. El transformador elegido posee un secundario de 15 V, lo que da una tensin rectificada y filtrada de 19,75 V , que es aplicada a la entrada del regulador 7812. La salida del mismo se conecta con el borne positivo de una batera de 12 V 7 A a travs de una resistencia de 1 ohm y 1 wattde disipacin que limita la corriente de carga. De ste punto se toma la alimentacin del equipo a travs de un diodo que cumple dos funciones. Una de ellas es reducir la tensin en 0,7 V a fin de no sobrepasar los 13 V en el circuito, y la otra es como proteccin del equipo en caso que por error se conecte la batera con la polaridad invertida.

Efectivamente si esto pasara no habr circulacin de corriente porque como ya sabemos un diodo solo conduce con positivo en el nodo. De no ponerlo, una situacin de stas puede llegar a destruir circuitos integrados y otros componentes del equipo que no soportan una alimentacin con la polaridad invertida. Dicho diodo puede ser un 1N4007 o similar para 1A o ms.

El terminal central de todos los reguladores, pertenece a la referencia interna del mismo y siempre se conecta a masa directo para obtener la salida correspondiente indicada por el componente, pero en ciertas ocasiones, como es ste caso, necesitamos una tensin un poco mayor. Como vemos esto se consigue fcilmente elevando el potencial de la referencia mediante el uso de diodos. Cada diodo introduce una cada de 0,7 V que se ver reflejada en un aumento igual en la tensin de salida, por ello es que usamos dos en serie, para lograr un aumento de 1,4 V. Podramos haber utilizado tres, pero en ese caso la salida se eleva a 14,1 V, y si bien todava estamos dentro de los parmetros de carga de una batera de 12 V, preferimos no trabajar tan al lmite. Como la corriente que drena la referencia es de baja intensidad, pueden utilizarse diodos corrientes de usos generales como son los 1N4148 1N914 que soportan hasta 50 ma. Este tipo de cargador se denomina "cargador a flote" por sus caractersticas, ya que al principio de la carga la corriente es elevada, pero dentro de los lmites permitidos, y luego disminuye en las cercanas de los 13,4 V, para finalmente quedarse "flotando" en sta tensin, con lo cual tenemos la seguridad de no sobrecargar nunca la batera, la que puede estar conectada permanentemente.

RADIO INSTITUTO
CCD1 - 10

RADIO INSTITUTO
NOMBRE Y APELLIDO -------------------------------------------------------------------------------------------------------CALIFICACIN ----------------------------------- CALLE -------------------------------------------------- N ----------------FECHA DE ENVO --------------------------CDIGO ----------------- LOCALIDAD --------------------------------------

CURSO DE CIRCUITOS DIGITALES EXAMEN DE LA LECCIN N 1


1) En el colector del transistor de la figura 1 tenemos una tensin de 4 V en reposo; la seal de salida tiene: A = El semiciclo positivo recortado; B = El negativo recortado; C = son proporcionales 2) Un transistor NPN tiene conectada en colector una resistencia de 1,5 K y en base 4,7 K con una fuente de 15 V. La corriente total que soporta es: A = 18,45 ma; B = 13,19 ma; C = 6,81 ma 3) El caso de la pregunta anterior. La resistencia aparente base-emisor es de: A = 583 ohm; B = 645 ohm; C = 219 ohm 4) Un transistor suministra una corriente colector-emisor de 250 ma, cuando en la base hay una corriente de 1,2 ma. La ganancia (Beta) es: A = 208; B = 120; C = 300 5) En un circuito como el de la figura 7, pero alimentado con fuente de 9 V. El pulso de salida tiene un valor PP de: A = 11,3 V; B = 8,3 V; C = 9 V 6) Un transistor NPN con carga en colector de 2,2 K y fuente de 10 V. Midiendo con el tester tenemos, en base 0,65 V y en colector 2 V. La condicin es: A = Saturado; B = Corte; C = En conduccin pero no saturado. 7) Dos transistores montados en Drlington; uno tiene Beta = 150 y el otro 250. La ganancia total que se obtiene es: A = 37.500; B = 10.000; C = 166

8) En el mismo caso anterior. Que corriente de salida se obtiene si la corriente de base es de 30 microamper: A = 1,12 A; B = 125 ma; C = 812 ma 9) Midiendo con un tester cada celda de una bateria se lee 2,45 V. La condicin de la misma es: A = Le falta carga; B = Cargada a pleno; C = Est sobrecargada 10) Que pasa si una batera de gel de 12 V por 7 A es cargada a un rgimen de 700 ma: A = Se carga lentamente; B = No llega a la carga plena; C = Se acorta su vida til RESPUESTAS AL EXAMEN DE LA LECCIN N 1

Marque con una cruz la casilla que corresponde a la contestacin correcta NUNCA marque dos cruces en una misma columna

FUENTE DE ALIMENTACIN Y CARGADOR DE BATERAS


LISTA DE MATERIALES 1 - Circuito impreso ED2/1 1 - Transformador de 15 V 300 ma 4 - Diodos 1N4007 (D1 a D4) 2 - Diodos 1N4148 (D5 y D6) 1 - Regulador 7812 1 - Resistencia de 1K (R1) 1 - Diodo led (L1) 1 - Electroltico de 1000 Mf X 25 V (C1) 2 - Clip cocodrilo ( Rojo y Negro) 1 - Electroltico de 100 Mf X 16 V (C4) 2 - Capacitores de .1 Mf (C2 y C3) 1 - Cable con ficha de 220 V 1 - Cable polarizado de salida 1 - Gabinete para fuente 2 - Tornillos de 1/8 2 - Tornillos parker 2 - Etiquetas Estao

RADIO INSTITUTO
CURSO DE CIRCUITOS DIGITALES
LECCIN N 2 TRANSISTORES EN CIRCUITOS DE CONMUTACIN
A.O. COMO SCHMITT-TRIGGER - TENSIN OFFSET - CONMUTACIN DE RELS - ESTADOS NO ABSOLUTOS - UBICACIN DE LA CARGA - CORTE PROFUNDO DISIPACIN DE POTENCIA - CONMUTACIN DE CARGAS EN 12 V DESDE CIRCUITOS DE 5 V - ACOPLAMIENTOS CMOS A TTL Y TTL A CMOS CARACTERSTICAS DE INTEGRADOS CMOS - CARACTERSTICAS DE INTEGRADOS TTL - TABLA DE VERDAD NAND

Continuamos en esta leccin con el estudio del comportamiento de los transistores en circuitos digitales y las variantes que se pueden lograr con ellos. CONMUTACIN CON ESTADOS NO ABSOLUTOS: Muchas veces nos encontramos con circuitos digitales que emplean en alguna parte de los mismos, amplificadores operacionales (AO) conectados como SCHMITT-TRIGGER o comparadores, es decir que cambian de estado su salida segn el potencial que tienen en sus dos entradas. Cuando la entrada no inversora (+) es mas positiva que la inversora (-) la salida es de nivel alto (1). Por el contrario si la entrada inversora fuese mas positiva que la no inversora, la salida corresponde a un nivel bajo (0). Considerando siempre una alimentacin de 12 V, se observa que stos dos niveles no son absolutos como ocurre con los integrados digitales ya que el 1 no corresponde a 12 V sino un poco menos, alrededor de 11 V, y el 0 suele tener todava una diferencia mayor, debido a un remanente denominado tensin de offset y sabe quedar en 1,5 V aproximadamente (no en todos los casos). Si sta salida se aplica a la entrada de un integrado digital, tambin alimentado con 12 V, no hay problemas, dado que el mismo interpreta entre 0 V y casi 6 V un nivel bajo (0), y entre un poco mas de 6 V y 12 V un nivel alto (1). Decimos casi 6 V porque en ste estado, denominado intermedio, existe una indecisin en la operatividad del mismo. Pero si tenemos la necesidad de

conmutar un transistor con sta salida, se presenta el inconveniente que no se puede llevar al corte ningn transistor, sea NPN o PNP. Tratndose de un NPN, el motivo es que la base siempre queda positiva ya que el "0" que entrega el operacional, es en realidad de 1,5 V, superior a los 0,7 V necesarios para su conduccin, de todos modos aunque sta salida fuera de 0,5 V, con lo cual el transistor pasar al estado de corte, no conviene dejarlo en sta situacin porque estar trabajando en un lmite crtico y cualquier esprio de lnea que pueda aparecer superando un poco ste valor, lo har conducir. Siempre hay que tratar de llevarlo al corte neto y mantenerlo con 0 V entre base y emisor. En la figura 1 vemos como se logra superar este inconveniente. A modo de ejemplo ilustramos un caso donde el transistor debe conmutar unrel de baja intensidad de corriente en su bobina, y alimentamos todo el circuito con una fuente de 12 V. Se observa que la entrada inversora (-) es un poco mas positiva que la no inversora (+), concretamente 6,5 V contra 6 V, en stas condiciones el estado de salida es de nivel bajo (0) pero con el remanente offset de 1,5 V ya explicado. CCD2 - 1

RADIO INSTITUTO

Vemos que la entrada + del operacional est a un nivel medio de la tensin de fuente, dada por el divisor de tensin que forman las dos resistencias de 100 K. La entrada - (menos) es la que utilizamos para el comando y tiene tambin a masa una resistencia de 100 K y una de 47 K, que puede ser de valor distinto a condicin que sea de menor valor que la de masa.

Esta resistencia es hipotticamente la que viene de un circuito anterior de comando. Cuando la tensin de comando desciende directamente pasa a cero, la entrada - queda por debajo de la entrada + y el operacional cambia al estado alto. En estado alto (1) la base del transistor se polariza con tensin positiva de valor amplio y se satura sin inconvenientes. En estado bajo, la tensin offset de 1,5 V, queda neutralizada por los tres diodos de silicio que hemos puesto en serie con la alimentacin de base. En efecto, cada diodo tiene una cada de 0,7 V, de modo que la suma de los tres nos da una cada total de 2,1 V., por lo tanto el remanente de 1,5 V por ser menor no llega a la base.

Los tres diodos pueden reemplazarse por un zener de 2,7 V mas y se obtiene el mismo resultado. Ahora veamos esta misma situacin, pero utilizando un transistor PNP. Fig. 2 Como vemos, este circuito es muy similar al anterior, solo que est adecuado al uso de un transistor PNP. Ahora es la entrada + la que usamos para el comando, aunque bien podra haber sido la -, lo que importa es la diferencia de magnitud entre una y la otra. Tenemos la entrada + con mayor tensin que la - y como sta no invierte, en la salida tenemos el estado alto (1) que como ya dijimos es de 11 V. CCD2 - 2

RADIO INSTITUTO

Esta tensin no es suficiente para mantener al corte el transistor, por ello polarizamos su base con la resistencia de 10 K conectada a + 12 V, y conectamos en serie con la resistencia de 4,7 K dos diodos de silicio para obtener una cada de 1,4 V. De ste modo tenemos la salida del operacional en 11 V, que viene a ser un punto negativo de 1 V con respecto a la tensin de fuente y por ende a la tensin de base. Como los diodos introducen una cada de 1,2 a 1,4 V, que supera sta diferencia de 1 V, no circular corriente por ellos, y la base se mantendr en 12 V, con lo cual el transistor se mantiene al corte. Cuando el operacional cambia al estado bajo, circula por sta red la corriente de base y el transistor entra en conduccin. En ese instante la tensin que se puede medir entre base y emisor es de 0,7 V, positivo en el emisor, y si la medicin se hace con respecto a masa, se leer 11,3 V aproximadamente, siempre que la tensin de +B de fuente se mantenga en 12 V. COMO LOGRAR UN CORTE PROFUNDO. Existen tambin ciertas ocasiones donde posibles ruidos de lnea o alguna otra interferencia, que se manifiestan en pulsos de distinta amplitud que podran llegar a la base de los transistores de los ejemplos citados, u otros en montaje distinto, que pueden provocar disparos errticos en los mismos. En stas condiciones conviene mantenerlos a un corte mas profundo e incluso filtrar la entrada en base, de manera de evitar stos falsos disparos. La solucin a stos problemas es sencilla como podemos ver en la Figura 3.

En sta figura podemos apreciar que las bases de ambos transistores tienen conectado un electroltico a masa, que se encarga de absorber los posibles pulsos de interferencia, los valores que se expresan en los componentes son a ttulo de ejemplo, pues pueden ser otros. CCD2 - 3

RADIO INSTITUTO
Debemos tener en cuenta que al introducir un capacitor en la base se produce una constante de tiempo de carga y descarga del mismo, que modifica la seal de salida, redondeando un poco los flancos ascendente y descendente. Esto puede acarrear problemas de incompatibilidad con la entrada de algunos integrados que no toman esta seal, solo lo hacen con seales perfectamente cuadradas. Si sucede esto, se soluciona intercalando un separador disparador SCHMITT, mas adelante estudiaremos stos integrados. Adems hemos puesto en serie con los emisores dos diodos para elevar el umbral de conduccin de los transistores. En efecto, teniendo en cuenta la cada de 0,7 V de stos componentes, es fcil deducir que stos valores se suman a los 0,7 V propios del transistor, con lo que

conseguimos que en sta disposicin conducir cuando en base tengamos una diferencia de 2,1 V con respecto a masa en el transistor NPN, y a +B en el PNP. De sta manera hemos triplicado el umbral de conduccin, o lo que es lo mismo profundizamos tres veces el corte. Si fuera necesario se puede agregar o disminuir la cantidad de diodos, con lo que se modifica dicho umbral. El inconveniente que se presenta es que la seal de salida se ver reducida en su valor P.P. (pico a pico) en la misma magnitud que la cada en los diodos, pero esto no afecta el funcionamiento de las distintas etapas digitales ya que igualmente supera ampliamente el valor intermedio hacia el nivel alto y el bajo, de modo que cualquier integrado CMOS interpretar un 1 y un 0 sin dificultad. Tampoco habr problemas si la carga del transistor fuera un rel a pesar que en lugar de recibir 12 V se alimentar con alrededor de 10 V ya que stos componentes funcionan perfectamente bien a partir de 9 V. Hay que tomar en cuenta que los diodos tambin deben soportar la corriente de la carga de colector y conectar los adecuados. CONMUTACIN CON OTRAS TENSIONES Veamos ahora como conmutar un rel mediante transistores, con diferentes tensiones en el circuito. Comenzamos por el caso que presentamos en la Fig. 4

Este es un caso que se observa con cierta frecuencia en algunos equipos, y nos pareci importante citarlo. Nos referimos a la ubicacin de la carga, en ste caso el rel, en el emisor de un transistor NPN. CCD2 - 4

RADIO INSTITUTO
Sucede que de ste modo estamos sumando la resistencia propia de la bobina del rel a la que ofrece la juntura base-emisor, y en sta condicin la relacin de corriente de base y corriente de colector se ven alteradas, por ese motivo el transistor no se satura a pleno y se produce una cada de potencial entre colector y emisor; a modo de ejemplo la hemos establecido en 3 V, ya que vara segn la resistencia de base, por lo tanto al rel llegan solo 9 V. Adems sucede un hecho curioso que puede llegar a desorientar al tcnico, y es que el transistor no abastece bien y sin embargo se calienta, lo que induce a pensar en reemplazarlo por otro de mayor potencia. En realidad lo que pasa es que la disipacin de potencia que se produce en el transistor a raz de la cada de 3 V es la causante de la temperatura del mismo. Aplicando la ley de Ohm vemos que: W = E . I = 3 X 0,240 = 0,72 Watt Lo que es igual a 720 miliwatts, y con sta disipacin el transistor se calienta. Si por alguna razn debemos mantener sta disposicin, hay una solucin que acomoda bastante bien las cosas. Se trata de aumentar la corriente de base a un valor mas elevado pero que el transistor tolera perfectamente; hay que reducir la resistencia de base a 1000 ohm un poco menos. Ahora s el transistor conducir bien y la cada probablemente se reducir a 1 V, con lo que la potencia disipada baja a 240 mW. De todos modos el transistor quedar ciertamente exigido en su funcin. Ahora veamos que potencia disipa el transistor de ste mismo circuito con la carga conectada como corresponde, de colector hacia +B. Figura 5.

Ahora la situacin cambia notablemente, el transistor est saturado a pleno, la corriente de base es mucho menor, la resistencia de polarizacin vuelve a ser de 10 K y la cada que se mide en colector-emisor es como mximo de 0,4 V por lo

tanto la potencia disipada es: 0,4 X 0,240 = 0,096 W o sea 96 mW, y con esta potencia el transistor trabaja fro. Lo expuesto es vlido tambin para los transistores PNP, pues sucede lo mismo que lo visto en la figura 4, en el caso de conectar la carga de emisor a +B, ya que lo correcto es conectarla de colector a masa. Figura 6. De acuerdo a lo expuesto se desprende que siempre que sea posible LA CARGA SE APLICARA EN COLECTOR; EN LOS NPN HACIA +B, Y EN LOS PNP HACIA MASA. Fig. 5 y 6 En los ejemplos siguientes se observan otras formas de alimentar un rel cuya bobina es para 12 V, partiendo de un circuito que posee integrados de la familia TTL que estn alimentados con una fuente de 5 V. Repetimos que a modo de ejemplo utilizamos rels como carga y transistores conocidos de uso corriente, pero pueden ser otras cargas y otros transistores los que se usen para lograr los fines buscados. CCD2 - 5

RADIO INSTITUTO

En la figura 7 observamos que el separador cambia de estado con flanco ascendente, (de 0 a 1), con un potencial de 5 V. Tratndose de un transistor NPN, no existe dificultad en su conmutacin porque como ya hemos visto, la base en situacin de corte, est efectivamente a potencial de masa (0) y para lograr su saturacin solo es necesario superar 0,7 V positivos, la salida del integrado es superior.

Supongamos un consumo en el rel de 200 ma. Para los clculos de polarizacin siempre se debe tomar el menor Beta (Hfe) que indiquen los manuales, o sea que si dice 100 a 300, tomaremos 100. Veamos que corriente de base necesitamos de acuerdo a stos datos.

Ib = Intensidad de base (en ma) - Ic = Intensidad de colector - Hfe = Ganancia Ahora veamos que valor de resistencia de base es necesario para lograr 2 ma con una fuente de 5 V que es la salida que entrega el separador del ejemplo.
E 5 R = ------ = ----------- = 2.500 Ohm (2,5K) I 0,002

Se instalar el valor normalizado de 2,2 K CCD2 - 6

RADIO INSTITUTO

En la figura 8 vemos como lograr la conmutacin del rel con transistor de salida NPN en los casos que el integrado entrega salida 0, o flanco descendente. Como vemos es necesario agregar un transistor de baja potencia, ya que la corriente que debe manejar es la de base del de salida, que ya vimos es de 2 ma. Mientras el integrado se encuentra en 1 el BC547 conduce y enva a masa la base del BC337, de ste modo, se mantiene al corte. Cuando el integrado cambia de estado y pasa a 0, el 547 pasa al corte y su colector queda "abierto", ahora si se polariza la base del 337 y se satura conmutando el rel.

En la figura 9 vemos una situacin un tanto mas compleja que las anteriores, ya que, como hemos dicho, no se puede mantener al corte con 5 V un transistor PNP que est alimentado con 12 V en el emisor. En ste caso no queda otro recurso que emplear 2 transistores adicionales del tipo BC547, o sea de baja potencia. El funcionamiento es el siguiente: Mientras el integrado est en reposo, la salida del mismo se corresponde con la alimentacin o sea de 5 V, y alimenta la base del primer transistor 547 con lo cual ste est saturado, por lo tanto su colector est en cero; el segundo 547 se encuentra al corte por tener su base unida con el colector del primero. Al estar al corte, el colector se encuentra en estado de alta impedancia "colector abierto". En sta situacin la base del BC327 est polarizada con tensin de 12 volt a travs de la resistencia de 10 K, por lo tanto tambin est al corte. Cuando el separador cambia de estado, su salida pasa a 0, y se produce todo lo contrario a lo explicado. El primer transistor 547 se corta, la base del segundo se torna positiva y se satura, con lo cual enva a masa la base del 327 a travs de la resistencia de 4,7 K y se satura tambin, por lo tanto se conmuta el rel. CCD2 -7

RADIO INSTITUTO

ACOPLAMIENTO DE INTEGRADOS CMOS A TTL CON TRANSISTORES Previamente haremos un repaso del funcionamiento de los integrados CMOS y TTL para comprender a que se debe la incompatibilidad de los mismos y porque es necesario acoplarlos entre si por medio de transistores. Las caractersticas de la familia de integrados CMOS difieren notablemente de los TTL en cuanto a alimentacin, lo que trae aparejado que salvo algunas excepciones no sean compatibles entre si en forma directa. Los integrados CMOS pueden ser alimentados con tensiones desde 3 V a 18 V, como lmite, siendo lo recomendado de 3 a 15 V. El drenaje de corriente que posibilitan vara notablemente con stas tensiones, por regla general se obtienen los siguientes valores tpicos, considerando la temperatura de trabajo en 25 C. Alimentados con fuente de 5 V, drenan en su salida alrededor de 0,8 ma en su nivel alto o bajo, es decir que "entregan o absorben" sta corriente. Si la alimentacin fuese de 10 V, la salida ser de 2,2 ma, y si los alimentamos con 15 V aumentar hasta 8 ma. La impedancia de entrada es muy elevada, esto hace que prcticamente no exista consumo en la misma, por consiguiente las etapas que los alimentan no se ven sometidas a carga alguna. El consumo propio en estado de reposo, sin carga aplicada, es muy reducido y si bien vara segn la alimentacin, podemos decir que est alrededor de 5 ua (microamper). Los tiempos de propagacin y transicin en los cambios de estado, tambin varan notablemente con la alimentacin, a ttulo informativo podemos estimar entre 30 y 100 ns (nanosegundos). Con la frecuencia de operacin de reloj tambin sucede lo mismo entre los distintos integrados, como referencia diremos que est entre 3 y 12Mhz (Megahertz). En cuanto a la familia TTL las cosas son bien distintas como podemos apreciar.

En stos, el voltaje de alimentacin es de 5 V y su diseo es tal que sta tensin no debe sobrepasarse ya que se destruirn. En la prctica podemos tomar como valores lmite, una variacin de + - 10% de sta tensin. La corriente de salida est en el orden de 16 ma en su estado alto bajo, o sea la corriente que entregan o absorben. La importancia de ste hecho es que la baja impedancia y capacidad de manejar intensidades de la etapa de salida permite excitar otras etapas de manera directa, como por ejemplo, rels de baja corriente, diodos led con su correspondiente resistencia de limitacin etc, siempre considerando el mximo de 16 ma antedicho. La entrada de stos integrados, al contrario de los CMOS, es de baja impedancia, y adems consumen 1,6 ma para mantenerse en estado bajo (0). De lo expuesto se deduce que un integrado TTL en su etapa de salida puede ser cargado por 10 entradas, o lo que es lo mismo, abastece a 10 integrados. Los circuitos TTL se emplean en ordenadores dada su gran rapidez de respuesta; el tiempo de transicin y propagacin, es decir lo que tarda en pasar de 0 a 1 o viceversa, es de aproximadamente 10 ns (nanosegundos), dependiendo del tipo de circuito. Se pueden obtener velocidades aun mayores empleando la serie 74H, pero en ste caso tambin aumenta el consumo propio, que ya de por si es elevado. La frecuencia de reloj que se puede lograr en integrados TTL es sustancialmente mayor que en los CMOS, en algunos de ellos se puede superar los 50 Mhz. Resumiendo, podemos decir que los integrados CMOS tienen ciertas ventajas con respecto a los TTL, como ser, mucho menor disipacin de corriente (bajo consumo), alta impedancia de entrada, lo que permite alimentar muchos otros desde una salida (mas de 50), amplia gama de tensiones de alimentacin. Pero se encuentran en inferioridad en: menor corriente de salida, menor velocidad de

CCD2 - 8

RADIO INSTITUTO
conmutacin o transicin, y menor frecuencia de reloj. Veamos a continuacin en la figura 15 un acoplamiento de un integrado CMOS a otro TTL por medio de un transistor.

El ejemplo est representado por dos compuertas NAND y la transferencia de una a otra se efecta mediante un transistor NPN. En estado de reposo la compuerta NAND TTL tiene sus dos entradas a nivel lgico 1, una de ellas a travs de la resistencia de 2,2 K, por consiguiente segn su tabla de verdad la salida est en nivel 0. Cuando la compuerta NAND CMOS cambia de estado y pasa a nivel 1, el transistor se satura llevando la entrada B a nivel 0, por lo tanto la salida TTL cambia a 1; segn la tabla, A1 y B0 = S1. La alimentacin del integrado CMOS (+XX) carece de importancia en ste caso (puede estar entre 3 y 15 V) pues la entrada B del TTL depende solo del + 5 V y la conmutacin del transistor. En la figura 11 vemos un caso similar pero con los pulsos de salida de nivel contrario al anterior y con un transistor PNP como acoplamiento.

Ahora tenemos las entradas A y B TTL con niveles 1 y 0 respectivamente por lo tanto la salida est en 1; cuando el CMOS cambia a 0, el transistor conduce y enva un 1 a la entrada B, y segn la tabla de verdad, A1 y B1 = S0. Vamos a hacer una aclaracin que es muy importante.

Se habr observado que en la figura 10, R2 tiene un valor de 2,2 K y en la figura 11 de 220 Ohm, esto se debe a lo siguiente : Las entradas de los integrados TTL consumen 1,6 ma como ya se ha dicho, PARA MANTENER EL ESTADO 0 (cero); si necesitramos un estado lgico 1, no hay inconvenientes en darlo a travs de una resistencia de valor relativamente elevado ya que con 1 no hay consumo, tal es as que si dicha entrada quedara "al aire" sin conexin, el integrado interpretar un 1. De manera que el 1 que recibe la entrada B a travs de R2 de 2,2 K en la fig. 15, es correcto y podra ser mayor an ste valor que nada sucedera. CCD2 - 9

RADIO INSTITUTO

Cuando el transistor cierra a masa, la entrada B drena el 1,6 ma a travs de el y queda en 0V. Pero en la figura 11 la entrada B tiene que estar a nivel 0 a travs de una resistencia, y como por sta ha de circular 1,6 ma, se establecer una cada de potencial cuya magnitud depende del valor hmico de ella, de manera que tiene que ser un valor suficientemente bajo para que la cada sea pequea y el integrado interprete un 0, y al mismo tiempo no sobrecargar al transistor en el instante que conduce. Haciendo uso de la ley de Ohm veamos que potenciales tenemos con una y otra resistencia. Necesitamos saber que cada de tensin tenemos en la resistencia sabiendo que por ella circularn 1,6 ma, por lo tanto: E = I . R = 0,0016 X 2.200 = 3,52 Volt Quiere decir que con una resistencia de 2,2 K el integrado no interpretar el 0 sino un 1, por lo tanto no funcionar ste circuito. Ahora veamos cambiando ste valor por 220 Ohm. E = I . R = 0,0016 X 220 = 0,35 Volt Con ste valor la entrada B est a 0 sin ninguna duda y el circuito funcionar normalmente.

Veamos ahora que carga soporta el transistor con sta resistencia.

Como vemos la carga para el transistor es de 22,7 ma y sta cifra la soporta cualquier transistor sin dificultad. El ejemplo expuesto bien podra darse a la inversa, es decir tener la necesidad de acoplar la salida de un TTL a la entrada de un CMOS, en la figura 12 se observa como hacerlo.

Como vemos en la fig. 12, el circuito de acoplamiento es igual, ya que la tensin de alimentacin de la entrada B CMOS, depende de la fuente de 12 V para lograr el estado alto, y de la conmutacin del transistor para el estado bajo. La salida TTL, de 5 V, solo se utiliza para polarizar la base del transistor y lograr de ste modo la saturacin y el corte del mismo. CCD2 - 10

RADIO INSTITUTO

Si las tensiones de alimentacin de los dos integrados fueran las mismas; en ste caso de 5 V ambos, ya que el TTL no permite otra, el acoplamiento puede realizarse en forma directa. Recuerde que los CMOS no consumen corriente en

sus entradas, por lo tanto un TTL podra abastecer gran cantidad de integrados CMOS. Figura 13.

Hemos visto una cantidad de circuitos de aplicacin de transistores y la forma de polarizarlos correctamente para su uso en conmutacin, el tema es mas amplio an, pero con lo visto en la presente leccin, el alumno no tendr dificultades para emplearlos en cualquier circuito digital que se le presente. A partir de la presente leccin vamos a realizar varios trabajos prcticos en la plaqueta de ensayos (Protoboard), adems de los que se arman en plaquetas de circuito impreso, a fin de llevar a la prctica los conocimientos que va adquiriendo. Es muy importante que el alumno efecte los trabajos expuestos, pues la experiencia que ir adquiriendo al poder comprobar el funcionamiento de los elementos usados incide notablemente en la formacin tcnica que todos deseamos sea de la mejor calidad.

RADIO INSTITUTO

CCD2 - 11

RADIO INSTITUTO
NOMBRE Y APELLIDO --------------------------------------------------------------------------------------------------------CALIFICACIN ----------------------------------- CALLE -------------------------------------------------- N ----------------FECHA DE ENVO --------------------------CDIGO ----------------- LOCALIDAD --------------------------------------

CURSO DE CIRCUITOS DIGITALES EXAMEN DE LA LECCIN N 2


1) Si en la figura 2 se elimina uno de los dos diodos, la tensin de base en el BC327 con respecto a emisor es de: A = 0,0 V - B = 0,3 V - C = 0,7 V 2) En la figura 3-A. Si se instalan tres diodos en serie con el emisor del transistor. En este caso el umbral de conduccin es de: A = 2,8 V - B = 1,4 V - C = 0,7 V

3) En la figura 4, al bajar la resistencia de base, la cada entre colector y emisor se reduce a 1,67 V. La potencia disipada por el transistor es: A = 0,4 W - B = 0,67 W C = 0,24 W 4) La resistencia de la bobina del rel expuesto en las figuras 7 y 8 es de: A = 60 - B = 120 - C = 24 5) En la figura 9. Si eliminamos el segundo BC547 y conectamos la resistencia de 4K7 con el colector del BC547 restante, o sea que queda parecida a la figura 8. El BC327 queda: A = Al corte - B = Se quema - C = Saturado permanentemente 6) Si alimentamos un integrado TTL con 5,5 V, sucede que: A = Est al lmite - B = No funciona - C = Se quema 7) Un integrado CMOS, puede alimentar directamente las entradas de 10 integrados TTL: A = Si - B = No - C = Algunas veces 8) Un integrado TTL, puede alimentar directamente las entradas de 10 integrados CMOS: A = Si - B = No - C = Algunas veces 9) En la figura 10. Si se cambia R2 de 2K2 por otra de 10K sucede que: A = No se logra el 1 - B = No se logra el 0 - C = Es lo mismo 10) En la figura 11. Si se cambia R2 de 220 por otra de 10K sucede que: A = No se logra el 1 - B = No se logra el 0 - C = Es lo mismo

RESPUESTAS AL EXAMEN DE LA LECCIN N 2

Marque con una cruz la casilla que corresponde a la contestacin correcta NUNCA marque dos cruces en una misma columna

RADIO INSTITUTO
CURSO DE CIRCUITOS DIGITALES
LECCIN N 3

CONSTRUCCIN DE UNA SONDA LGICA

Se trata de un instrumento de medicin de estados lgicos, de suma utilidad para verificar los estados de las entradas y salidas de cualquier circuito integrado sea de la familia CMOS TTL, ya que funciona con cualquier tensin de alimentacin comprendida entre 4 V y 18 V. En la tcnica digital solo hay dos estados posibles; el estado bajo o cero que corresponde al potencial de masa o un valor muy cercano, y el estado alto o uno que es coincidente con la tensin de alimentacin del circuito o tambin un valor muy cercano. Cualquier otra tensin que no est dentro de stos parmetros podemos considerarla como tensin intermedia y esto indica una anomala en el circuito. Mediante la sonda lgica cuya construccin encaramos en esta leccin se determina rpidamente cual es el estado en que se encuentra cualquier entrada o salida de un integrado digital en funcionamiento (prueba dinmica), es decir conectado al circuito que pertenece y con la alimentacin dada. Decimos que el estado lgico 1 (alto) est referido al nivel de la fuente de alimentacin, lo que quiere decir que si el integrado a medir se encuentra alimentado con 5 V, como es el caso de los TTL, es de esperar una salida de entre 4,5 y 5 V, y si estuviera alimentado con 12 V, lo que indica claramente que es un CMOS, la salida estar comprendida entre 11 y 12 V. Durante el curso se ampliar el concepto. Por este motivo todas las sondas lgicas de medicin no disponen de alimentacin propia, la cual debe tomarse del circuito a medir, para que la referencia del 1 sea la misma, de lo contrario la indicacin del estado alto sera errnea. Con el estado bajo no pasara nada ya que el 0 (cero) es cero siempre, independientemente del

nivel de alimentacin positiva de la fuente, por lo tanto esta medicin sera correcta, pero es necesario que los dos estados sean indicados con seguridad. FUNCIONAMIENTO Si bien durante el curso vamos a analizar el funcionamiento de varios circuitos integrados, veamos brevemente como funciona ste y el conjunto de componentes que forman la sonda. El integrado que usamos es un CMOS tipo CD4049 que viene a ser un sxtuple separador inversor. Existen otros separadores inversores, como el CD4069 por citar uno, pero hemos elegido ste porque suministra mayor corriente en las salidas y de este modo podemos alimentar los diodos led directamente, caso contrario habra que disponer un transistor para cada led. En estado de reposo, es decir sin efectuar ninguna medicin pero con la alimentacin conectada, el terminal 14 del separador F se encuentra con un 1 a travs de R4. Los separadores A y B estn conectados en paralelo y las entradas correspondientes de los pines 3 y 5 se encuentran en nivel 0. Decimos que estn en 0 porque el integrado interpreta un 0, ya que en realidad hay un remanente de tensin que llega a travs de R4, D3, R1 y la divisin que introduce R2, de manera que existe una pequea tensin positiva, pero de nivel bastante inferior al estado intermedio por lo que el integrado lo toma como 0. Bien, en estas condiciones las salidas correspondientes a los terminales 2 y 4 se encuentran en estado 1, ya que el separador invierte la polaridad existente en la entrada. Con un 1 en las salidas el led L1 permanece apagado porque ctodo y nodo se encuentran al mismo potencial. CCD/3-1

RADIO INSTITUTO

La entrada (pin 7) del separador C se encuentra a nivel alto a travs de R3, por lo tanto la salida del pin 6 est en 0 y de este modo circula corriente por el diodo led L2 mantenindolo encendido. La entrada, pin 14, del separador F, ya hemos dicho que se encuentra en 1, la salida, pin 15 est en 0, como sta salida ataca directamente las entradas 9 y 11 de los separadores D y E que estn conectados en paralelo, tambin estn en 0, por lo que las salidas de los pines 10 y 12 se encuentran en 1 Esta condicin es igual a la existente en los separadores A y B, es decir que el led L3 tampoco enciende por estar al mismo potencial nodo y ctodo.

Ahora veamos que sucede al aplicar la punta de la sonda en la salida de un integrado: Si el estado es 0 (bajo), el pin 14 que estaba en 1 (alto) pasa a 0 a travs del diodo D3. Los pines 3 y 5 estaban en 0, por lo tanto continan en 0. Los pines 15, 9, y 11 pasan a 1 y las salidas 10 y 12 a 0. Con un 0 en 10 y 12 tambin pasa a cero la entrada (pin 7) del inversor C, ya que la tensin que estaba presente es "robada" por medio de D2 que la deriva a las salidas 10 y 12. En sta condicin el pin 6 pasa a 1 por lo que se apaga el led L2 y se enciende L3 que indica que la medicin corresponde a un estado bajo 0. Cuando la sonda detecta un 1 en la medicin, el pin 14 contina en 1, la tensin en los pines 3 y 5 sube bruscamente superando ampliamente el nivel intermedio por lo que los separadores interpretan un 1 y cambian las salidas a 0. Ahora la tensin del pin 7 es derivada a masa por D1 con lo que tambin se apaga L2 y se enciende L1 indicando la presencia de un 1 (alto) en la medicin. Los diodos D4 y D5 polarizan la base de T1 con una tensin de 1,4 V constante con respecto a emisor (la cada en cada uno es de 0,7 V) cualquiera sea la tensin de alimentacin, naturalmente dentro de los valores normales de funcionamiento que hemos dicho de 4 a 18 V. La resistencia R5 se encarga de limitar la corriente que circula por los diodos led. Esta disposicin en el transistor permite obtener una corriente de colector casi constante an con tensiones de fuente muy distintas y con esto conseguimos que los led brillen prcticamente con la misma intensidad, por ejemplo, con fuente de 5 V o fuente de 12 V.

Ccd3 fig. 1 El diodo D6 sirve de proteccin de todo el circuito de la sonda en caso que por descuido la conectemos con la polaridad invertida porque impedir que circule corriente.

PROCESO DE ARMADO Las consideraciones para el armado de la plaqueta son las mismas que ya efectuamos en el trabajo anterior, solo que este impreso es mas pequeo por lo que habr que tener mas cuidado. CCD/3-2

RADIO INSTITUTO

principalmente al soldar el circuito integrado. Fjese bien al insertar el integrado en el impreso, de no colocarlo al revs, en el dibujo de la plaqueta figura una de las puntas con una muesca que corresponde a las patitas 1 y 16. En el cuerpo del integrado esta identificacin tambin puede ser una muesca, o un punto sobre el terminal 1, o una raya transversal y a veces las tres o dos cosas. Seguramente los terminales estarn muy abiertos y no entra en la plaqueta; con una pinza acomode las patitas dndole la distancia, insrtelo, doble por abajo un poco una patita de cada extremo para evitar que se salga al dar vuelta la plaqueta y suelde una por una. Las especificaciones de estos integrados dicen, entre otras cosas, que soportan 300 durante 10 segundos en el instante de soldadura, tiempo ms que suficiente para efectuarla. De todos modos trate de no superar los 4 segundos con cada una. Digamos que si se est prctico esta operacin no demanda ms de dos segundos. La punta de la sonda es un alambre aislado de suficiente dimetro para lograr rigidez, un extremo se inserta en la plaqueta, doble un cm ms o menos del lado del cobre y suelde. El extremo de medicin se pela solo 5 mm y se afila un poco, esto es as para evitar cortocircuitos con otros componentes cuando hay que efectuar mediciones en lugares donde hay muchos elementos instalados. Los diodos led conviene determinar su altura antes de soldarlos; si quedaron largos no los fuerce al poner la tapa, retquelos con el soldador para bajarlos un poco, use el rojo como L1 (alto), el verde para L3 (bajo) y el amarillo para L2. Use la mecha de 1,5 mm para efectuar los agujeros de salida de la punta de medicin y de 3,25 para los diodos led. La entrada del cable polarizado de alimentacin tambin puede efectuarla con la misma mecha realizando 2 agujeros juntos y luego con una lima plana pequea le da forma rectangular.

La etiqueta se pega en la tapa como se observa en la figura del trabajo terminado; antes de colocarla conviene recortar los agujeros de los ledcon una tijerita de cortar las uas, o mejor an con un pequeo sacabocados. Acostmbrese a trabajar con prolijidad, aunque esto requiera una mayor dosis de paciencia, los resultados que se obtienen le darn una mayor satisfaccin personal. Recuerde que el cable rojo corresponde a la entrada + (positivo) y el negro a la (negativo). Una vez terminada de armar la plaqueta, se introduce primero la punta de la sonda en el orificio de salida del gabinete y se empuja suavemente hasta que est en posicin, luego se pasa el cable de alimentacin por la ranura, de adentro hacia afuera. Acomode los led y la punta de la sonda, coloque la tapa con su tornillo, los dos clip cocodrilo, y ya est, ahora a probarla.... COMO SE USA Para efectuar mediciones en un circuito digital, debe conectar a masa el negativo de la sonda y el cable rojo (positivo) al positivo de la fuente de alimentacin en el mismo sitio que se alimentan los integrados a medir. Con esto queremos decir que puede haber mas de una tensin de alimentacin del equipo en cuestin, por ejemplo podra haber integrados digitales TTL alimentados con una salida de fuente de 5 V, alguna etapa con CMOS alimentada con 10 V, u otra tensin, otra etapa de salida con 12 V etc. Sin ir tan lejos, la fuente realizada en la leccin 1, entrega dos tensiones bien distintas; una de 19 V a la entrada del regulador y otra de 13,4 V en la salida. Ya hemos dicho de la importancia que tiene que la tensin de alimentacin de los integrados a medir sea igual a la de la sonda para la indicacin exacta del estado alto. Si se tienen dudas hay que medir con un tester sobre la patita correspondiente a la alimentacin del integrado y luego buscar esta tensin en la salida de fuente en algn punto que nos permita conectar sin dificultad el clip rojo. Una vez conectada se ver brillar el led amarillo, que indica un estado intermedio o bien un circuito abierto. Esto significa que si al medir alguna salida de un integrado se mantiene encendido, en este punto puede haber una tensin cercana o igual a la mitad de la tensin de alimentacin o bien cero volt pero sin referencia a masa, o sea un circuito abierto. Un circuito abierto es equivalente a tener la sonda en el aire, es decir sin contacto con nada. CCD/3-3

RADIO INSTITUTO

Dems est decir que si sucede lo dicho, el integrado est defectuoso. En cualquier medicin normal, el led amarillo se apaga y se enciende el verde o el rojo segn sea el estado, bajo o alto. Si al medir una salida se encienden alternativamente el led rojo y el verde, estamos en presencia de una oscilacin. Esta oscilacin ser de frecuencia mayor cuanto mas veloz sea la intermitencia y si es realmente elevada, se vern los dos con brillo fijo ya que el ojo humano no percibe las variaciones. Para probar el funcionamiento de la sonda puede usar la fuente del trabajo anterior, simplemente conecte el negativo a masa y el positivo en la salida; al tocar con la punta sobre masa se encender el led verde y al tocar sobre el positivo se encender el led rojo. En los trabajos prcticos que realizaremos en prximas lecciones, tendr oportunidad de comprobar el funcionamiento de distintas etapas que incluyen integrados, con la presente sonda.

CCD/3-4

RADIO INSTITUTO

Atencin; si bien la sonda se encuentra protegida contra inversiones de polaridad por el diodo D6, podra deteriorarse al efectuar una medicin prolongada a travs de la punta, aunque esto es difcil que ocurra porque la corriente que circula por aqu es muy dbil. De todos modos sabemos que est bien conectada por el brillo del led amarillo, si est al revs no enciende.

LISTA DE MATERIALES
1 - Circuito impreso RI SL 1 - Circuito integrado CD4049 6 - Diodos 1N4148 (D1 a D6) 1 - Diodo Led de 3 mm rojo (L1) 1 - " " " " " amarillo (L2) 1 - " " " " " verde (L3) 1 - Transistor PNP BC557 (T1) 1 - Capacitor cermico de .1 Mf (C1) 1 - Capacitor electroltico de 100 Mf (C2) 1 - Alambre aislado (Punta de sonda) 1- Cable polarizado (Alimentacin) 2 - Clip cocodrilo (rojo y negro)

1 - Resistencia de 100 ohm (R5) 1 - " " 5K6 (R6) 1 - " " 680K (R1) 3 - " " 1M ( R2 - R3 - R4)

1 - Gabinete 1 - Tornillo para gabinete 2 - Etiquetas Estao

Esta leccin no lleva examen. RADIO INSTITUTO


CCD/3-5

RADIO INSTITUTO
CURSO DE CIRCUITOS DIGITALES
LECCIN N 4 TRABAJO PRCTICO

VERIFICACIN DE ESTADOS LGICOS EN LA PLAQUETA DE ENSAYOS (PROTOBOARD) En esta leccin vamos a comprobar los cambios de estado que se producen en un circuito integrado CD4011, que es una cudruplecompuerta NAND de 2 entradas, segn sean los niveles lgicos aplicados en las entradas, de acuerdo a la tabla de verdad correspondiente a este integrado. Para ello nos vamos a valer de la plaqueta de ensayos y la verificacin de los sucesos se efectuar con la sonda lgica que hemos construido. Comenzaremos por conocer la plaqueta de ensayos. En la figura 1 A y B se observan 2 modelos existentes en plaza; veamos como es por dentro y como acondicionarla para trabajar con ella.

Fig. 1 A

Fig. 1 B CCD/4-1

RADIO INSTITUTO

Cada lnea de terminales est unida internamente, o sea que tienen contacto entre s como si fuera un solo punto de conexin, y a la vez est perfectamente aislada de las que tiene a cada lado. Las dos lneas laterales que corresponden a la alimentacin, es decir donde se conecta la fuente de energa, suelen tener continuidad de punta a punta, pero no en todos los casos; algunas marcas las interrumpen en el medio. En ese caso hay que realizar un puente con alambre aislado en cada una de ellas, verifique con un tester si hay o no continuidad. Luego es conveniente unir ambas lneas laterales entre s; positivo con positivo y negativo con negativo, a fin de tener tensin de fuente accesible fcilmente a lo largo de toda la plaqueta. Los signos + y - no vienen marcados, por lo tanto realice estas marcas con un trazador indeleble a fin de no cometer errores luego al insertar componentes. Uno de los modelos viene con la indicacin de la lnea positiva mediante una raya roja y la negativa de color azul o negro, aqu conviene respetar los colores y marcar los signos como corresponde, rojo + y negro o azul -, y luego tener cuidado, porque en sta un lateral tiene el positivo por afuera y el otro por adentro de la plaqueta, por lo que al insertar un material fijarse bien en la raya para no confundir el positivo con el negativo. En el otro modelo que viene sin marcas, hemos elegido las lneas externas como negativo y las internas para el positivo, de este modo es muy difcil confundirse porque en cualquier posicin de la plaqueta siempre quedan igual. Claro que si prefiere esta disposicin, puede realizarla fcilmente borrando tales rayas, que en realidad es lo mas conveniente. Pasemos ahora a ver las caractersticas del circuito integrado CD4011, para ello incluimos la hoja de datos del manual NATIONAL que es uno de los fabricantes. Figura 2 Se observa que adems del integrado CD4011 se dan los datos del CD4012 y el CD4023. Digamos que las caractersticas en los tres son iguales, es decir que se trata en todos los casos de compuertas NAND con iguales consumos, tensiones de alimentacin, tecnologa de fabricacin etc., solo vara la cantidad de entradas y naturalmente la cantidad de dispositivos encapsulados, dado que los tres tienen 14 pines.

Incluimos solo la tabla de verdad para dos entradas, que corresponde al CD4011 con el que vamos a trabajar, las otras en realidad son similares, solo que ms extensas, pero en definitiva digamos que solo dan salida 0 cuando todas las entradas estn en 1, los dems estados sea cual fuere la combinacin de unos y ceros dan salida 1. MEDICIN DE ESTADOS Comprobacin de la tabla de verdad NAND. Vamos a comenzar insertando el circuito integrado en la parte central de la plaqueta, de modo que quede una fila de terminales en las lneas de contacto de una mitad de la misma, y la otra fila en la otra mitad. Seguramente deber acondicionar las patitas con una pinza para darle la distancia porque vienen muy abiertas. Corte varios trozos de alambre de conexiones de 3 o 4 cm y quite el aislante en ambas puntas un centmetro aproximadamente. Corte otros dos trozos de 10 a 15 cm y tambin pele ambas puntas. Mediante los alambres cortos vamos a darle alimentacin al integrado: vemos en el diagrama esquemtico que el terminal 14 corresponde a +B, indicado VDD, o sea que se conecta a la lnea + de la plaqueta. Luego conectamos el negativo que corresponde a la patita 7, indicado VSS, a la lnea - de la plaqueta. Para realizar la experiencia podemos elegir cualquiera de las cuatro compuertas que se dispone, usamos en este caso la correspondiente a los terminales 1, 2, y 3. En los terminales 1 y 2, que son las entradas insertamos una punta de los alambres largos, la otra punta la usaremos para dar los estados bajo o alto segn la tabla, o sea que se conectarn a la lnea + o menos de la plaqueta, como corresponda. CCD/4-2

RADIO INSTITUTO

Fig. 2 CCD/4-3

RADIO INSTITUTO

Continuamos insertando el diodo 1N4007, el ctodo en la lnea + de la plaqueta y el nodo en una lnea vaca cualquiera de 5 terminales, preferiblemente sobre una punta de la plaqueta para que no ocupe espacio. Aqu conectaremos el positivo de la fuente de alimentacin. Seguimos con la insercin del electroltico de 100 Mf de filtro de +B, se coloca de la lnea + a la -, tenga cuidado de no conectarlo al revs, recuerde que explotan. El diodo ya sabe que se utiliza como proteccin para el caso de que por error conectara la fuente con la polaridad invertida, estando el diodo, no circular corriente y se evita un posible desastre, como podra ser quemar el integrado. Este diodo al igual que el electroltico, debe dejarlos puestos en la plaqueta, porque siempre sern necesarios en los trabajos que se efecten, aunque no se indique especficamente. Conecte la sonda al positivo y negativo de la plaqueta en puntos distantes para evitar que se toquen los clip cocodrilo; conecte la fuente, el cable negro a masa de la plaqueta y el rojo al nodo del diodo 1N4007. El montaje de todos los componentes se observa en la figura 3.

FIG. 3 MEDICIN DE ESTADOS LGICOS EN EL INTEGRADO

Como vemos en sta figura, se encuentra conectada la segunda compuerta correspondiente a los terminales 5, 6, 4, que bien podra haber sido otra, para as comprobar tambin la tabla de verdad AND Efectivamente, con dos compuertas NAND se puede reemplazar una compuerta AND del tipo CD4081 (cudruple compuerta AND de 2 entradas), pero en cambio no es posible hacerlo a la inversa, es decir con dos compuertas AND reemplazar una NAND. El motivo es simple de explicar, sucede que las compuertas AND son seguidoras del estado alto presente en las entradas, y de esta manera aunque se conecten varias en serie la salida seguir siendo 1 solo cuando las dos entradas de la primera de ellas est en 1. CCD/4-4

RADIO INSTITUTO

En cambio las NAND son inversoras del estado alto de las entradas, de modo que al conectar dos en serie como se aprecia en la figura 5, se obtiene nuevamente el 1 que hay aplicado en las entradas, por lo que decimos que el comportamiento es igual a una sola AND. El crculo que se observa en la salida de las NAND, indica que la salida es inversora, y se emplea en todos los integrados que tienen esta caracterstica. Dicho crculo, tambin puede encontrarse presente en la entrada de algunos integrados, lo que significa que dicha entrada, internamente, invierte el estado que se le aplique. Bien, solo resta dar alimentacin a la plaqueta y comprobar con la sonda los estados que se dan en las salidas de las patitas 3 para la primer compuerta, y 4 en la segunda, donde se simula una AND, segn como se hayan conectado los cables de las entradas A y B (patitas 1 y 2). Para un correcto funcionamiento de la compuerta, ninguna entrada debe quedar sin conexin, es decir "al aire", porque se produce un estado de indecisin en la misma y provoca tambin una salida indecisa. En este caso, en la sonda es probable que queden encendidos los dos ledindicadores del estado bajo y alto (verde y rojo) al mismo tiempo, con un brillo menor. En las figuras 4 y 5 exponemos el circuito esquemtico de ste trabajo, creemos que es suficientemente claro como para que no tenga dificultades. Se incluye la tabla de verdad AND, y en ambas figuras se expone la sonda de medicin con la indicacin en el cuadro de cual es el led que se enciende de acuerdo a los estados de las entradas A y B, por lo tanto.... manos a la obra. En la prxima leccin vamos a armar otras etapas muy interesantes y tambin comprobaremos su funcionamiento en la plaqueta de ensayos.

FIG. 4 MEDICIN DE UNA COMPUERTA NAND - ESTADOS POSIBLES

CCD/4-5

RADIO INSTITUTO

FIG. 5 MEDICIN DE UNA COMPUERTA AND A PARTIR DE 2 NAND ESTADOS POSIBLES

LISTA DE MATERIALES

1 - Plaqueta de ensayos (Protoboard) 1 - Diodo 1N4007 1 - Circuito integrado CD4011 Alambre aislado de conexiones 1 - Electroltico de 100 Mf X 16 V

Esta leccin no lleva examen. RADIO INSTITUTO

RADIO INSTITUTO
CURSO DE CIRCUITOS DIGITALES
LECCIN N 5 TRABAJOS PRCTICOS
MULTIVIBRADOR ASTABLE - FLIP FLOP RS - FLIP FLOP RS DE UN SOLO COMANDO - DUPLICADOR DE FRECUENCIA - VERIFICACIN DE FUNCIONAMIENTO INDIVIDUAL Y EN CONJUNTO

Para la realizacin de los trabajos prcticos de la presente leccin, vamos a continuar utilizando la plaqueta de ensayos (Protoboard), y otros componentes que se agregan a los que ya ha recibido. Comience por cortar varios trozos de alambre de conexiones de unos 4 cm, 8 cm, y algunos mas largos, qutele el aislante en las puntas 1 cmmas o menos para poder insertarlos en los terminales de la plaqueta. La seccin del alambre adecuada para no lastimar ni agrandar los contactos de la plaqueta es de 0,20 (dimetro = 0.5 mm) o similar, el que le enviamos es adecuado. MULTIVIBRADOR ASTABLE CON COMPUERTAS NAND Este tipo de osciladores se puede realizar fcilmente con distintos circuitos integrados, hemos elegido un CD4011 que tiene en su interior 4 compuertas NAND y veremos como utilizarlas buscando su mximo aprovechamiento a fin de lograr varios circuitos a partir de un solo integrado. Diremos de paso que este oscilador podramos haberlo realizado con otro integrado que tambin dispone en su interior de 4 compuertas NAND del tipo DISPARADOR SCHMITT, el CD4093 un separador inversor CD40106 que tiene 6 inversores. En estos casos se logra el mismo oscilador con una sola compuerta o un solo inversor, pero esto lo dejamos para mas adelante, cuando estudiemos como funcionan los disparadores SCHMITT.

En la figura 1 podemos apreciar el circuito esquemtico del oscilador, o multivibrador astable.

CCD/5 - 1

RADIO INSTITUTO

En este circuito hemos incorporado un preset, R4, a fin de poder variar la frecuencia de oscilacin y de este modo visualizar sus efectos en los destellos del led L1. En un extremo del preset R4 la frecuencia que se observa ser muy baja, de unos pocos Hz, a medida que se avanza el cursor, la frecuencia aumenta hasta llegar a un lmite que no es posible ver las variaciones a simple vista, o bien dejar de oscilar. El capacitor C1 y el preset R4 determinan la frecuencia, si desea aumentarla o bajarla, suba o disminuya el valor de C1 que es lo mas fcil. Mayor capacidad = menor frecuencia.

El control se logra a travs del terminal 2; estando a masa a travs de R1, se encuentra en reposo, es decir, no oscila, cuando aplicamos un potencial positivo, se habilita y comienza a oscilar. Esta accin, el alumno la har mediante un alambre de conexiones de los largos que habr preparado, insertando una punta en la plaqueta en la lnea que corresponde al terminal 2, y la otra en la lnea de +B. Al conectar a +B comenzar a oscilar, al levantar la conexin dejar de hacerlo. El funcionamiento de este circuito se observa claramente en los destellos del diodo led, pero es importante que adems verifique los estados, que sern cambiantes, con la sonda lgica en las salidas de los pines 3 y 4 a fin de ir familiarizndose con su uso. Ver que los led verde y rojo encienden alternativamente con menor o mayor velocidad de acuerdo al ajuste de frecuencia que le haya dado al preset. Todos los trabajos que se realicen en la plaqueta de ensayos corresponden a partes de circuitos de distintos aparatos, y lo que pretendemos lograr es que el alumno vea y compruebe los fenmenos electrnicos que se desarrollan, por lo tanto es importante investigar que es lo que est sucediendo en las distintas partes; es bueno medir tensiones con un tester, verificar estados con la sonda, cambiar valores de algn componente etc. siempre dentro de lmites razonables lgicamente y con cuidado para no estropear componentes. Todo lo que haga con el fin de adquirir experiencia es vlido. Siempre recuerdo una frase del seor Dilorenzo, profesor de Fsica del viejo y querido Industrial de San Isidro, cuando deca " No se conformen con saber que algo sucede, lo importante es saber porqu sucede" . Fjese la importancia de sta aseveracin y cuantas veces est a nuestro alcance saber "el porqu" de muchas cosas. FLIP FLOP RS CON 2 COMPUERTAS NAND Si bien existen circuitos integrados especficos para esta funcin, y de distintos tipos, tambin es cierto que se pueden lograr a partir de otros como son compuertas e inversores. En la figura 2 vemos uno realizado a partir de las 2 compuertas que nos sobran en el CD4011.

CCD/5 - 2

RADIO INSTITUTO

En este circuito el terminal 13 corresponde a la entrada SET, y el terminal 8 a la entrada RESET. Los cambios de estado se logran con niveles de 0 (bajo). Podemos definir el trmino SET como puesta en servicio, y reset como fin o vuelta al estado de reposo. Sin desarmar el trabajo anterior, realice el conexionado de este. Comience por los puentes entre las patitas 9 y 11 y entre 10 y 12, mediante alambres ya preparados cortos. Conecte las resistencias, el transistor TR3 y el diodo led que tambin se inserta en la plaqueta. Una vez terminada esta tarea, inserte un alambre largo en la lnea de negativo de la plaqueta, con el otro extremo "toque" sobre el terminal de R7 que se corresponde con la patita 13 del integrado y con el de R8 de la patita 8. Cada toque debe provocar el cambio de estado en el flipflop. El pulso en la entrada set (pin 13) produce un 1 en la salida Q (pin 11) y se enciende el diodo led L2. El pulso sobre la entrada reset (pin 8) provoca el cambio a la situacin de reposo, y se apaga el diodo led. Ahora vamos a realizar una experiencia de comando con todo lo hecho hasta el momento.

Inserte un alambre de conexiones en el pin 2 de IC1 y en el pin 11 del mismo. De este modo estamos uniendo la salida Q del flip flop con la entrada de comando del oscilador, por lo tanto ste se gobierna por la accin del flip flop nicamente. Llevando a masa mediante el alambre largo que hemos dispuesto en la plaqueta la patita 13 de IC1, la salida Q se torna positiva, por lo tanto se enciende el led L2 y tambin comienza a funcionar el oscilador, ya que como hemos dicho, se habilita con un 1 en su patita 2. Para cancelar la operacin se debe enviar a masa la patita 8 que corresponde al reset. La alimentacin de este circuito es muy amplia, diremos que no hay inconvenientes en usar tensiones entre 4 volt y 15 volt, que pueden provenir de una fuente de CC o de pilas comunes. Naturalmente nosotros usaremos la fuente que hemos construido. FLIP FLOP RS CON UN SOLO COMANDO Dado que este tipo de flip-flop acta por cambios de nivel decreciente, sin tener importancia los flancos (que sean bien verticales o no), nos permite efectuar una mejora en su circuito mediante el uso de un transistor, TR3, y unos pocos componentes. Con el agregado de esta etapa se logra comandar todo el circuito mediante la aplicacin de un 0 en un solo punto. Si se usaran pulsadores eventualmente para el comando, deberamos utilizar 2, uno para el set y otro para el reset; pues bien, de este modo con uno solo es suficiente. En la figura 3 se aprecia como queda el circuito completo con esta nueva etapa. El funcionamiento es simple, como vemos a continuacin. El cambio de estado en la funcin set se produce mediante una pulsacin o "toque" corto. Si se sostiene el pulsador durante aproximadamente 3 segundos, al soltarlo, entra la funcin reset y vuelve a cambiar de estado llevndolo al inicio o estado de reposo. Esto es as porque: En el punto A marcado en el circuito siempre existe un 1 (tensin positiva de fuente), a travs de R7. Al enviarlo a masa, ste punto pasa a 0; si se sostiene en masa, el capacitor C2 comienza a descargarse a travs de R11. Al llegar al umbral de conduccin de TR3, ste lo har y se produce la descarga inmediata de C3. Cuando suelte el pulsador, el 1 de fuente llega rpidamente al pin 13 de IC1 y a la base de TR3 a travs de R11 y D1 respectivamente. El transistor pasa al corte y ahora comienza a cargarse C3 a travs de R8.

Mientras est en tiempo de carga, el pin 8 (reset) se encuentra en 0, y en cambio el pin 13 (set) ya tiene un 1, por lo tanto el flip flop cambia. Si la pulsacin es de corta duracin, la funcin reset no acta porque C2 no alcanzar a descargarse. Arme esta etapa en la plaqueta de ensayo y verifique su funcionamiento de acuerdo a la nueva situacin creada. El pulsador lo hemos incluido en el circuito a fines explicativos, pero como se trata de experiencias prcticas, no es necesario su uso; como en los casos anteriores con un simple alambre de conexiones podr efectuar los "toques a masa". En este momento, como est armada la plaqueta, un toque corto pondr en marcha el oscilador, encender L2 y destellar L1. Un toque mas largo volver todo a su estado de reposo. CCD/5 - 3

RADIO INSTITUTO

Si quisiramos variar el tiempo de reset, es decir el toque largo, puede aumentarse o disminuirse el valor de C2 o el de R11. Con valores menores el cambio se produce en menor tiempo, lgicamente si se aumentan el tiempo tambin ser mayor. Si vara la capacidad de C2 debe tener en cuenta que C3 tiene que ser siempre un poco mayor por ejemplo si dispone 1 Mf para C2, C3 puede ser de 2,2 Mf que es el valor que le sigue en capacitores electrolticos normalizados, no es necesario que sea mayor. Pero si decide dar un tiempo mayor y usa C2 de 4,7 Mf, C3 ser de 10 Mf que es el normalizado siguiente. DUPLICADOR DE FRECUENCIA CON 2 COMPUERTAS NAND Aprovechando que tenemos en uso el integrado CD4011, vamos a realizar con el mismo, otro trabajo prctico.

Se trata de un doblador de frecuencia, es decir que aplicando una seal de determinada frecuencia en su entrada, a la salida tendremos la misma seal pero multiplicada por 2. El circuito esquemtico se observa en la figura 4. Como vemos es un circuito de fcil realizacin en el que se usan solo dos compuertas y muy pocos componentes. La compuerta C est conectada como un inversor simple porque tiene las dos entradas unidas; esto significa que podra ser reemplazada sin ningn problema por un separador inversor CD4049 como el utilizado en la sonda lgica o un CD4069. CCD/5 - 4

RADIO INSTITUTO

La inclusin de los capacitores C4 y C5 en este circuito, permite que la compuerta D de IC1 cambie de estado su salida en los flancos crecientes y decrecientes de la seal de entrada, por lo tanto cada pulso de seal, que lgicamente tiene un flanco de subida y otro de bajada, producir dos pulsos en la salida. El funcionamiento es relativamente simple: Digamos que la actuacin de la compuerta D para lograr un 1 en su salida del pin 10, se producir cuando en alguna de sus entradas aparezca un 0 (pulso negativo, o transicin de 1 a 0), ya que en estado de reposo, es decir sin seal aplicada a las entradas, las dos estn en 1 a travs de las resistencias R12 y R13. Vea la tabla de verdad NAND y compruebe que efectivamente 1 - 1 = 0. Ahora bien, al aplicar la seal, la primer

transicin de 1 a 0 acta sobre C4 y en ese instante este capacitor "absorbe" instantneamente la tensin presente en la entrada 9 dejndola en 0, por lo que se cumple la condicin de la tabla 0 - 1 = 1 , o sea que aparece en la salida el primer pulso. Los flancos de subida, o transicin de 0 a 1, no tienen actuacin sobre las entradas, porque si bien los capacitores transfieren el pulso, ste es de nivel alto (1) y la entrada est en nivel alto, por lo que no tienen incidencia, en cambio los de nivel bajo s tienen porque las fuerzan a 0. Por este motivo se agrega un inversor, en este caso formado por la compuerta C, para que con las transiciones de 0 a 1 se tenga actuacin sobre la entrada 8, o sea que en los flancos de subida (1) el inversor da salida 0 y ahora es C5 el que lleva a 0 la entrada 8, cumplindose nuevamente la tabla 1 - 0 =1 y de esta manera se forma el segundo pulso.

Sintetizando digamos que en ausencia de seal las entradas se encuentran en 1 1, y con seal, cada pulso, las mantiene en forma alternada, 0 - 1 y 1 - 0 , lo que da lugar a la formacin de 2 pulsos. El ciclo activo de la seal de salida ser inferior al 50% del correspondiente al de entrada, ya que en el mismo tiempo que tiene uno, deben formarse dos. Figura 5. CCD/5 - 5

RADIO INSTITUTO

Los valores de C4 C5 y R12 R13, determinan la frecuencia de operacin del circuito doblador; para nuestro trabajo prctico, los que se han establecido son

correctos, aunque bien podran haber sido otros. Para doblar frecuencias mas elevadas ser necesario reducir el valor de loscapacitores y/o las resistencias. Para su realizacin, vamos a comenzar por desarmar todo lo concerniente al circuito del flip flop, dejando solamente la parte osciladora. Luego inserte en la plaqueta los componentes C4, C5, R12, R13, R14, R15, el transistor TR4 BC557 y el diodo led L3, que son los asociados a las compuertas C y D de IC1. Conecte la salida del oscilador (pin 4) con la entrada del doblador (pines 12 y 13). El circuito completo se observa en la figura 6.

CCD/5 - 6

RADIO INSTITUTO
Conecte el cable largo de comando en el pin 2. Dele alimentacin a la plaqueta. Ahora, al conectar el cable a la lnea de positivo de la plaqueta, comenzar a funcionar el circuito, al levantarlo dejar de hacerlo. Se observa que el diodo led L3 destella al doble de velocidad que L1, indicando que en este punto tenemos el doble de la frecuencia que entrega el oscilador. Variando la posicin del preset R4 se altera la frecuencia y se visualiza el efecto en los led. Todo este conjunto (fig. 6), podra gobernarse con la inclusin del flip-flop que desarmamos, de hecho ya lo hemos visto en el trabajo de la figura 3, con lo que se activara con un pulso corto y se vuelve al estado de reposo con un pulso largo, o bien empleando el de la figura 2, en este caso se activa con un toque a masa en la entrada set y se desactiva con un toque en la entrada reset. Como vemos, las posibilidades de combinacin de los presentes circuitos son varias, si bien para lograr el funcionamiento de todos ellos como un solo conjunto hace falta otro integrado CD4011 y algunos componentes ms, pero digamos que para el estudio y las prcticas de la presente leccin no es de importancia. En el proceso de montaje de los componentes en la plaqueta, en ocasiones es necesario aumentar el nmero de contactos, esto se logra fcilmente puenteando una determinada lnea con otra que est libre. Lo mismo sucede en los casos que se aglomeran muchos elementos, o son de dimensiones fsicas grandes, tambin en estos casos se alejan a lneas libres mas distantes y se efecta el puente al lugar de contacto mediante alambres de conexin de largo apropiado. Un ejemplo claro lo tenemos con el preset y los transistores, ya que no queda ms remedio que alejarlos del integrado. Antes de insertar elpreset, debe abrir un poco las patitas correspondientes a los extremos del cursor a fin de que cada una de ellas entre en contacto con una lnea distinta, de lo contrario entrarn las dos en la misma, quedando de este modo en cortocircuito, y si bien no se quemar nada, tampoco tendr actuacin.

En la figura 7 damos una vista de los transistores para identificar las salidas correspondientes, se trata del lado de abajo, donde salen los terminales, tenga en cuenta que al darlos vuelta pueden verse en otra posicin, segn la orientacin que le d.

CCD/5 - 7

RADIO INSTITUTO

CCD/5 - 8

RADIO INSTITUTO

CCD/5 - 9

RADIO INSTITUTO
NOMBRE Y APELLIDO -------------------------------------------------------------------------------------------------------CALIFICACIN ----------------------------------- CALLE -------------------------------------------------- N ----------------FECHA DE ENVO --------------------------CDIGO ----------------- LOCALIDAD --------------------------------------

CURSO DE CIRCUITOS DIGITALES EXAMEN DE LA LECCIN N 5


1) Con que integrado puede realizarse un oscilador astable mediante una sola compuerta: A = CD4001 - B = CD4049 - C = CD4093 2) En la figura 1 cambiamos el capacitor C1 por otro de .1 Mf; La frecuencia de salida es : A = Igual - B = Menor - C = Mayor 3) En la figura 2; Si en lugar de efectuar los toques a masa con el cable de comando lo hacemos a +B, el flip-flop: A = Cambia de estado - B = Cambia algunas veces - C = No cambia 4) Si los circuitos expuestos se alimentan con 8 Volt de fuente, sucede que: A = No funcionan - B = Funcionan normalmente - C = Se quema el integrado 5) En el circuito de la figura 4 aplicamos en la entrada una seal de 200 Hz. En la salida se obtiene una frecuencia de: A = 300 Hz - B = 400 Hz- C = 600 Hz 6) En la misma figura; Medimos con la sonda en la patita 10 (salida) sin seal en la entrada y se enciende el led: A = Verde - B = Amarillo - C = Rojo 7) En la misma figura y sin seal de entrada, los pines 8 y 9 del integrado se encuentran en: A = 0-0 - B = 1-0 - C = 1-1 8) La compuerta C de la misma figura, se puede reemplazar por un separador inversor: A = Si - B = No - C = Algunas veces

9) E diodo led L3 de la figura 6 destella al mismo ritmo que L1, esto indica que: A = No funciona el oscilador - B = No funciona el doblador - C = Es normal 10) El terminal central de los transistores BC547 y BC557 corresponde a: A = Emisor - B = Base - C = Colector RESPUESTAS AL EXAMEN DE LA LECCIN N 5

Marque con una cruz la casilla que corresponde a la contestacin correcta NUNCA marque dos cruces en una misma columna LISTA DE MATERIALES 1 - Plaqueta de ensayos 1 - Circuito integrado CD4011 3 - Resistencias de 1K (R6 - R10 - R15) 3 - Resistencias de 10K (R5 - R10 R14) 1 - Resistencia de 33K (R3) 3 - Diodos Led (L1 - L2 - L3) 3 - Resistencias de 100K (R2 - R7 - R8) 3 - Transistores BC547 (TR1 - TR2) 4 - resistencias de 470K (R1 - R11 - R12 - R13) 1 - Preset de 1 Megohm (R4) NOTA: Se enva el material completo menos la plaqueta de ensayos y el integrado CD4011 que ya fueron provistos en el trabajo anterior. Asimismo le enviamos un transistor de cada tipo dems (cinco en total) por si en los ensayos se quema alguno. 2 - Transistores BC557 (TR3 - TR4) Alambre aislado de conexiones 2 - capacitores de .1 Mf (C4 - C5) 1 - Capacitor de .22 Mf (C1) 1 - Electroltico de 2,2 Mf X 16 V (C2) 1 - Electroltico de 4,7 Mf X 16 V (C3) 1 - Diodo 1N4148 (D1)

RADIO INSTITUTO
CURSO DE CIRCUITOS DIGITALES
LECCIN N 6 LOS BIESTABLES (FLIP-FLOPS) CON INTEGRADOS COMERCIALES
FLIP-FLOP CON SEPARADOR INVERSOR Y UN TRANSISTOR PNP - FLIP-FLOP VAIVN CON PULSADOR CON DOS SEPARADORES - MONOESTABLE CON DOS SEPARADORES - CLCULO DE TENSIONES DE REALIMENTACIN - ESTUDIO DE LOS INTEGRADOS CD4009 CD4010 Y CD4069 - FLIP-FLOP CON UN SOLO SEPARADOR CD4010 - VERIFICACIN EN LA PLAQUETA DE ENSAYOS.

En la presente leccin veremos la forma de lograr un circuito biestable con distintos componentes y otros integrados que no son especficos para este fin, para luego entrar en el anlisis de funcionamiento de circuitos integrados comerciales con "nombre y apellido". Realizaremos el estudio de sus tablas de verdad y las variantes que ofrecen. Para la realizacin de los trabajos prcticos vamos a utilizar un circuito integrado que contiene seis separadores inversores, cuya funcin especfica es justamente como su nombre lo dice, separar o bien enlazar una etapa con otra. En ocasiones este enlace debe hacerse respetando la polaridad de la seal de entrada, en estos casos, pueden utilizarse separadores no inversores, o bien conectando dos inversores en serie. Lo que pretendemos es ensear al alumno como, muchas veces, agudizando el ingenio se logran funciones distintas en un mismo integrado, conectndolo convenientemente. El integrado en cuestin que usaremos es un CD4069, el cual es compatible pin a pin con el CD40106. Este ltimo tambin posee seis separadores inversores pero la lgica empleada es de disparadores SCHMITT (mas adelante estudiaremos esta tcnica). Cuando los circuitos de cualquier desarrollo deben trabajar en ambientes de alto ruido elctrico, es conveniente utilizar estos ltimos ya que presentan una mayor inmunidad contra dichos ruidos (interferencias), y por lo tanto son menos proclives a producir falsos disparos. Los circuitos de la presente leccin, tambin funcionan correctamente si empleamos un CD40106 en lugar del CD4069. En la figura 1 observamos el diagrama y disposicin de terminales, como as tambin las caractersticas de este integrado, que hemos extrado del manual CMOS de la

firma NATIONAL. En sucesivas entregas estudiaremos basndonos en la informacin que brinda este manual.

otros

integrados

FLIP FLOP CON SEPARADOR INVERSOR Y UN TRANSISTOR PNP En la figura 2 podemos ver como se logra un flip flop a partir de un separador inversor (CD 4069) y un transistor PNP. Como vemos son necesarios muy pocos componentes pasivos. Se dispone de las dos salidas complementarias Q y . El transistor se utiliza para lograr la realimentacin necesaria para que el circuito funcione, y se comporta del siguiente modo: En estado de reposo, tenemos en el terminal 1 del separador un nivel bajo (0) a travs de la resistencia de 1M conectada a masa, por lo cual la salida del mismo, terminal 2, est a nivel alto (1). La base del transistor se conecta con dicha salida a travs de la resistencia de 10K, y como ya sabemos, los transistores PNP con 1 en base se mantienen al corte, por lo tanto en la salida de colector habr 0 V (Q= 0). CCD/6 - 1

RADIO INSTITUTO

Cuando se aplica una seal de nivel alto en la entrada Set, (pin 1), la salida del inversor cambia a 0, ahora la base del transistor se polariza negativamente y conduce a pleno, por lo que en colector tenemos toda la tensin de fuente (1), la

cual se aplica a la entrada Set a travs de la resistencia de 10K, producindose de este modo la realimentacin que mantiene el estado alto en la salida Q. La entrada Reset, se corresponde con la base del transistor, por lo tanto en el momento que apliquemos un 1 en este sitio, este pasar al corte, la tensin de colector cae a 0 V, la entrada set tambin cae a 0 V, la salida del inversor pasa a 1 y el transistor se mantendr al corte an cuando se haya retirado la seal que dio origen a este nuevo cambio de estado. La realizacin prctica de este circuito, es muy simple y nos exime de mayores comentarios, pues el alumno ya tiene experiencia en la colocacin de componentes en la plaqueta de ensayos. Diremos que usamos solo uno de los seis inversores que se disponen; la alimentacin del integrado corresponde a + el terminal 14 y - el terminal 7. En el esquema se ha representado el alambre de conexiones para efectuar los "toques" conectado a la lnea de positivo, y un diodoled con su

CCD/6 - 2

RADIO INSTITUTO

correspondiente resistencia de limitacin que se conecta en la salida Q (colector del transistor) a fin de visualizar los cambios de estado. Por supuesto tambin har las comprobaciones con la sonda. FLIP FLOP CON PULSADOR Este mismo circuito, con el agregado de una resistencia y un capacitor podemos convertirlo en un flip flop del tipo "vaivn", es decir que se logra el cambio de estado en cada toque del pulsador representado. Ya sabemos que a los fines de su experimentacin podemos reemplazarlo por un simple alambre de conexiones con el cual simularemos el cierre de los contactos. Este agregado se observa en la figura 3.

En este caso los cambios de estado se producen del siguiente modo: Vamos a suponer un estado inicial donde el terminal 1 se encuentra en 0. La salida en el pin 2 est a 1, por lo que el transistor se encuentra al corte y no realimenta la tensin de fuente; su colector tambin est en 0. En estas condiciones, el capacitor de 1 Mf que hemos agregado, se carga rpidamente a travs de la resistencia de 100K porque la salida del inversor, como hemos dicho est a 1.

CCD/6 - 3

RADIO INSTITUTO

Si ahora efectuamos un toque desde el capacitor al pin 1 del integrado, llevaremos a 1 este terminal, porque la energa almacenada en elcapacitor se drena hacia este punto. En esta situacin la salida (pin 2) pasa a 0, el transistor conduce y mantiene la entrada con 1. Ahora bien, el capacitor en este nuevo estado se descarga a travs de la resistencia del mismo modo que lo hizo en la carga, es decir hacia el pin 2 que est en 0. Al efectuar un nuevo toque, elcapacitor "absorbe" por un instante la tensin positiva presente en el terminal 1 llevndolo a 0, y nuevamente se produce el cambio de estado. De este modo el flip flop cambiar de estado en cada toque del pulsador. En este caso no hablamos de entradas set y reset, ya que de acuerdo a la disposicin del circuito, se cumplen las dos funciones en el mismo punto. FLIP FLOP CON DOS SEPARADORES Tambin puede realizarse un flip flop a partir de dos separadores inversores; en el esquema de la figura 4 se observa como hacerlo.

Hemos utilizado los inversores correspondientes a los terminales 1- 2, y 9, 8 porque nos pareci mas fcil para la realizacin prctica en la plaqueta, pero se podra haber utilizado cualquiera de los seis que se dispone. Por ejemplo, si usamos los correspondientes a los terminales 1-2 y 3-4, los componentes

quedarn muy juntos en la plaqueta, a menos que se separen mediante alambres de conexiones hacia otros puntos libres mas alejados. El diodo led que usamos para visualizar los cambios, en este caso est conectado directamente a la salida Q del circuito (pin 8), por ese motivo la resistencia de limitacin es de valor mas alto que lo habitual (2,2K), a fin de no sobrecargar la salida del integrado. Si bien el brillo ser menor, igual podremos ver los cambios claramente. Digamos que la alimentacin del integrado deber estar comprendida entre 12 V y 15 V para obtener en salida una corriente de alrededor de 8 ma; tensiones menores darn intensidades significativamente menores y entonces no se podr conectar directamente el diodo led, ya que el brillo del mismo ser muy pobre (ver leccin N 2 Caractersticas de integrados CMOS). Vamos a comprobar si efectivamente con este valor de resistencia no sobrecargamos la salida del integrado. Consideramos que la alimentacin del integrado la realizamos con la fuente de alimentacin que hemos construido y que entrega 13,4 V. Para efectuar los clculos vamos a redondear esta cifra en 13 V, ya que los decimales no son significativos en el resultado final. CCD/6 - 4

RADIO INSTITUTO

E = Tensin de fuente ED = Tensin de cada en el diodo led La tensin de cada en los diodos led vara segn el color de los mismos (rojo verde o amarillo) y est entre 1,7 y 2,2 V, incluso hay diferencias entre las distintas partidas. Por este motivo conviene tomar el promedio de 2 volt y utilizar este valor sin tomar en cuenta el color que sea. De todas maneras las diferencias de corriente finales son despreciables. Bien, digamos que la corriente que consume el led no va a sobrecargar la salida del integrado, siempre que est alimentado con tensiones entre12 V y 15 V.

En estos casos siempre conviene trabajar en alrededor de la mitad de la corriente que entregan, para no producir una cada significativa en la tensin (mayor consumo exigido, menor tensin de salida), que si es importante, podra afectar la interpretacin del estado alto en la entrada de otro integrado que supuestamente estuviera conectada con esta salida. Digamos que en el caso que nos ocupa, la tensin de salida se ver reducida a alrededor de 12 V. de acuerdo al consumo de 5 ma, y esta magnitud no afectar ninguna entrada, a los fines de identificacin. Veamos su funcionamiento: En estado de reposo, la entrada set (pin 1) se encuentra a 0 a travs de R1, por lo tanto la salida (pin 2) est en 1; por medio de R2 este 1 se encuentra presente en el pin 9 que es la entrada reset, por consiguiente la salida Q correspondiente al terminal 8 est en 0. El diodo D1 conectado en directa desde la salida Q no tiene actuacin por el momento porque el potencial en ambos extremos es 0. Ahora realizamos un toque mediante el alambre de conexiones desde la lnea de + B sobre la entrada set (pin 1), y los estados pasan a: Salida (pin2) 0. Entrada reset (pin 9) 0. Salida Q (pin 8) 1. Ahora el diodo D1 realimenta el 1 de esta salida a la entrada set y el circuito se mantiene en este estado. Al enviar la entrada reset a 1, el proceso se invierte y se obtiene: Salida Q (pin 8) 0; como consecuencia, el diodo D1 ya no realimenta y la entrada set pasa a 0. La salida (pin 2) pasa a 1. Este estado se mantendr indefinidamente hasta que se vuelva a excitar con 1 la entrada set. MONOESTABLE CON DOS SEPARADORES

Sin desarmar este trabajo, vamos a realizar un monoestable con el agregado de unos pocos componentes pasivos, y analizar su funcionamiento. El circuito esquemtico completo se observa en la figura 5.

CCD/6 - 5

RADIO INSTITUTO

El comportamiento de las entradas set y reset seguir siendo el mismo, es decir, aplicando un 1 en set, cambia de estado; y si aplicamos un 1 en reset volver al estado anterior (reposo). Pero con el agregado de D2, D3, R3 y C1, se produce el estado metaestable, lo que significa, que luego de un tiempo preestablecido, volver solo al estado de reposo. Como vemos se cumple la funcin monoestable, ya que se dispone de un solo estado estable. Funcionamiento: Al aplicar un 1 en la entrada set se produce el cambio, por lo tanto la salida Q (pin 8) pasa a 1; en esta condicin el capacitorelectroltico C1 comienza a cargarse a travs de R3. El diodo D3 no tiene accin todava porque se encuentra en oposicin a la tensin presente en la salida Q. En cambio el diodo D2 est conectado en directa desde el electroltico al pin 9 (reset). Cuando la tensin en el capacitor supera el estado intermedio de la tensin de fuente, el flip flop cambiar a su estado inicial o reposo. El efecto sera el mismo que si mediante un potencimetro furamos elevando lentamente la tensin en el terminal reset; suponiendo una fuente de 12 V, cuando superamos los 6 V se produce el cambio. Una vez producido el cambio a reposo, el diodo D3 se encarga de "quitar" la tensin presente en el electroltico a fin de sacar al integrado rpidamente del estado intermedio. Esta tensin se drena por el pin 8 que ya est en 0.

Si fuera necesario anticipar el cambio, ya sabemos que la entrada reset sigue funcionando, por lo tanto aplicando un 1 en este sitio, volver a reposo instantneamente. A fin de no sobrecargar la salida Q, conectamos el diodo led en la salida negada invirtiendo la polaridad del mismo, o sea que se alimenta desde el +B. Esto puede hacerse en cualquier circuito, y el resultado ser el mismo. Hay algunas consideraciones que debemos tener en cuenta. El lazo que forman R2, D2, y R3, constituyen un divisor de tensin en la entrada reset, por lo que debe tenerse cuidado en la eleccin de estos valores para lograr superar siempre el estado intermedio que garantice el cambio. Por regla general diremos que R3 no debe superar el 30% aproximadamente del valor de R2 para que todo funcione normalmente en integrados comunes, y no mas del 10% si se trata de disparadores schmitt, (ya veremos porque), y R2 no conviene que sea mayor de 3,3meghom. Veamos como quedan distribuidas las tensiones en la red de acuerdo a los valores de resistencia que estamos utilizando. Diremos que estos valores si son alterados en las mismas proporciones, darn siempre los mismos resultados (hablamos de la operacin matemtica). Por ejemplo, si quitamos tres ceros a las dos resistencias, es decir pasan a ser de 2,2K en lugar de 2,2M y 220 ohm en lugar de 220K, se obtendr el mismo resultado; en realidad, para hacer las cuentas, es mejor porque se manejan menos decimales, y de este modo se consigue mas precisin en el resultado final. Como en las dems frmulas de la ley de ohm, las expresiones de resistencia son en ohm, tensin en volt, e intensidad en amper. En la figura 6 hemos representado esta red resistiva, con la indicacin de como quedan distribuidas las tensiones.

CCD/6 - 6

RADIO INSTITUTO

EI = Tensin intermedia - E = Tensin de fuente - ED = Cada en el diodo

La suma de todas las tensiones debiera dar 12 volt, en realidad no es as por el demrito en la extensin de los decimales. Sabemos que esto es una realidad, pero no podr comprobarla con el circuito en funcionamiento, porque cuando en el terminal 9 del integrado la tensin supere los 6 volt, se produce el cambio de estado y este punto sube bruscamente a 12 volt, ahora alimentado exclusivamente por R2. Igualmente el alumno podr comprobar lo expuesto, incluso recomendamos hacerlo, conectando los componentes en serie desde la lnea de +B en un extremo, y a masa en el otro extremo. Utilice los valores empleados en la frmula a fin de que luego en las mediciones con el tester las lecturas reflejen la realidad, pues si emplea valores muy altos de resistencia, la carga que ofrece el tester al quedar en paralelo dar lecturas errneas. Pruebe y ejercite tambin con otros valores. El tiempo del estado metaestable puede establecerse a voluntad variando R3 y/o C1 (mayores valores, mayor tiempo), teniendo en cuenta lo dicho para R2 y R3. Incluso para tiempos cortos C1 puede ser un cermico comn. LOS CIRCUITOS INTEGRADOS CD4009 Y CD4010 Estos circuitos integrados bsicamente son iguales al que acabamos de ver (CD4069), pero con algunas caractersticas distintivas que analizamos a continuacin.

Poseen un terminal, el 1 concretamente, identificado como entrada VCC, que segn con la tensin de fuente que sea alimentado, permite su uso en circuitos con lgica CMOS, como acoplamiento o interface entre lgica CMOS a TTL. Esto es posible porque las salidas de los seis separadores estn dotadas de buffers (salidas de mayor potencia) que entregan una corriente sustancialmente mayor que la mayora de sus pares de la familia CMOS, como ya hemos estudiado. En realidad la funcin especfica para la cual fueron creados, es justamente la de acoplar etapas CMOS a TTL de manera directa, o sea que no hace falta el uso de transistores. La versin 4009 es de seis separadores inversores y la 4010 de seis no inversores; las caractersticas elctricas son iguales, y la utilizacin de uno de ellos se determina por la necesidad o no de invertir la polaridad de la seal de entrada. En la figura 7 observamos las NATIONAL sobre estos integrados. caractersticas que brinda la empresa

El terminal 8 corresponde a masa o VSS, y el 16 a VDD o positivo de fuente. Al decir positivo de fuente, nos referimos a la fuente de alimentacin que corresponde a las etapas CMOS en todos los casos. El terminal 1 o VCC, tambin se conecta al positivo de alimentacin, pero en este caso se har a la fuente TTL si es utilizado como interfaceCMOS a TTL, y a la fuente CMOS si se utiliza para acoplar a otras entradas CMOS, o sea que adapta el nivel de salida con la tensin aplicada.

CCD/6 - 7

RADIO INSTITUTO

De lo expuesto se desprende que todas las salidas de los separadores adoptan el nivel presente en el terminal VCC, independientemente de la magnitud de la seal de entrada, que naturalmente tendr el nivel de VDD. En la figura 8 representamos las dos posibilidades, donde se aprecia claramente lo dicho.

CCD/6 - 8

RADIO INSTITUTO

FLIP FLOP CON UN SEPARADOR 4010 Los circuitos biestables o flip flops, son probablemente los mas utilizados por la arquitectura interna de distintos circuitos integrados; como serflip flops propiamente dichos, registros de desplazamiento, contadores, circuitos latch o cerrojos etc., es por este motivo que no pierdo oportunidad en exponer las distintas posibilidades que brindan algunos integrados para la realizacin de un biestable; la experiencia me dice que saber hacerlo, en algunas ocasiones evitar agregar otro integrado al circuito, con el consiguiente ahorro de dinero y espacio en el circuito impreso. Probablemente no haya nada mas fcil de realizar, que un flip flop sobre un separador no inversor CD4010, y la versatilidad que ofrece es notable con respecto a otros circuitos, ya que podemos lograr seis flip flops con entradas set y reset independientes y tambin una lnea de reset general.

En la figura 9 hemos representado el esquema de conexin de un flip flop a partir de un solo separador 4010, como vemos se logra la entradaset con un 1 y reset con 0. Luego, en la figura 10 podemos apreciar este integrado con la confeccin de dos flip flop en los separadores correspondientes a los terminales 3-2 y 9-10, dejando los dems libres. Si desea realizar mas cantidad, incluso los seis, deber armarlos del mismo modo. Si no se desea la lnea de reset general, no es necesario el uso del transistor que alimenta el terminal VCC, en cuyo caso este se conectar directamente a +B, al igual que VDD. El funcionamiento es muy simple; Bien sabemos que para lograr un biestable es necesario efectuar un lazo de realimentacin positiva desde la salida a la entrada para mantener el estado alto en la misma. Con estos separadores esta realimentacin se logra con uno solo, si fueran inversores son necesarios dos como ya vimos en la figura 4 (CD4069). Pues bien, las resistencias de 10K se encargan de lograr esta realimentacin. (Este valor de 10K puede ser mucho mayor, incluso mas de 1 Meghom).

Las entradas, terminales 3 y 9, cumplen la funcin de set si se aplica un 1, y reset si se aplica un 0. La funcin de reset general se logra, dejando por un instante, sin tensin el terminal VCC, pues cuando esto sucede, las salidas de todos los separadores pasan a 0 y se resetean. CCD/6 - 9

RADIO INSTITUTO

Esta funcin puede lograrse con 1 o con 0 segn el transistor que se utilice; si es un NPN, el reset se logra con 0, porque este potencial en base lo lleva al corte y deja el terminal VCC sin tensin. Si por el contrario el transistor es PNP suceder lo mismo cuando se aplique un 1 en la base. La realizacin prctica en la plaqueta es sencilla y no merece mayores comentarios. Los estados 1 y 0 se harn del mismo modo que en trabajos anteriores, por medio de alambres de conexiones. Los diodos led se conectan directamente a travs de resistencias de 2,2K. Si lo desea, puede experimentar primero con un transistor en el reset general y luego con el otro. Tenga cuidado con la polaridad para llevar al corte los transistores, recuerde que si le da la contraria puede destruirlos.

Lista de materiales que enva el Instituto que se suman a los ya recibidos: 1 - Circuito integrado CD4069 1 - Circuito integrado CD4010 2 - Transistoes BC547 (NPN) 2 - Transistores BC557 (PNP) 2 - Resistencias de 1M 2 - Resistencias de 2,2M 2 - Resistencias de 10K 2 - Resistencias de 220K 1 - Electroltico de 1 Mf 1 - Electroltico de 22 Mf

Es probable que a esta altura del estudio haya pasado a mejor vida alguno de los transistores que le enviamos, por lo que incluimos en la remesa actual 2 NPN y 2 PNP dems y sin cargo. Si esto le ha sucedido, no se preocupe, recuerde que "Para hacer una tortilla hay que romper varios huevos".......

RADIO INSTITUTO

CCD/6 - 10

RADIO INSTITUTO
NOMBRE Y APELLIDO -------------------------------------------------------------------------------------------------------CALIFICACIN ----------------------------------- CALLE -------------------------------------------------- N ----------------FECHA DE ENVO --------------------------CDIGO ----------------- LOCALIDAD --------------------------------------

CURSO DE CIRCUITOS DIGITALES EXAMEN DE LA LECCIN N 6


1) El circuito integrado CD4069 es compatible con: A = CD40106 - B = CD4011 - C = CD4009

2) Cuando se aplica un 1 en la entrada reset de la figura 2, la salida del inversor (pin 2) pasa a: A = 0 - B = 1 - C = No se modifica 3) En la misma figura, aplicando un 1 en la entrada set, la salida Q (colector del transistor) pasa a: A = 0 - B = 1 - C = No se modifica 4) La caracterstica de un flip flop vaivn es: A = Acta con un 1 en set y otro 1 en reset - B = Acta con un 1 en set y un 0 en reset - C = Acta en cada toque de un pulsador 5) Para obtener una salida de 8 ma aproximadamente en el integrado CD4069, la fuente debe entregar tensiones de: A = Entre 5 y 10 V - B = Entre 10 y 12 V - C = Entre 12 y 15 V 6) Que corriente consumira el diodo led de la figura 4 si la resistencia de limitacin del mismo fuese de 1K y la fuente de 13 V: A = 11 ma - B = 8 ma - C = 14 ma 7) Que funcin cumple el diodo D3 en el circuito de la figura 5: A = Amortiguar la cada de tensin en R3 - B = Llevar a cero la tensin de carga de C1 - C = Para acentuar la carga de C1 8) En los integrados CD4009 y CD4010, el terminal VCC se usa para: A = Alimentar el integrado con negativo - B = Adaptar la tensin positiva de fuente al nivel de salida - C = Es la entrada de alimentacin 9) En estos integrados que funcin cumplen los buffers: A = Adaptan niveles de salida - B = Adaptan impedancias - C = Suministran corrientes mas altas 10) Cual es la diferencia entre un CD4009 y un CD4010: A = Uno es inversor y el otro no inversor - B = Uno es TTL y el otro CMOS - C = No hay diferencias

RESPUESTAS AL EXAMEN DE LA LECCIN N 6

Marque con una cruz la casilla que corresponde a la contestacin correcta NUNCA marque dos cruces en una misma columna

RADIO INSTITUTO
CURSO DE CIRCUITOS DIGITALES
LECCIN N 7 LOS INTEGRADOS SECUENCIALES COMERCIALES
EL BIESTABLE CD4013 - LOS DISPARADORES SCHMITT CD4093 Y CD40106 LOS UMBRALES DE HISTRESIS VT+ VT- Y VH - CONTADOR DIVISOR X 2 LLAVE OSCILANTE - 4013 COMO MONOESTABLE - DISTINTAS CONFIGURACIONES - CONFORMACIN DE ONDAS SENOIDALES EN ONDAS CUADRADAS - ELIMINACIN DE RUIDO ELCTRICO - ASTABLE CON 4093 ASTABLE CON 40106 - VERIFICACIN EN LA PLAQUETA DE ENSAYOS

En la presente leccin abordaremos el estudio de tres integrados de la familia CMOS muy conocidos y de uso corriente en circuitos digitales. Nos referimos al biestable CD4013 y a los disparadores SCHMITT CD4093 y CD40106. Veremos las formas clsicas de conexin y otras variantes que se pueden lograr con ellos y que no es comn encontrar en los textos. EL BIESTABLE CD 4013 Este circuito integrado es un doble flip-flop tipo D fabricado por varias compaas, entre ellas la firma NATIONAL de cuyo manual hemos extractado los datos para el estudio del mismo. Es probablemente el flip-flop integrado mas usado en distintos circuitos digitales dado las caractersticas y flexibilidad operativa que ofrece. En la presente leccin estudiaremos su tabla de verdad y la forma de realizar las conexiones de sus entradas a fin de lograr la operacin que se necesite. En la figura 1 podemos observar el resumen de datos que brinda la firma NATIONAL, la disposicin de terminales de los dosflip-flop encapsulados y la tabla de verdad correspondiente. Hemos numerado la tabla del 1 al 6 para mayor claridad en el anlisis de la misma. 1 - En este rengln se observa que las entradas estn todas en 0, por lo tanto la transicin en sentido positivo del pulso de reloj, no tiene efecto en las salidas, por lo que la salida Q se mantiene en 0 y en 1

2 - Aqu podemos ver la forma clsica de conectar este flip-flop, ya que para lograr la conmutacin del mismo, las entradas set y reset deben estar a potencial 0 y el dato a 1. En esta condicin, cuando en la entrada reloj se presente un pulso de transicin positiva el flip-flop cambia de estado y se mantiene en l, an despus de desaparecer dicho pulso. 3 - El pulso de reloj es de transicin negativa, es decir de 1 hacia 0, por lo tanto aunque las entradas set y reset estn bien polarizadas, no conmutar independientemente del nivel de la entrada dato, que puede ser 1 0, ya que como hemos dicho, solo lo hace en la transicin positiva. 4 - En este caso las X que se observan en las entradas de reloj y dato significan que es irrelevante el nivel que tengan ya que al estar a 1 la entrada reset, el flipflop no producir ningn cambio. 5 - Aqu podemos ver que el comportamiento es igual a los flip-flop que ya hemos estudiado y realizado en la prctica con compuertas, es decir los clsicos R-S (reset-set). Tampoco ahora tiene importancia la polaridad de las entradas de reloj y dato, las que pueden estar a 1 0, ya que el cambio de estado se produce llevando el nivel de set a 1, y se mantendr en l aunque esta entrada vuelva a 0. Solo volver al estado anterior (reposo) llevando momentneamente la entrada reset a 1.

CCD/7 - 1

RADIO INSTITUTO

FIG. 1 - EL BIESTABLE CD4013 Y SU TABLA DE VERDAD

CCD/7 - 2

RADIO INSTITUTO
6 - Esta es una situacin en la cual contina funcionando como R-S, pero con la particularidad de ser seguidor de la seal presente en la entrada set. Sigue sin tener importancia los niveles de reloj y dato. Al llevar el set a 1, la salida Q cambia tambin a 1, pero no cambia la salida , con lo que no se obtienen los estados complementarios; la salida Q se mantendr a 1 todo el tiempo que esta a 1 la entrada set, en cuanto esta entrada vuelva a 0, la salida Q tambin volver a 0. Esto es as porque la entrada reset est a nivel 1, y como ya sabemos con positivo en este terminal el flip-flop se mantiene en estado de reposo. A continuacin vamos a comprobar toda la tabla de verdad empleando para ello la plaqueta de ensayos. Inserte en la misma el integrado CD4013 y conecte el mismo de acuerdo al diagrama de la figura 2. Como ver usamos uno solo de los dos que encierra el encapsulado.

FIG. 2 - COMPROBACIN DE LA TABLA DE VERDAD DE UN CD4013 Observe que en todas las entradas se han dispuesto resistencias de 10K, con lo que podra pensarse que de este modo no se logran los niveles absolutos, sin embargo recuerde lo ya estudiado en lecciones anteriores; Las entradas en los circuitos CMOS son de muy alta impedancia y no consumen corriente, por lo tanto cualquier estado sea 1 0 puede lograrse a travs de resistencias, incluso de alto valor. Por supuesto que si no son necesarias no se colocarn y sern reemplazadas por conexiones directas. Para realizar esta comprobacin, s son necesarias, a fin de lograr los dos niveles fcilmente. Tambin se insertarn cuatro alambres de conexiones para efectuar los cambios de polaridad de dichas entradas. El diodo led se ha dispuesto a travs de una resistencia de 2,2 K a fin de no sobrecargar la salida Q y evitar poner un transistor para abastecerlo. Las entradas set y reset estn normalmente a 0 y se llevan a 1 mediante los alambres de conexiones que hemos insertado en la lnea de +B. Las entradas dato y reloj (CL) estn normalmente a 1 y se llevan a 0 mediante los 2 alambres conectados a masa. En la entrada reloj, los pulsos se producen al tocar o retirar el alambre del terminal 3. Al llevarlo a masa se produce un pulso de flanco descendente o transicin negativa, al retirarlo se produce a la inversa, flanco ascendente o transicin positiva. Bien, solo resta establecer los estados y comprobar lo dicho en la tabla de verdad. En cada operacin recuerde que el ltimo paso ha de ser el pulso de reloj, es decir que previamente se habrn polarizado las otras entradas de acuerdo al rengln elegido de la tabla. El diodo led solo brillar ante la conmutacin o puesta a 1 del flip-flop. En ocasiones, al darle alimentacin al circuito el flip-flop sale cambiado, por lo que el led estar encendido, la "puesta a 0" o reposo ya sabe que se logra al aplicar un 1 en reset.

CCD/7 - 3

RADIO INSTITUTO

CONTADOR DIVISOR POR 2 Y/O LLAVE OSCILANTE

FIG. 3 - LLAVE OSCILANTE (VAIVN) DIVISOR X 2 En la figura 3 representamos la forma de conectar este biestable para lograr un divisor por 2, y el mismo circuito como llave oscilante o vaivn. En el caso del divisor, a modo de ejemplo establecimos una frecuencia de 10 Khz, con lo que se obtiene en la salida Q 5 Khz. La llave oscilante o vaivn, cambia de estado con cada pulso de flanco ascendente en la entrada reloj. Se ha dispuesto el diodo led y el alambre de conexiones para que el alumno realice este trabajo prctico. Al realizar los toques con el alambre, se puede producir ruido elctrico por lo que el circuito producir mas de un cambio que se observar en el led, pudiendo quedar ste apagado o encendido (efecto de rebote), pruebe conectar un capacitor de .1 de la entrada de reloj a masa y seguramente desaparecer este efecto. En la figura 4 vemos otras formas posibles de conexin para lograr una llave. En estos casos son necesarias dos seales de control; una para ponerlo en servicio o puesta a 1 y otra para llevarlo al reposo o puesta a 0.

FIG. 4 OTRAS VARIANTES DE CONEXIN En "A" se trabaja para la puesta a 1 con la entrada de reloj, y para la puesta a 0 con el reset. Para lograr la puesta a 1 es necesario que la entrada dato se encuentre en 1. Ver tabla de verdad rengln 2.

CCD/7 - 4

RADIO INSTITUTO

Para lograr el estado inicial (reposo o puesta a 0), se aplica un pulso de iguales caractersticas que el de la entrada reloj, es decir, de flanco ascendente, en la entrada reset. Ver rengln 4 de la tabla. En "B" lo utilizamos como los clsicos flip-flop R-S, es decir la entrada set para la puesta a 1 y la entrada reset para la puesta a 0, en ambos casos se aplican pulsos de flanco ascendente. Las entradas de reloj y dato, en este caso son irrelevantes, es como si no existieran, por lo tanto no tiene importancia el nivel en ellas. Las hemos conectado a masa porque no se deben dejar "al aire" ya que adoptaran un estado intermedio o de indecisin, pero lo mismo funcionar si las conectamos a +B. Ver tabla renglones 4 y 5.

Los pulsos de flanco ascendente los realizaremos mediante un alambre de conexiones conectado en la lnea de +B efectuando los toques sobre el terminal de las resistencias que est conectado con las entradas correspondientes. FLIP-FLOP CONECTADO COMO MONOESTABLE La realizacin de un monoestable a partir del 4013 es muy simple y requiere tan solo de una resistencia, un diodo y un capacitor, como vemos en la figura 5. Tambin en este caso se puede operar desde las entradas reloj o set, obtenindose los mismos resultados.

FIG. 5 - DOS VARIANTES DE CONEXIN COMO MONOESTABLE En "A" de la figura 5 vemos como se conecta para ser operado desde la entrada reloj, y en "B" desde la entrada set. En ambos casos un pulso de transicin positiva produce el cambio o puesta a 1, con lo cual la salida Q pasa al estado alto. A partir de este instante, el capacitorconectado en el reset comienza a cargarse. Cuando la magnitud de la tensin de carga supera el estado intermedio, acta la entrada reset produciendo un nuevo cambio que lo pone en estado de reposo nuevamente. Este ciclo se cumplir siempre igual cada vez que reciba la "orden de actuar'. Si dicha orden se efecta desde la entrada set, el comportamiento ser el mismo y con el mismo tiempo de accin. Este tiempo lo determina la red R-C cuyos valores dan la constante de tiempo. El diodo se conecta para sacar rpidamente del estado intermedio al flip-flop una vez producida la vuelta a 0. Durante la carga del capacitor se encuentra en oposicin a la corriente, pero una vez que la salida Q vuelve a 0, queda en directa para la carga obtenida, llevando este potencial a 0 casi instantneamente.

En ambos casos la entrada reset contina funcionando, por lo tanto si se desea anticipar la vuelta a 0 antes del tiempo establecido, simplemente se aplica un pulso de nivel positivo en dicha entrada. El comportamiento es igual al monoestable que hemos visto en la figura 5 de la leccin anterior, armado con un CD4069, solo que ahora no existe el inconveniente de la divisin de tensiones que

CCD/7 - 5

RADIO INSTITUTO

provocaba R2, por lo tanto no hay limitaciones en el valor de la resistencia aunque no conviene superar los 4,7 M. LOS DISPARADORES SCHMITT Este tipo de circuitos integrados son similares a las clsicas compuertas y separadores, a tal punto que en muchos casos podran usarse unas en lugar de las otras sin que se vea afectado el circuito lgico, sin embargo poseen ciertas caractersticas que las distinguen y que deberemos tener en cuenta a la hora de realizar un diseo. Por lo pronto la conmutacin hacia el estado alto y bajo ya no depende del estado intermedio de la tensin de fuente (VDD), que en compuertas comunes sabemos que se crea una situacin de indecisin. Para clarificar este concepto, supongamos una compuerta CD4011 alimentada con 12 V. Si aplicamos una tensin de 7 V en sus entradas, interpretar un 1 con segundad. Si sta tensin fuese de 5 V interpretar un 0 tambin con seguridad. Pero si la tensin es de 6 V se produce el estado de indecisin y no sabr que "rumbo tomar', produciendo en su salida seales confusas. Esta situacin no se presenta en los disparadores schmitt ya que la conmutacin en el estado alto se produce cuando la tensin de entrada supera el valor intermedio y se acerca a VDD, y la conmutacin hacia el estado bajo se produce cuando la tensin desciende tambin del estado intermedio y se acerca a VSS o masa.

La tensin positiva que define el estado alto se conoce como VT+ y la tensin negativa que define el estado bajo como VT-. La diferencia de tensin entre una y otra es la denominada tensin de histresis (VH). En la figura 7 vemos los datos en resumen del integrado CD4093 de NATIONAL. Se trata de cuatro compuertas nand de dos entradas con disparador schmtt. Podemos apreciar que es compatible pin a pin con el integrado CD4011 que tambin contiene cuatro compuertas nand. Los smbolos que representan un disparador schmtt en cualquier circuito expresan la tensin de histresis VH configurada por las dos rayitas que significan VT+ y VT-. La ventaja principal de este integrado (4093) sobre su similar 4011, reside en su alta inmunidad al ruido, otorgada por los parmetros de histresis, ya que cualquier seal esprea que no supere los umbrales de VT+ VT- no producir ningn cambio en su salida.

FIG. 6 - CONFORMACIN DE ONDA Y ELIMINACIN DE SEALES DE RUIDO En la figura 6 observamos una seal digital que llega a una de las entradas que incluye un alto nivel de ruido que incluso llega a deformar su cuadratura, sin embargo la salida entrega una forma de onda perfectamente rectangular con flancos bien definidos.

CCD/7 - 6

RADIO INSTITUTO

FIG. 7 CARACTERSTICAS DEL CIRCUITO INTEGRADO CD4093 Esto significa que no solo el ruido no ha causado problemas, sino que adems la seal aparece limpia de interferencias. Observe que el cambio de estado en la salida, hacia el 0, se produce cuando la seal llega al nivel de VT+ (recuerde que las NAND son inversoras), y vuelve a cambiar hacia el 1 cuando desciende al CCD/7 - 7

RADIO INSTITUTO

nivel de VT-. Por supuesto que si la seal de ruido es tan intensa que supera los umbrales de VT, en la salida se ver reflejado el problema, lo que dice a las claras que los disparadores schmitt son muy efectivos pero no hacen milagros.... En el grfico de la figura 6 podemos ver que el cambio de estado en la salida se produce cuando la seal llega al nivel de VT+ en su ascenso hacia VDD (tensin de fuente), ste nivel est bastante por encima del nivel intermedio. Luego vuelve a cambiar cuando llega al nivel de VT- que se observa est por debajo del nivel intermedio. Las seales de ruido, a pesar de que son de una notable amplitud, no producen cambios en la salida debido a que no llegan a "tocar" el nivel de VT+. Si fuera necesario aumentar la inmunidad al ruido, debern utilizarse separadores inversores del tipo 40106 en las etapas crticas, ya que stos tienen una tensin de histresis (VH) mayor que el 4093 como veremos en esta misma leccin. LOS UMBRALES DE HISTRESIS (VH) En la hoja de datos de NATIONAL encontramos la informacin sobre los niveles de tensin de VH referidos a tres fuentes de alimentacin, 5 V, 10 V, y 15 V. Estos valores se refieren a la separacin en trminos de tensin que existe entre el umbral VT- y VT+, y son valores tpicos tomados a una temperatura ambiente de 25. Sin embargo el fabricante solo garantiza una VH de 0,1 VDD.

FIG. 8 NIVELES DE VT+ VT- Y VH DEL INTEGRADO CD4093 Esta ltima cifra significa 0,1 volt de histresis por cada volt de alimentacin. As por ejemplo, tendramos una VH de 1,5 volt como mnimo con una fuente de 15 V (0,1 X 15). De lo expuesto se aprecia que pueden existir diferencias en los niveles de VH entre las distintas partidas y fabricantes, y de hecho, he comprobado que efectivamente es as, aunque nunca estas diferencias fueron tan notables como para llegar al mnimo que garantizan, generalmente estn en un valor mayor. Veamos en la figura 8 la representacin grfica de estos parmetros. En el ejemplo para 15 V expuesto se observa en que niveles de tensin se producirn las conmutaciones hacia el nivel bajo (VT-) y alto (VT+), como as tambin la "separacin" (VH) entre uno y otro VT. EL CIRCUITO INTEGRADO CD40106 Este circulo integrado es bsicamente igual al CD4069, o sea un sxtuple separador inversor, pero con lgica de disparador schmitt. Incluso es compatible pin a pin por lo que podra reemplazarlo sin Inconvenientes de manera directa, siempre que las caractersticas del circuito lo permitan.

CCD/7 - 8

RADIO INSTITUTO

FIG. 9 - CARACTERSTICAS DEL INTEGRADO CD40106 En la figura 9 observamos los datos sintetizados sobre ste integrado.

CCD/7 - 9

RADIO INSTITUTO
El comportamiento como disparador schmitt se puede considerar igual al 4093, pero con la salvedad que al tener una tensin de histresis (VH) mayor, tambin ser mayor la inmunidad al ruido.

FIG.10 - NIVELES DE VT+ VT- Y VH DEL INTEGRADO CD40106 En efecto, podemos ver que en este caso la VH es prcticamente el doble que en el 4093, incluso se garantiza como mnimo 0,2 VDD mientras que en el anterior era de 0,1 VDD. En la figura 10 hemos representado los parmetros de VH para una tensin de alimentacin de 15 V. Como podemos ver los parmetros de VT+ y VT- nos dan una VH de 5 V y en el caso anterior era de 2,7 V; este detalle hay que tenerlo en cuenta. De acuerdo a estos nmeros vemos que la VH corresponde a un tercio de la tensin de alimentacin, siempre considerando los valores tpicos y a una temperatura ambiente de 25, por lo que ser muy fcil determinar los parmetros con otras tensiones, si bien pueden variar un poco, en la prctica se pueden

despreciar. As por ejemplo, para una alimentacin de 12 V, podemos considerar una VH de 4 V, y ubicaremos el VT- a los 4 V y el VT+ a los 8V, estas dos lecturas referidas a masa. Este es el momento de aclarar el concepto vertido en la leccin anterior en el circuito monoestable realizado con dos separadores. En esa oportunidad decamos que "R3 no debe superar el 30% aproximadamente del valor de R2....., y no mas del 10% si se trata de disparadoresschmitt". Pues bien, ahora el alumno comprender porque. Supongamos que el monoestable en cuestin realizado con separadores CD4069, est alimentado con una fuente de 15 V. El valor de R3 debe ser tal que asegure que a la entrada del inversor en la patita 9 llegue una tensin superior a 7,5 V (valor intermedio) para que se produzca la conmutacin del mismo. Si en lugar del 4069 se instala un 40106, el valor de R3 debe asegurar que llegar una tensin superior a 10 V (umbral de VT+) para producir el cambio. Por ltimo si este monoestable utiliza un 4093, la tensin que debe llegar tiene que ser superior a 8,85 V (umbral de VT+). De este hecho surgen los porcentajes mencionados para R3. Digamos tambin que la caracterstica de histresis hace que estos integrados sean los ideales para conformar cualquier seal senoidal o de forma irregular aplicada en su entrada, en una onda cuadrada perfectamente definida en su salida, de modo similar a lo observado en la figura 7. OSCILADOR ASTABLE No hay nada mas fcil de realizar que un oscilador astable a partir de un disparador schmitt, sea ste una compuerta o un simple inversor, ya que solo se necesita para producir la oscilacin una resistencia y un capacitor. En la figura 11 vemos como lograrlo con ambos componentes.

CCD/7 - 10

RADIO INSTITUTO

FIG. 11 OSCILADOR ASTABLE CON CONTROL En ambos casos es posible la realizacin con un solo disparador gracias a la histresis propia, y su funcionamiento es el siguiente. La explicacin vale para los dos osciladores. Supongamos que la salida se encuentra en nivel alto; el capacitor conectado en la entrada, que est a 0, comienza a cargarse a travs de la resistencia. Cuando la tensin, que va creciendo, supera el nivel de umbral VT+, se produce la conmutacin y la salida pasa bruscamente a 0. Ahora el capacitor comienza a descargarse tambin a travs de la resistencia hacia la salida que dijimos est en 0. Cuando el potencial en la entrada disminuye por debajo del umbral VT- se produce la conmutacin nuevamente y la salida pasa otra vez a 1 reinicindose un nuevo ciclo. El control del oscilador en la compuerta 4093, se efecta en el terminal de la entrada libre. Un estado alto en este terminal har que el oscilador funcione, y un 0 lo mantendr en reposo. En el inversor 40106 utilizamos un diodo para lograr el control, y su disposicin har que la salida del mismo, en estado de reposo, adopte un nivel alto bajo, segn nuestra necesidad. Si se conecta para que funcione con 1, el reposo ser con 0; de este modo la entrada se mantendr permanentemente en 0 impidiendo la oscilacin, y la salida en consecuencia ser 1. Si por el contrario queremos que funcione con 0, simplemente habr que dar vuelta el diodo, con lo cual en reposo la entrada permanecer en 1 con lo cual tampoco oscilar, y naturalmente la salida ser 0. Este mismo sistema de control puede emplearse con la 4093 y obtener el potencial que se requiera en su salida, para ello el terminal libre se debe conectar directo a +B, y trabajar en el otro, instalando el diodo del mismo modo que en el 40106. Aunque no hemos hecho comentarios sobre la realizacin prctica de los circuitos expuestos con los integrados 4093 y 40106, el alumno ya sabe de la importancia de estos trabajos, ya que la comprobacin del funcionamiento en la plaqueta de

ensayos fija mucho mas los conocimientos que se adquieren. Por lo tanto, tome la plaqueta, los componentes necesarios y manos a la obra. Tambin es importante que realice los osciladores propuestos con los integrados 4093 y 40106 y los enlace con el divisor por 2 de la figura 3, por supuesto primero uno y despus el otro, para ello debe armar los dos integrados en la plaqueta y unir la salida del oscilador con la entrada reloj del divisor por 2. En la figura 12 damos un ejemplo de las posibilidades de interconexin de los circuitos estudiados, enlazando la llave oscilante con el astablerealizado con una compuerta 4093 y a su vez sta conectada con el flip flop divisor por 2. El control se efecta con el alambre de conexiones colocado en la entrada reloj del 4013 (pin 3) Un toque con la lnea de +B pondr en marcha todo el circuito y otro toque lo llevar a reposo, dado que, como ya sabemos este flip flopcambia de estado en cada pulso positivo en la entrada reloj. CCD/7 - 11

RADIO INSTITUTO

En la puesta en marcha la salida Q que est en 0, cambia a 1 y habilita el astable, luego otro toque lo lleva a reposo y la salida vuelve a 0, con lo cual se detiene el oscilador. Mediante los diodos led observar la frecuencia de salida del oscilador y la de salida del divisor por 2, esta ltima tendr la mitad de la frecuencia de la primera. Ya sabe que la frecuencia en el astable la determinan los valores de capacidad y resistencia, mayor valor en alguno de ellos o en ambos, menor frecuencia y viceversa. Experimente con otros valores a los indicados, incluso puede conectar un electroltico en lugar del capacitor de .1 y vea las diferencias.

FIG.12 - UNO DE LOS ENLACES POSIBLES Digamos por ltimo que si lo desea puede combinar estos circuitos con otros ya realizados en lecciones anteriores, por ejemplo, flips flops de distinto tipo, el duplicador de frecuencia etc.Aunque conectamos diodos led para ver los efectos, no deje de usar la sonda para comprobar los cambios de estado que se producen en distintas partes de los circuitos. Lista de materiales que enva el Instituto que se suman a los ya recibidos: 1 - Circuito integrado CD4013 / 1 - Circuito integrado CD4093 / 1 - Circuito integrado CD40106

RADIO INSTITUTO
CCD/7 - 12

RADIO INSTITUTO
NOMBRE Y APELLIDO ---------------------------------------------------------------------------------------------------------CALIFICACIN ----------------------------------- CALLE -------------------------------------------------- N ----------------FECHA DE ENVO --------------------------CDIGO ----------------- LOCALIDAD --------------------------------------

CURSO DE CIRCUITOS DIGITALES EXAMEN DE LA LECCIN N 7


1) En la figura 2 polarizamos el Flip Flop del siguiente modo: Patita 3 bajo - patita 5 alto - patita 6 bajo patita 4 alto. Las salidas son : A = Patita 2 alto - B = Patita 1 alto - C = Ambas patitas alto 2) El capacitor de .1 de la figura 3 se ha dispuesto para: A = Desacoplar el +B - B = Como filtro de lnea - C = Para evitar el efecto de rebote 3) Para que se coloca una resistencia en la entrada reloj de un CD4013: A = Para que consuma poca corriente - B = Para evitar un estado indeciso - C = Para acondicionar el pulso de entrada 4) Que componentes hacen falta para que un CD4013 funcione como monoestable: A = Un diodo y un capacitor - B = Un diodo, un resistor y uncapacitor - C = Un diodo, dos resistores y un capacitor 5) Para conformar una seal irregular con ruido de ampltud moderada, en una seal digital cuadrada se debe utilizar: A = Un CD4093 - B = Un CD40106 - C = Cualquiera de los dos 6) El mismo caso de la pregunta anterior, pero el ruido es de gran ampltud: A = Un CD4093 - B = Un CD40106 - C = Cualquiera de los dos 7) En un integrado CD40106 alimentado con fuente de 9 V, que valor de VH aproximado se obtiene: A = 3 V - B = 4,5 V - C = 7 V 8) Que ventaja principal poseen los disparadores Schmitt: A = Menor consumo - B = Mayor velocidad - C = Mayor inmunidad al ruido

9) Para realizar un oscilador astable con un integrado Schmitt hacen falta: A = Dos resistencias y un capacitor - B = Una resistencia, uncapacitor y un diodo - C = Una resistencia y un capacitor 10) Para dividir la frecuencia de una seal por 4 hace falta: A = Un CD4013 - B = Dos CD4013 conectados en cascada - C = Un CD4013 y un CD4093

RESPUESTAS AL EXAMEN DE LA LECCIN N 7

Marque con una cruz la casilla que corresponde a la contestacin correcta NUNCA marque dos cruces en una misma columna

RADIO INSTITUTO
CURSO DE CIRCUITOS DIGITALES
LECCIN N 8 CIRCUITOS CONTADORES - TEMPORIZADORES

LOS INTEGRADOS CD4020, CD4040, CD4060 Y CD4541 - DIVISORES X 4, X8, Y POR UN NMERO CUALQUIERA - BASE DE TIEMPOS - RELACIN DE FRECUENCIA Y TIEMPO - RELACIN DE CICLO ACTIVO Y FRECUENCIA TIMER PROGRAMABLE CON CD4541.

Cuando se trata de dividir una seal de frecuencia determinada, es necesario recurrir a los oficios de un integrado contador que realice tal divisin. Si la necesidad es de dividir por 2, la solucin es muy sencilla ya que con un simple flip-flop sabemos que se produce tal divisin, si fuera por 4, la operacin contina siendo sencilla porque simplemente se acopla la salida del primer flipflop con la entrada del segundo y como ste vuelve a dividir por 2, finalmente en la salida del segundo se obtiene el resultado buscado. Para una operacin de este tipo puede utilizarse un flip-flop CD4013, que ya hemos estudiado, y la forma de conectarlos entre s la vemos en la figura 1.

Si se necesita continuar la divisin por cifras mayores, podramos seguir enlazando mas flip-flop de este tipo, pero es indudable que esto significar un derroche en tiempo, espacio, material y dinero totalmente innecesario dado que hay integrados especficos para este fin. De lo expuesto se deduce que un circuito integrado contador est compuesto por una serie de flip-flops interconectados entre s a fin de lograr la divisin de un nmero cualquiera. Segn la cantidad de biestables que contengan en su interior, ser la cifra mxima de divisin que se obtenga. Cada Flip-flop es considerado como una etapa, y as figura en los manuales, de modo que lo observado en el esquema de la figura 1, bien podramos considerarlo como un contador de 2 etapas. Cada etapa (flip-flop) divide por 2; la siguiente vuelve a dividir por 2 el resultado de la anterior y as sucesivamente con todas las etapas hasta llegar a la ltima. La expresin binaria ser en base a la potencia de 2 y de esta forma se obtiene la cifra de divisin segn la etapa en que se tome la salida definitiva que necesitamos. CCD/8 - 1

RADIO INSTITUTO
Por ejemplo, el "contador" implementado en la figura 1 es de 2 etapas, por lo tanto la cifra de divisin que puede efectuar es la siguiente: Si se toma la salida en la primer etapa, 21 = 2 , o sea que divide por 2, en la segunda, 22 = 4, es decir divide por 4. Hay contadores de distinta cantidad de etapas, algunos disponen de salidas en todas, en otros puede faltar una o mas, as es que tenemos el contador CD4024 que dispone de 7 etapas y todas tienen acceso. Veamos que factor de divisin se obtiene en la salida de la etapa 5a: 25 = 32 y el mximo posible ser en la ltima o sea la 7a: 27 = 128. Para quienes no estn muy prcticos en operaciones matemticas de potenciacin, le diremos que tomen una calculadora que permita acceder a una constante. ponga el nmero 2 como constante y luego X 1 y apriete la tecla =, el resultado ser la divisin de la primer etapa, o sea 2; luego contine apretando la tecla = para lograr el factor de las siguientes etapas. As apretando 7 veces la tecla = (igual) partiendo del nmero 1, se obtiene el resultado del factor de divisin de la 7a etapa que ser 128. Si la calculadora no permite acceder a una constante, comience por multiplicar por 2 la primer etapa y contine multiplicando por 2 los resultados obtenidos tantas veces como etapas quiera saber.

Por ejemplo, en este integrado, ser as:

LOS INTEGRADOS CD4020, CD4040 Y CD4060 Estos integrados, al igual que el CD4024, son todos contadores binarios y estn constituidos por una cadena de flip-flops que componen sus etapas. Debido a la limitacin que impone la cantidad de terminales de su encapsulado, no todos tienen acceso a las salidas de todos losbiestables, por lo general cuantas mas etapas tienen ms salidas quedarn aisladas, pero en contrapartida se logran factores de divisin mas elevados. El CD4020 es un contador binario de 14 etapas, tiene acceso a 12 de ellas y falta en las etapas segunda y 3a; el mximo factor de divisin obtenible, como ya hemos dicho est dado por la cantidad de etapas, por lo tanto es de 2 14 = 16.384. El CD4040 es un contador de iguales caractersticas que el anterior pero de 12 etapas, por este motivo, al tener igual cantidad de patitas (16) es posible obtener salidas en todas las etapas, pero la cantidad de divisiones que se logran es bastante menor, en este caso es de 212 = 4096. Con el CD4060 sucede algo similar al 4020, es decir que tambin poseemos 14 etapas con lo cual se alcanza el mismo nmero de divisiones, pero en este caso no se tiene acceso a las etapas 1a, 2a, 3a, y 11a, pero ofrece la posibilidad de armar un oscilador RC (resistencia-capacitor) en los terminales 9, 10, y 11. Este oscilador se puede armar o no, segn la aplicacin que se de al integrado, por ejemplo si se usa como temporizador, conviene realizarlo porque de otro modo hay que armar otro externamente con mas componentes y aplicar la seal a la entrada del pin 11. Para efectuar una divisin con estos integrados lo primero que debe hacerse es determinar que salidas se van ha utilizar, y luego elegir el que nos permite realizarla, que muchas veces puede ser cualquiera de ellos. Sin embargo, y a modo de ejemplo, puede suceder que haga falta dividir una seal determinada por 2048, (211) que corresponde a la etapa 11a o mejor dicho al biestable N 11 de una cadena. Pues bien, en este caso no es posible usar el 4024 porque solo tiene 7.

Tampoco podemos usar el 4060 porque esta etapa no tiene acceso, en cambio puede utilizarse un 4020 o un 4040, ya que ambos superan la etapa 11a y disponen de esta salida. En la figura 2 exponemos la informacin de estos integrados extrada del manual National. CCD/8 - 2

RADIO INSTITUTO

Hasta aqu hablamos de las divisiones que se obtienen en cada etapa y la cantidad mxima que ofrece cada integrado de acuerdo a losbiestables que lo componen. CCD/8 - 3

RADIO INSTITUTO
Pero en realidad, no son muchas las veces que se necesite una divisin por una cifra coincidente con una sola de las salidas, sin embargo tampoco hay problemas para realizarla, vamos a ver como se consigue la divisin por un nmero cualquiera. Si la cifra no supera la capacidad mxima del integrado, se usar uno solo, si fuera mayor debern implementarse dos o mas en cascada hasta lograr la cifra buscada, del mismo modo que lo visto en la figura 1 con el 4013, es decir conectando la salida del primero con la entrada del segundo y acondicionando ste para la nueva divisin. Vamos a clarificar este concepto con los siguientes ejemplos, usando para ello el integrado CD4040, si bien sabemos que podra ser otro. Figura 3 A y B.

En la figura 3, A y B, exponemos dos ejemplos de divisin; en A se trata de una de las divisiones mas simples, dado que la cifra 8 es coincidente con una salida, por lo que las dems se dejan al aire, es decir sin conexin. En B, la divisin es por 51, y en este caso se utilizan 4 salidas para lograr este factor, de todos modos, aunque lleve mas elaboracin sigue siendo sencilla. Ahora veamos porque el integrado logra dividir por cualquier cifra: Observe que el terminal de reset est conectado a positivo (1), mediante una resistencia de 10K, y a su vez, en este mismo terminal se conectan los nodos de los diodos que forman el factor de divisin. Los ctodos de todos los diodos que se empleen, siempre se conectan a las salidas Q que correspondan. Antes de iniciar la cuenta, todas las salidas Q se encuentran a potencial de masa, es decir 0, por lo tanto el reset tambin est a 0, porque los diodos en cuestin quedan en directa para este terminal y drenan la corriente que circula por la resistencia de 10K hacia las salidas. Con un 0 en reset el contador est habilitado para efectuar la cuenta, la que efectivamente se produce en cada flanco de bajada, o transicin negativa, de los pulsos de entrada. CCD/8 - 4

RADIO INSTITUTO
Continuamos la explicacin con lo que sucede en A de la figura 3: El primer pulso de conteo, produce el cambio de estado de la salida Q1 llevando la misma a 1, el segundo pone a 1 la salida Q2, el tercero pone a 1 Q1 y Q2, el cuarto pone a 1 Q3, el quinto pone a 1 Q3 y Q1, el sexto pone a 1 Q3 y Q2 el sptimo pone a 1 Q3, Q2 y Q1, y el octavo pone a 1 la salida Q4. En este momento aparece por un instante un pulso de salida de nivel alto. Decimos por un instante porque al cambiar a 1, el diodo conectado con el reset ya no "roba" la tensin que exista, porque pasa a tener el mismo potencial en ambos extremos (positivo en nodo y ctodo), y de esta manera no conduce y aparece un 1 con el nivel positivo de fuente a travs de la R de 10K que produce el reset general de todas las etapas del contador (ver la descripcin general de la figura 2). Ahora bien, una vez producido el reset, todas las salidas retornan a 0, tambin Q4, con lo que nuevamente la entrada reset pasa a 0 porque el diodo nuevamente drena la tensin de ste terminal hacia la salida Q4 que como ya hemos dicho volvi a 0. En esta condicin el contador est nuevamente habilitado para

continuar la operacin de cuenta, por lo tanto se reinicia para cumplir un nuevo ciclo. De acuerdo a este anlisis, se observa que cada 8 pulsos en la entrada, el contador dar un pulso de salida en Q4, cumplindose la divisin por 8. Preste atencin a la secuencia de unos que van apareciendo en las salidas, y se dar cuenta que siguen el ritmo de conteo, y van adoptando una notacin binaria que indica en todo momento la cantidad de pulsos que est contando. Ejemplo: cont 3 pulsos = Q1 y Q2 en estado alto (3 en binario). En la figura B pasa lo mismo, pero solamente cuando todas las salidas en las que se han instalado diodos pasen a nivel alto dar el pulso de salida, y esto suceder cuando el contador llegue a la divisin nmero 51. Efectivamente, en ese momento las salidas Q6, Q5, Q2 y Q1 estarn en 1, que corresponde en binario al decimal 51, y de esta manera ninguno de los 4 diodos estar drenando a masa la tensin de reset, por lo que tambin dicha entrada pasa a 1 y lleva a 0 todas las salidas, reinicindose un nuevo ciclo del mismo modo que en el caso anterior. En el diseo de una etapa contadora, conviene primero dibujar una escala de columnas del sistema binario a fin de hallar fcilmente el nmero que le corresponde a la cifra decimal por la que queremos efectuar la divisin y debajo anotar las salidas Q del integrado que corresponden a cada dgito binario. Ya sabemos que el Q1 corresponde al dgito menos significativo, o lo que es lo mismo, a la columna de menor valor, que es la de la derecha, y la salida del divisor se toma de la ltima etapa de la izquierda que tenga un 1, y que corresponde al dgito mas significativo. Luego vemos en las columnas cuales son las que tienen un 1 y a que salida Q corresponden, y simplemente se conectan diodos en todas (las que tienen un 1), siempre el ctodo hacia la salida y el nodo hacia la entrada reset, dejando sin conexin las que no se utilizan, que son las que tienen 0. Hemos incluido una tabla de ste tipo a modo de ejemplo en los esquemas A y B. BASE DE TIEMPOS DE 50 HZ En ocasiones es necesario disponer de una base de tiempos precisa de una frecuencia determinada, y si bien hay varias maneras de lograrlo, lo mas conveniente es realizar un oscilador de alta frecuencia y luego dividir por un factor que entregue finalmente la frecuencia que necesitamos. Incluso si los requerimientos son de alta precisin, es necesario el uso de un cristal en el oscilador que asegure una frecuencia exacta y sin corrimientos.

Vamos a suponer que necesitamos una base de tiempos de 50 Hz para controlar un aparato determinado. Lo mas sencillo de realizar es un oscilador astable de 50 Hz dotado de un preset que nos permita ajustar la frecuencia y ya est, podemos dar por resuelto el problema. Pero en realidad no es tan as: Si con esta seal se gobierna un temporizador que establece un tiempo de accin de algn electrodomstico,talvez no haya problemas si sufre algn corrimiento entre

CCD/8 - 5

RADIO INSTITUTO
48 y 52 Hz, que significa un error de un 5% aproximadamente en mas o en menos. Esto traer como consecuencia que si dicho temporizador se programa para un tiempo de accin de una hora, o sea 60 minutos, puede llegar a funcionar en algunas ocasiones 57 minutos, y en otras 63 minutos. Normalmente esta situacin no acarrea inconvenientes, pero que pasa si los 50 Hz son utilizados como base de tiempo de un reloj horario ?, indudablemente este error puede llegar en el trmino de 24 horas a diferencias tan notables como una hora y 12 minutos de ms o de menos que la realidad. Con esta explicacin queremos significar la importancia que puede tener una variacin de pocos Hz cuando se trata de una frecuencia que ha sido tomada como base de tiempos de accin de distintas maquinarias o artefactos y la precaucin que debe tomarse de acuerdo a la exigencia operativa del aparato. De ah la importancia de realizar osciladores de alta frecuencia aunque la necesidad sea de una seal de baja frecuencia, la exactitud que se consigue es infinitamente superior, porque variaciones de pocos Hz se van perdiendo en las sucesivas divisiones y prcticamente no afectan el resultado final, por lo tanto se logra una estabilidad muy grande en la salida. Por ejemplo, si la seal de 200.000 Hz que se aplica en la entrada del integrado de la figura 4 sufre un desplazamiento de 10 Hz en mas o en menos, el resultado final de la divisin no se ver afectado porque prcticamente no causa efectos; vamos a comprobarlo: 200.010 / 4000 = 50,0025 Hz. Estos decimales, que corresponden a las milsimas de Hz, no causarn ningn problema.

En el caso anterior, 2 Hz de corrimiento, producan serios inconvenientes y en cambio con el uso de alta frecuencia y luego el divisor, 10 Hz o mas de desplazamiento no acarrean dificultades. En la figura 4 representamos este contador divisor por 4000 que entrega salida de 50 Hz.

CCD/8 - 6

RADIO INSTITUTO
Este circuito, al igual que los anteriores no ofrece mayores dificultades de montaje, solamente hay que conectar 6 diodos en las salidas Q indicadas en la tabla de arriba y que corresponden a las columnas que tienen un 1.

En todos los casos que se nos presenten donde sea necesario realizar un contador divisor por una cifra determinada, se debe proceder como sigue: Para ello vamos a tomar como ejemplo el esquema de la figura 4. Partimos del oscilador, que 200 Khz (200.000 Hz). en este caso lo hemos determinado en

Luego buscamos el factor de divisin para lograr los 50 Hz, dividiendo 200.000 / 50, esto nos da un resultado de 4000, este resultado es el factor de divisin. 200.000 / 4000 = 50 Digamos que la frecuencia del oscilador puede ser cualquier otra, aunque siempre conviene que los resultados arrojen nmeros enteros. Por ejemplo, si la frecuencia del oscilador fuera de 27000 Hz, el factor de divisin para conseguir salida de 50 Hz ser: 27000 / 50 = 540, o sea que hay que preparar el integrado para que divida por 540. Bien, sigamos con la explicacin. Continuamos dibujando las columnas del cdigo binario para luego anotar debajo de ellas los unos y ceros que formarn en binario el nmero decimal 4000. Comprobamos sumando el valor de cada columna que tiene un 1 que no hay error; debe dar en decimal 4000. Verificamos que el integrado tiene la cantidad suficiente de etapas que permitan esta divisin, el CD4040 tiene 12 y ya sabemos que permite un mximo de 2 12 = 4096, por lo tanto en este sentido es apto. Luego anotamos en el grfico que hemos confeccionado las salidas Q del integrado que correspondan a las columnas binarias. Verificamos que el integrado dispone de salidas Q en todas las columnas que tienen un 1, el 4040 las tiene todas. Vea que en este caso el 4060, que tiene 14 etapas y permite factores de divisin mucho mayores, no resulta til porque falta el acceso en la salida 11a, y en este caso es necesaria. Podra obviarse alguno de estos pasos, pero nos parece que de este modo se trabaja con mayor seguridad y es mas difcil cometer errores. Una vez comprobado que no hay errores, se proceder a conectar el integrado y sus componentes asociados. El funcionamiento es igual que en los casos anteriores, o sea que cuando la divisin llega a 4000, las salidas del integrado adoptarn los estados altos y bajos correspondientes a este nmero en binario, que es coincidente a lo que habamos anotado previamente en las columnas. De este modo todas las salidas en las que

se han dispuesto los diodos estarn en 1, por lo tanto en el Q12 aparece el pulso y se produce el reset dando lugar a la iniciacin de un nuevo ciclo de divisiones. TIMER PROGRAMABLE CON EL INTEGRADO CD4541 Por lo general todas las publicaciones de electrnica presentan temporizadores y distintos Timers basados en un integrado muy conocido: el 555. Este integrado tiene un sinnmero de aplicaciones posibles, generalmente relacionadas con el control de tiempos y otras variables referidas a la conformacin del ancho de los pulsos de salida, tal es as que en plaza y en distintos artculos escritos se lo conoce como "el temporizador 555"; oportunamente lo trataremos en profundidad en este curso. Pero sucede que existe un circuito integrado poco conocido con el que se pueden realizar Timers y temporizadores muy verstiles, superiores en las prestaciones finales a las que podran obtenerse empleando el 555, concretamente estamos hablando del CD4541. Con este integrado se pueden realizar sencillos y precisos temporizadores programables en intervalos de segundos, minutos, horas y hasta das.

CCD/8 - 7

RADIO INSTITUTO

FIG. 5 CARACTERSTICAS DEL INTEGRADO CD4541 CCD/8 - 8

RADIO INSTITUTO
Las aplicaciones o usos que se pueden presentar son muy variadas, podemos citar algunos casos a modo de ejemplo. Mantener encendido durante un tiempo preestablecido cualquier aparato elctrico, como ser un ventilador, acondicionador de aire, el televisor, una lmpara, la iluminacin de una vidriera etc. etc., solo ser necesario programarlo con el tiempo de accin que se desee para mantener activado el artefacto conectado a la salida. En la figura 5 vemos las caractersticas de este integrado extrado del manual National. Como podemos ver, de acuerdo a la descripcin general del manual, el circuito est diseado con un contador binario de 16 etapas y un oscilador integrado para ser usado con dos resistencias y un capacitor externos. Este contador es igual al CD4060 que hemos estudiado, solo que tiene dos etapas mas (16 en total) por lo que se consigue un factor de divisin mayor, 216 = 65536. De hecho si quisiramos podramos realizar un temporizador de iguales caractersticas con el CD4060, pero no lograramos este factor de divisin porque solo dispone de 14 etapas, por otra parte para lograr las prestaciones y versatilidad del que exponemos, hacen falta otros componentes externos que complican el diseo. Naturalmente nada de esto se justifica siendo que disponemos de un integrado que simplifica todo el desarrollo y se logra un producto de excelentes caractersticas con pocos componentes. RELACIN DE FRECUENCIA Y TIEMPO A continuacin vamos a explicar la relacin que existe entre la frecuencia del oscilador y el tiempo de accin del temporizador. La frecuencia que se determine en el oscilador siempre est referida a Hertz (ciclos pulsos) por segundo, o sea que si se establecen 100Hz, significa que en un segundo el oscilador genera 100 pulsos de onda cuadrada. As tambin podemos hablar de frecuencias muchomenores, por ejemplo 1 Hz quiere decir que se forma un pulso por segundo; 0,5 Hz significa que en un segundo se habr formado medio ciclo, por lo tanto en este caso la formacin completa del pulso tarda dos segundos. En la figura 6 se aclaran estos conceptos.

FIG. 6 RELACIN DE FRECUENCIA - TIEMPO

Como vemos en la figura 6, la primer columna tiene 8 pulsos que ocupan 1 segundo de la escala de tiempo, por lo que diremos que corresponde a una frecuencia de 8 Hz; la segunda tiene 3 pulsos en un segundo, por lo que la frecuencia ser de 3 Hz; y as llegamos a la ltima que tiene un pulso que ocupa 4 segundos en formarse, por lo tanto la frecuencia, que siempre se relaciona con un segundo, ser de 1 dividido 4 = 0,25 Hz. El ciclo completo se considera desde su inicio en la formacin a la izquierda de la base, y termina en el final a la derecha de la base. CCD/8 - 9

RADIO INSTITUTO
Esto significa que a los fines de determinar la frecuencia, no es importante el ancho del pulso sino el perodo de tiempo que ocupa desde su inicio hasta el fin, o sea el ciclo completo. El ancho determina el tiempo que est activo dicho pulso y que se expresa en porcentaje del ciclo total, en el caso de este ejemplo corresponde al 90%, es decir que considerando desde el inicio hasta el fin, se encuentra en estado alto el 90% del tiempo y el 10% en estado bajo. En la figura 7 ilustramos otros porcentajes de actividad que aclaran lo dicho.

FIG. 7 RELACIN DE CICLO ACTIVO Y FRECUENCIA

En A de la figura 7 vemos un pulso con actividad del 50% del ciclo total, dado que sobre 4 segundos de duracin del ciclo completo, se mantiene en estado alto por 2 segundos. En B la actividad es del 25% porque el estado alto se sostiene durante 1 segundo y el estado bajo por lo tanto es de 3 segundos. En los tres casos expuestos los pulsos tienen anchos distintos que determinan el tiempo de actividad, pero la duracin o perodo del ciclo completo es igual en los tres, o sea de 4 segundos, por ende la frecuencia no se modifica y por lo tanto contina siendo de 0,25 Hz. El tema del ancho de pulso o porcentaje de actividad es de suma importancia en determinadas circunstancias, por eso nos pareci importante tratarlo en esta leccin, aunque en el caso del temporizador que nos ocupa no tiene relevancia. Efectivamente, como en este circuito se usa un contador binario como base de tiempos (incluido en el integrado CD4541) , lo nico que nos interesa es la frecuencia de reloj, independientemente del ancho que se conformen los pulsos. Los tiempos que se obtienen en las distintas salidas de un contador binario tienen relacin directa con la frecuencia de reloj y la base de un segundo que y hemos dicho. De este modo cada divisin que se produce introduce una demora proporcional a la frecuencia. Suponiendo una frecuencia en el oscilador de 1 Hz (sabemos que es un ciclo o pulso por segundo) y tomamos la salida en el Q4, que corresponde a un factor de divisin por 8, la demora ser de 8 segundos dividido por 2, o sea = 4 segundos.

Si en cambio la salida se toma en el Q16 que corresponde a un factor de divisin de 65536, la demora ser de 65536 segundos dividido por 2 = 32768 segundos. Estas cuentas son muy fciles de realizar porque la frecuencia de 1 Hz es igual a 1 segundo, con frecuencias mayores o menores los resultados no sern "redondos". Este integrado (4541) solo permite que la salida tenga acceso a las etapas 8, 10, 13 y 16, y se logra mediante la combinacin de estados altos y/o bajos en los terminales 12 y 13.

RADIO INSTITUTO
CCD/8 - 10

RADIO INSTITUTO

RADIO INSTITUTO
MATRCULA ----------------------- NOMBRE Y APELLIDO ----------------------------------------------------------------CALIFICACIN ----------------------------------- CALLE -------------------------------------------------- N ----------------FECHA DE ENVO --------------------------CDIGO ----------------- LOCALIDAD --------------------------------------

CURSO DE CIRCUITOS DIGITALES EXAMEN DE LA LECCIN N 8


1) Cuantos biestables existen en un contador binario de 12 etapas: A = 8 - B = 12 C = 16 2) Cual es el factor de divisin si tomamos la salida de la etapa 9a de un contador: A = 128 - B = 2048 - C = 512

3) Cual de los siguientes integrados permite realizar un oscilador RC: A = CD4020 - B = CD4040 - C = CD4060 4) Cuantas salidas son necesarias para dividir una cifra por 4096: A = Una - B = dos - C = cinco 5) De la pregunta anterior: A que etapas corresponden stas salidas: A = 12 - B = 12 y 6 - C = 11, 10, 6, 4 y 2 6) En el contador de la figura 3 - A, aplicamos una frecuencia de 100.000 Hz en la entrada reloj; Que frecuencia se obtiene en la salida: A = 80Hz - B = 12.500 Hz - C = 14.000 Hz 7) En la figura 3 - B, aplicamos una frecuencia de 20 Hz en la entrada reloj por un segundo y la retiramos; y quedan en estado alto las salidas Q1, Q3 y Q5; Cuantos pulsos cont: A = 21 - B = 43 - C = 210 8) Si decimos que una frecuencia es de 0,20 Hz; Cuanto tiempo tarda en formarse un pulso: A = 1 segundo - B = 3 segundos - C = 5 segundos 9) En la figura 7 supongamos que aparece un pulso que se sostiene exactamente por medio segundo; Que porcentaje de actividad le corresponde: A = 12,5% - B = 20% - C = 33% 10) Si aplicamos una frecuencia de 1 Hz a la entrada reloj de un contador, que tiempo demora en aparecer en la salida del Q10: A = 250 segundos - B = 512 segundos - C = 2.600 segundos

RESPUESTAS AL EXAMEN DE LA LECCIN N 8

Marque con una cruz la casilla que corresponde a la contestacin correcta NUNCA marque dos cruces en una misma columna

RADIO INSTITUTO
CURSO DE CIRCUITOS DIGITALES
LECCIN N 9 EL CIRCUITO INTEGRADO 555

VERSIONES STANDARD Y CMOS - VERSIN DOBLE (556) - TABLAS COMPARATIVAS - FABRICANTES - ENCAPSULADOS - FUNCIONAMIENTO DE TODAS LAS ETAPAS - CARACTERSTICAS ELCTRICAS - TENSIONES DE REFERENCIA - RELACIN DE CICLO Y PERODO

Este circuito integrado, tambin denominado "el temporizador 555" es probablemente el de mas alta difusin en el ambiente de la electrnica, se lo encuentra en muchos circuitos de caractersticas digitales y tambin en esquemas analgicos y de control, dada la gran versatilidad operativa que puede lograrse con l. Bien, vamos a tratar el tema de este importante circuito integrado con la seriedad y profundidad que merece. El primer integrado de estas caractersticas que apareci en plaza fue fabricado por la firma Fairchild y la sigla asignada fue y sigue siendo NE 555, luego aparecieron otros fabricantes y cada uno de ellos le asign la sigla propia que lo identifica con su empresa. Por suerte la denominacin principal que son los nmeros, son los mismos, por lo que en los comercios se encuentran versiones del mismo integrado y con las mismas caractersticas pero con siglas distintas que identifican al fabricante, as por ejemplo se puede adquirir un NE 555, o un LM 555 etc. y tenemos la seguridad de que son iguales. Desgraciadamente no sucede lo mismo con todos los integrados y an con los transistores y as es que existen muchos que son iguales elctricamente, incluso compatibles pin a pin pero tienen siglas y nmeros totalmente distintos, por lo que es imprescindible recurrir a los manuales para buscar un reemplazo.

Mas adelante aparecieron los mismos integrados 555 pero en versin CMOS y fueron dotados de caractersticas elctricas superiores a los 555 comunes como veremos luego, y naturalmente tambin cada empresa que los fabrica los identifica con siglas distintas, aunque al igual que los comunes tambin se comportan del mismo modo entre s. Hemos confeccionado una tabla con las siglas que cada fabricante identifica a sus integrados, en la que podemos observar la variedad de los comunes y tambin los CMOS y a que empresa pertenecen. Dicha tabla la podemos ver en la figura 1.

CCD9 1

RADIO INSTITUTO

Cualquiera de los esquemas y circuitos de aplicacin que veremos en la presente leccin, pueden funcionar utilizando indistintamente un 555 comn (con transistores) o el de la versin CMOS.

Estos integrados se fabrican en tres tipos distintos de encapsulado, es decir que se pueden conseguir con una cpsula metlica del tipo TO 99, similar a un transistor, en cpsula plstica con 8 terminales y tambin en plstico pero de 14 terminales. El mas comn y corriente es el de plstico con 8 pines, los otros dos no todos los comercios los tienen. En la figura 2 damos una imagen de las tres versiones de encapsulados. Los dos de plstico estn vistos desde arriba, que es la forma de presentacin en todos los manuales de cualquier integrado, y el de cuerpo metlico est visto desde abajo, o sea desde donde salen los terminales. Tambin en este caso, esta es la presentacin en los manuales.

En el circuito interno de un 555 convencional se incluyen dos comparadores realizados con sendos amplificadores operacionales (AO) y tenemos acceso a las entradas operativas en los terminales 2, 5, y 6; Un flip flop RS, similar al CD4013 estudiado en este curso, pero adems de tener las entradas set y reset normales dispone tambin de un reset maestro que lo habilita o lo inhibe por completo, segn el estado lgico aplicado en la entrada del pin 4; Un buffer de salida, que no es otra cosa mas que un separador que suministra una alta salida de corriente, ya sea para abastecer o para recibir, con la salida en el terminal 3, y un transistor NPN dispuesto como colector abierto con acceso en la patita 7. En el interior de un 555 CMOS, se encuentran los mismos componentes, pero todas las etapas estn realizadas con tecnologa CMOS, incluso el transistor NPN ha sido reemplazado por un Mosfet.

CCD9 2

RADIO INSTITUTO
En la figura 3 se observa el esquema interno de ambas versiones, luego haremos un anlisis de la funcin de cada etapa.

PATITA 1: Corresponde al negativo general del integrado, es decir que se conecta a masa. PATITA 2: Este terminal controla la entrada inversora del comparador N 2, la otra entrada, o sea la no inversora de este AO, (amplificador operacional), est alimentada con el divisor resistivo formado por las tres resistencias de 5K integradas en el interior del circuito. Como estas tres resistencias tienen un valor idntico, la tensin de alimentacin queda repartida en tres partes iguales que podramos definir del siguiente modo. Entre el pin 1 y el 8, se da el mximo, o sea 3/3, entre el pin 8 y el pin 5 el valor ser de 2/3, y entre la entrada no inversora del AO en el interior del integrado (no tiene acceso) y el pin 1 (masa) tenemos el resto que corresponde a 1/3 de la tensin de alimentacin. Mas adelante ampliaremos este concepto. Generalmente se utiliza para el disparo o puesta en funcin del integrado. PATITA 3: Corresponde a la salida del buffer interior. Suministra o drena hasta 100 ma en el 555 standard y hasta 150 ma en el CMOS.

PATITA 4: Es sencillo darse cuenta de la funcin de esta patita, sirve para resetear, o poner a 0 el integrado. Ya hemos dicho que este flip flopes similar al CD4013, pero aqu la funcin de reset se logra con 0, porque la entrada en el flip flop invierte la polaridad aplicada (en el 4013 es con 1 porque no invierte), vea el circulo en la misma entrada que nos indica que hay una inversin. Esto significa que un 1 en este terminal habilita el integrado, y un 0 lo resetea o lo mantiene inhibido. PATITA 5: Est conectada con la entrada inversora del comparador N 1 y alimentada por el divisor resistivo ya mencionado. Segn lo que se conecte en este terminal, se pueden modificar o controlar las tensiones de referencia de los comparadores 1 y 2, y de esta forma adelantar o retrasar las conmutaciones de la etapa de salida. Dicho de otro modo, se puede variar la frecuencia o el ancho de los pulsos de salida. Cuando esta patita no se utiliza, y son muchos los casos, hay que conectarla a masa a travs de un capacitor de .1 F, a fin de no dejarla al aire, pues una seal indeseada o espreo, podra "colarse" por aqu y causar inestabilidades de funcionamiento. CCD9 3

RADIO INSTITUTO

PATITA 6: Controla la entrada no inversora del comparador N 1. Se utiliza normalmente como umbral de conduccin, o mejor dicho, de cambio de estado del AO N 1. Efectivamente, si en esta entrada se supera el umbral de los 2/3 de la tensin de alimentacin, habremos superado los 2/3 de la tensin de referencia presente en la entrada inversora (patita 5) que ya hemos explicado, y en estas condiciones la salida de la patita 3 tendr un nivel lgico 0. Si por el contrario, el umbral es inferior a los 2/3 de la tensin de alimentacin, el operacional adoptar la salida contraria y por lo tanto en la salida de la patita 3 estar presente un nivel lgico 1. En la leccin N 3 de este curso hemos tratado el tema de los comparadores, tambin llamados Schmitt Trigger, con AO, podra ser importante que repase esta leccin. PATITA 7: Como se puede observar en la figura 3, corresponde al colector de un transistor NPN en la versin standard, o al drenador de unmosfet en la versin CMOS. Este terminal sirve para descargar un posible capacitor que se conecte en las entradas de los comparadores internos, es decir en el pin 2 y/o en el pin 6. PATITA 8: Corresponde a la alimentacin de +B del integrado y se conecta al positivo de la fuente de alimentacin.

Es importante recordar los parmetros de corriente de salida en el pin 3 (hasta 100 ma) y trabajar en lo posible alejados de este lmite por las siguientes razones. Los fabricantes comentan las bondades y flexibilidad de este integrado y dicen entre otras cosas que puede abastecer directamente un relcuya bobina tenga una resistencia tal que consuma hasta 100 ma. Pero nosotros consideramos que este es un buen argumento publicitario, pero no se sostiene firmemente con las leyes elctricas, ya que cualquier circuito inductivo, en este caso la bobina del rel, produce una fuerza contraelectromotriz de valores elevados en tensin en cada conmutacin. Esta tensin autoinducida, quedar aplicada a la salida de la patita 3 con el consiguiente riesgo de destruccin del buffer de salida. Si bien se debe conectar un diodo en oposicin en paralelo con la bobina para evitar este efecto, el riesgo existe verdaderamente, por lo que somos partidarios de utilizar un transistor para alimentar dicho rel en todos los casos, y utilizar la salida del pin 3 para atacar la base de este transistor a travs de una resistencia. De este modo se logran notables ventajas como son: Disminucin de la corriente de salida del integrado a los valores de la corriente de base del transistor, que puede estar en el orden de 1 a 2 ma. El transistor soporta sin dificultad cualquier remanente que hubiera de la tensin autoinducida, y adems cerrar el circuito de la bobina mas efectivamente. Utilizando un simple BC337 (NPN) o bien un BC327 (PNP) disponemos de una corriente superior a los 200 ma para uso constante, y de 800 ma como lmite en conmutaciones de corta duracin. Por otra parte el costo de estos transistores es muy reducido. Veamos que sucede en el terminal 3 de salida si se opera en el lmite de la corriente que entrega: Vamos a suponer que alimentamos el integrado con una fuente de 12 V. Si la carga aplicada est activa cuando hay un 0 en la patita 3, es decir que recibe la corriente de 100 ma, el cero ya no ser absoluto, y pasar a tener un valor residual positivo de alrededor de 1,7 V. Si por el contrario, la carga est activa con un 1 en este terminal, o sea que suministra los 12 V, stos se reducirn a un valor de unos 10,5 V. Estos valores nos dicen claramente que la salida se encuentra exigida, y si bien la soporta, no es conveniente mantener este estado. Note que en esta condicin, si se trata de alimentar la bobina del rel mencionado, sta quedar alimentada con 10,5 10,3 V, mientras que con el transistor estar con prcticamente los 12 V, de ah el comentario de que cierra mejor.

Si con sta salida, adems de la situacin expuesta (sometida a cargas de 100 ma), tuviramos que alimentar una entrada de integrado TTL, tendramos problemas en la interpretacin del 0. La versin CMOS de estos integrados ofrece ventajas importantes con respecto a los 555 standard, en cuanto a consumo propio, suministro y drenaje de corriente de salida, velocidad de actuacin etc., por lo que habr que tenerlos en cuenta en ciertas aplicaciones especiales donde se requiera de alguna de estas caractersticas. CCD9 4

RADIO INSTITUTO

Si bien el precio es superior a los comunes, algunas veces ser conveniente su utilizacin, aunque digamos que en la mayora de los casos cualquiera funcionar, incluso uno en reemplazo del otro. En la figura 4 exponemos una tabla con las caractersticas elctricas comparativas de ambas versiones.

VERSIN DOBLE DEL 555 (556) En muchas ocasiones nos encontramos con circuitos que utilizan para su funcionamiento dos circuitos integrados 555, y a veces ms, pues bien, es posible reemplazar un par por uno solo, utilizando para ello el 556. Este integrado contiene en su interior dos 555 totalmente independientes entre s, de modo que respetando las patitas que corresponden a las entradas y la salida de cada uno de ellos, se puede realizar el circuito y obtener los mismos resultados. Generalmente esta es una solucin que se emplea cuando el espacio disponible en el circuito impreso es reducido y no da lugar a la colocacin de dos 555, porque en definitiva el costo ser prcticamente el mismo y la cantidad de componentes a utilizar tambin. Esto nos dice que siempre que sea posible es mejor usar dos 555 que uno solo 556, y una razn de peso para esta aseveracin es que en caso de que uno de ellos se queme o sufra algn deterioro, se reemplaza ste solamente, mientras que si fuera un 556 habr que cambiar los dos. En la figura 5 hemos realizado el esquema interno de un integrado 556 donde se observan las distintas etapas que componen a los dos 555 que contiene, como as tambin la identificacin de sus patitas y la funcin que cumplen. Note que la mitad lateral de este integrado corresponde a un 555 completo, y la otra mitad al otro. LAS TENSIONES DE REFERENCIA Seguidamente vamos a ampliar el concepto sobre las tensiones de referencia que se emplean en los amplificadores operacionales, y que significado tienen las expresiones de 1/3, 2/3, y 3/3 de la tensin de alimentacin. Ya sabemos que en electrnica digital solo son posibles los estados lgicos alto (1) y bajo (0) y que la conmutacin entre uno y otro estado debe efectuarse lo mas velozmente posible. CCD9 5

RADIO INSTITUTO

Digamos de paso, por si alguien tiene dudas, que en la tabla comparativa de la figura 4, el rengln que dice TIEMPO DE SUBIDA, se refiere al tiempo de demora en establecerse el estado alto en las transiciones de 0 a 1, y en el siguiente, que dice TIEMPO DE DESCENSO, se refiere a la demora en las transiciones de 1 a 0, y que como vemos son mucho menores en la versin CMOS, lo que dice claramente que es mas rpido que la versin standard. Los dos operacionales que utiliza un 555 y que como hemos dicho estn dispuestos como comparadores (tambin denominados Trigger deSchmitt, o Trigger simplemente), se encargan de producir las transiciones antedichas con la velocidad requerida en circuitos digitales. Estos cambios de estado se producen al comparar las tensiones presentes en la entrada no inversora del primer comparador, con la tensin fija presente en la entrada inversora, y tambin con la comparacin de la tensin de la entrada inversora del segundo comparador con la tensin fija de la entrada no inversora.

Al decir tensin fija, nos estamos refiriendo a la obtenida en la red resistiva que forma el divisor internamente, pero en realidad la posibilidad de variar estas tensiones existe a travs de la entrada de control en el terminal 5. Por ejemplo, si se conecta una resistencia desde este terminal a masa, habr un desvo de corriente en este punto que reducir la tensin de referencia proporcionalmente al valor en ohm empleado, y tal reduccin afectar a ambos comparadores, dado que los dos estn alimentados por la misma red aunque en diferentes puntos. En la mayora de los circuitos de aplicacin este terminal no se utiliza y se conecta a masa a travs de un capacitor de .1 F (ver patita 5 en pgina 3). CCD9 6

RADIO INSTITUTO
Si no se produce ningn desvo de corriente en este terminal, entonces s podemos decir que las tensiones de referencia son fijas, y que corresponden a 2/3 (dos tercios) de la tensin de alimentacin del integrado en el comparador 1, y a 1/3 (un tercio) en el comparador 2. Esto significa que si alimentamos el integrado con 12 V, las tensiones en la red quedan repartidas en tres partes iguales, porque las tres resistencias tienen el mismo valor (5K), es decir que la cada en cada resistencia es de 4 volt, pero, a no confundirse, midiendo con referencia a masa, en el terminal 5 habr 8 V (2/3), y debemos suponer, ya que no tiene acceso, que en la entrada no inversora del segundo comparador, hay 4 V (1/3), luego entre masa y el terminal 8, que es la alimentacin positiva, hay 12 V, (3/3 - tres tercios). Si la alimentacin fuera de 9 V, las tensiones respectivas seran de 6 V (2/3) y 3 V (1/3). El procedimiento a seguir es tan simple como dividir por 3 la tensin de alimentacin para hallar el valor de un tercio. La forma de actuar de los dos comparadores es la misma, pero debemos considerar la tensin de referencia en cada uno de ellos, y dicha tensin ya hemos visto que es distinta en ambos. Tomando la alimentacin de 12 V, en el primero la referencia es de 8 V, por lo que los cambios de estado en este operacional se producirn cuando la tensin en la patita 6 est por encima de este valor, y volver a cambiar cuando descienda de los 8 V.

En el segundo comparador la referencia es de 4 V, por lo tanto los cambios de estado se producirn cuando la tensin en el terminal 2 supere los 4 V, y luego cambiar nuevamente cuando descienda de 4 V. Las salidas de ambos operacionales se conectan internamente con las entradas set y reset , tambin internas, del flip-flop y producen los cambios del mismo con una velocidad de actuacin que va a depender del circuito externo realizado con todo el conjunto de etapas que componen el integrado. Estas salidas siempre adoptarn estados complementarios, es decir, cuando una est en 1 la otra estar en 0, de lo contrario, si ambas tienen el mismo estado, el flip-flop no tendr actuacin, porque las entradas set y reset no lo permiten. Vea las primeras lecciones donde tratamos distintos circuitos de flip-flops. Cada cambio de estado del flip flop produce un nivel alto y uno bajo alternativamente en su salida ; cuando se trata del alto (1) la base del transistor, que es un NPN, se torna positiva y conduce cerrando a masa lo que hayamos conectado en su colector, o sea en el pin 7. Esta misma salida ataca la entrada inversora del buffer de salida, y dada la inversin, la patita 3 estar con nivel 0. Luego, en el prximo cambio del flip flop, se produce lo contrario; estando la salida en 0, el transistor est al corte, o sea que no conduce, por consiguiente el colector est en circuito abierto, y la salida del pin 3 pasar a 1. Atencin a esta definicin; al decir colector abierto, significa que no tiene relacin con nada, ni con positivo ni con negativo, es como si no existiera; tambin se denomina estado de alta impedancia. No es lo mismo que la salida del terminal 3, que est en un 1 o est en un 0. Por ejemplo, si en la patita 3, cuando est en 0, le conectamos un diodo led con su resistencia de limitacin desde el +B, encender, y si luego, cuando est en 1, lo conectamos hacia masa, tambin encender. En cambio, si este mismo diodo led, lo conectamos en la patita 7, o sea el colector del transistor, solo encender conectado desde el +B, en el instante que la base sea positiva, con la base negativa, el colector queda abierto y no encender en ninguna posicin. De acuerdo a lo expuesto, si se instalan dos led, uno al terminal 3 y otro al terminal 7, y ambos desde el +B, encendern los dos simultneamente y se apagarn en el prximo cambio. En las figuras 6 y 7 se expone un circuito prctico que resume las explicaciones de funcionamiento de las etapas estudiadas.

Es importante que el alumno lo realice y haga las pruebas indicadas y otras que se le puedan ocurrir, siempre con precaucin, a fin de comprender bien las acciones que se desarrollan en su interior. CCD9 7

RADIO INSTITUTO

Al regular el preset, se establecen tensiones de umbral entre 0 V y 12 V, ahora bien, entre los 4 y los 8 V, los dos operacionales estarn con sus salidas en 0 y como ya hemos dicho, en sta condicin CCD9 8

RADIO INSTITUTO

el flip flop no acta, siempre deben ser estados complementarios, por lo tanto se establece una indecisin en el mismo que se ver alterada por cualquier ruido elctrico que se introduzca en las entradas de umbral, porque dicho ruido produce una seal de uno o ms pulsos que momentneamente provocan los estados complementarios necesarios, y lo harn de manera aleatoria en cuanto a los unos y ceros en las salidas de los operacionales por lo que en la salida los diodos led pueden quedar encendidos o apagados. CIRCUITOS DE APLICACIN

Seguidamente veremos varios circuitos de aplicacin en los cuales se exponen las frmulas que sean necesarias para determinar los parmetros de funcionamiento, todo ello con la claridad y abundamiento que nos caracteriza a fin de que el alumno no tenga problemas en su utilizacin.

Hemos decidido mantener la imagen de las figuras anteriores con las etapas internas y la misma disposicin de los terminales porque de este modo el alumno apreciar mejor y podr deducir mas claramente las acciones que se desarrollan, de acuerdo a lo estudiado precedentemente. En la figuras 8 presentamos un monoestable de tiempo de accin fijo, que se acciona mediante un pulso negativo aplicado en el terminal 2 de disparo. Ya sabemos que un monoestable cambia de estado por un tiempo preestablecido y luego retorna solo a su estado de reposo. El tiempo de accin de la salida, en el pin 3, lo determina la red formada por R1 y C1, y segn los valores que se utilicen se podr variar entre menos de un segundo y varios minutos. En realidad el circuito completo termina en los terminales indicados ENTRADA, que es donde se aplica el pulso negativo, luego hemos dispuesto dos resistencias de 10K y un capacitor de .1F para poder realizar la prctica individual en la plaqueta de ensayos. En lnea de puntos vemos que se conectan al terminal 2 y al +B, y luego mediante un alambre de conexiones se efectan los "toques" a masa para generar el pulso negativo y poner en marcha el circuito.

El diodo led conectado en la salida del pin 3 nos permite visualizar el pulso positivo y el tiempo de sostenimiento, o dicho de otro modo, el tiempo de accin del monoestable. Seguidamente veremos las frmulas de aplicacin para este circuito; las hemos preparado con expresiones en SEGUNDOS para el tiempo, en KILOOHM para las resistencias, y en MICROFARADIOS para los capacitores, porque de este modo las operaciones matemticas se realizan mas fcilmente. Las frmulas para hallar el ancho del pulso de salida (tiempo de accin) que saldr por la patita 3, para el capacitor y para la resistencia, son las siguientes. CCD9 9

RADIO INSTITUTO

El circuito de la figura 9 es el mismo, solo se lo ha dotado de un preset de 1 megohm, que es igual a 1000K para los fines de los clculos, y de un pulsador de reset. (alambre de conexiones). Mediante el preset se pueden lograr tiempos de accin mayores porque se suma este valor a la resistencia R1, y con el pulsador de reset se puede anticipar la vuelta a cero en cualquier instante anterior a que lo haga por s mismo. CCD9 - 10

RADIO INSTITUTO
MATRCULA ----------------------- NOMBRE Y APELLIDO ----------------------------------------------------------------CALIFICACIN ----------------------------------- CALLE -------------------------------------------------- N ----------------FECHA DE ENVO --------------------------CDIGO ----------------- LOCALIDAD --------------------------------------

CURSO DE CIRCUITOS DIGITALES EXAMEN DE LA LECCIN N 9


1) Si un integrado 555 se alimenta con 15V, que tensin se presenta en la patita 5: A = 5V - B = 8V - C = 10V 2) Si se conecta una carga de 100 ma en la salida (pin 3), hacia masa, con fuente de 12V, que tensiones se obtienen en el estado alto y bajorespectivamente:A = 10,5V y 0V - B = 10,5V y 1,7V - C = 12V y 1,7V 3) Que consumo en reposo tiene un 555 CMOS alimentado con 15V: A = 3 ma - B = 10 ma - C = 500 a 4) Si conectamos un diodo led desde el terminal 7 hacia masa, sucede que: A = Enciende cuando la salida est en 1 - B = Enciende cuando la salida est en 0 - C = No enciende nunca 5) En las figuras 8 y 9. Que sucede si en la entrada de disparo se realiza un toque a +B: A = No pasa nada - B = Cambia a 1 - C = Cambia a 0 6) En la figura 8. Que tiempo se obtiene si utilizamos para R1 220K: A = 9,4 segundos - B = 10,34 segundos - C = 16,5 segundos

RESPUESTAS AL EXAMEN DE LA LECCIN N 9 PREGUNTAS

A B C
Marque con una cruz la casilla que corresponde a la contestacin correcta NUNCA marque dos cruces en una misma columna

RADIO INSTITUTO
CURSO DE CIRCUITOS DIGITALES
LECCIN N 10 PROYECTOS CON CIRCUITOS DIGITALES
CERRADURA DIGITAL DE 4 BITS CON 2 CD4013 - CERRADURA DIGITAL DE 6 BITS CON CD4010 - TRANSMISIN Y RECEPCIN VA R.F. DE DATOS CODIFICADOS MULTIPLEXADOS - TRANSMISOR DE R.F. DE 4 CANALES TRANSMISOR DE R.F. DE 16 CANALES - RECEPTOR DE R.F. DE 4 CANALES ETAPA DE CONTROL DE 4 CANALES - ETAPA DE CONTROL DE 16 CANALES ETAPAS DE SALIDA POSIBLES

A lo largo del curso hemos visto y estudiado una variedad de circuitos integrados, sus formas de conexin y variantes que ofrecen en distintas disposiciones. Tambin hemos repasado la aritmtica binaria bsica ya que consideramos a este tema de fundamental importancia para la comprensin clara de los conceptos de funcionamiento de los circuitos que vamos a exponer, principalmente en los que se debe multiplexar y demultiplexarinformacin o datos binarios de varios bits. En esta leccin vamos a implementar una cerradura digital codificada mediante el uso de dos integrados CD4013, con lo que podemos lograr un cdigo de acceso de 4 bit, otorgando de este modo una notable seguridad ante cualquier intento de violacin, por la cantidad de posibilidades "en contra" que ofrece para hallar el cdigo correcto de acceso a quien intente violarla, luego veremos otra de "cosecha propia" que funciona con un solo integrado, y sin embargo podemos lograr un cdigo mucho mas seguro, ya que para su accionamiento es necesario ingresar 6 bits en secuencia predeterminada. En la figura 1 se observa el circuito de la cerradura mencionada con dos 4013.

Sin entrar en mayores detalles, digamos que se trata de una cadena de 4 flip flops donde la conmutacin del primero habilita el dato del segundo. Al oprimir la tecla correspondiente al clock (Reloj) del segundo (FF1B), este tambin conmuta y habilita el dato del tercero, as hasta la conmutacin del cuarto, el que al cambiar de estado, polariza el transistor y ste se satura, produciendo con su conduccin el accionamiento del rel. CCD10 - 1

RADIO INSTITUTO
Las teclas de la botonera deben apretarse en la secuencia que se haya determinado, de lo contrario no se producir ningn cambio. Todas las teclas que no se utilicen para ingresar el cdigo, se conectan a la lnea de reset. Al estar conectadas de este modo, si alguien intenta hallar el cdigo pulsando distintas teclas, aunque en algn momento apriete la correcta seguramente luego pulsara una incorrecta con lo que ingresara un 1 a la lnea de reset poniendo a 0 todos los flip-flops. Esta situacin se dar seguramente en todos los intentos. Si quisiramos una seguridad mayor en esta cerradura, se puede agregar otro integrado 4013 para obtener 2 bits adicionales de control, con lo que pasaramos a tener un cdigo de 6 bits, pero son necesarios 3 circuitos integrados. Ahora veamos como se puede lograr esta mayor seguridad de manera mas simple y econmica. CERRADURA DIGITAL DE 6 BITS CON CD4010

Vamos a realizar esta cerradura con un cdigo de 6 bits lo que la hace mas atractiva y segura, ya que las posibilidades de hallar el nmero correcto y la secuencia en que debe digitarse se vern muy reducidas, por no decir que es imposible lograrlo. Para ello vamos a utilizar un integrado CD4010, que dadas sus caractersticas y flexibilidad operativa es ideal para esta funcin. Este circuito integrado lo hemos estudiado en la leccin N 6. En la figura 2 podemos apreciar el circuito de esta cerradura digital.

En este circuito se puede apreciar que se trata de una cadena de 6 flipflops realizados con los seis separadores disponibles en el integrado, y funciona del siguiente modo. En estado de reposo, al igual que cuando se da alimentacin al circuito todas las entradas y salidas se encuentran en 0, por lo que T2 est al corte y el rel desexcitado. Al pulsar la tecla correspondiente al FF A polarizamos la misma con 1, por lo que la salida pasa tambin a 1 y lo realimenta a la entrada a travs de la resistencia de 10K. De esta manera al soltar la tecla, el flip-flop queda "clavado" en 1. El paso siguiente ser oprimir la tecla correspondiente al FF B, con lo que tambin cambia de estado del mismo modo que lo hizo el A. Esta secuencia se realiza con el resto de teclas, C, D, E, F.

Cuando conmuta el FF F, la salida en el pin 15 se torna positiva y se satura T2 con lo que el rel se activa y cierra sus contactos. A partir del cierre de los contactos se puede realizar la operacin que desee. El circuito solo funciona realizando la operacin en la secuencia expresada, ya que siempre debe estar en 1 el flip flop anterior para lograr la conmutacin del que corresponda a la tecla que se apriete. CCD10 - 2

RADIO INSTITUTO

Estando en reposo sabemos que todas las salidas se encuentran en 0, por lo que, si apretamos cualquier tecla, salvo la del primero (A), la tensin que llegue a la entrada ser "robada" por la salida del anterior que est a 0 a travs del diodo que las une. No se debe olvidar de instalar la resistencia de 1k en serie con la alimentacin del comn de las teclas, que limita la corriente que circula por el diodo y por el separador en estos casos. Si no estuviera, y se enva el + B directo, lo mas probable es que el diodo o el separador, o ambos, "pasen a mejor vida". El resto de teclas que no son utilizadas para el ingreso del cdigo, se conectan todas a la base de T1 a travs de la resistencia de 2K2. Este transistor se utiliza para mantener la entrada VCC con la tensin de fuente. Mientras no se apriete ninguna tecla de las conectadas a la base, estar en conduccin por la polarizacin que ofrece la resistencia de 100K conectada a masa. Al apretar una tecla de estas, la base se torna positiva y el transistor pasa al corte, por lo que el terminal VCC queda sin tensin producindose el reset de todos los flip-flops. De lo expuesto se desprende que quien no conozca el cdigo y pretenda introducirlo de manera aleatoria apretando muchas veces cualquier tecla, no lo conseguir, ya que con seguridad tambin apretar alguna correspondiente al reset. Puede utilizarse cualquier teclado comercial de 12, 16 o mas teclas, si bien uno de 12 ya ofrece seguridad suficiente. Debe ser del tipo lineal, es decir que posea un terminal comn a todas, y salidas individuales, los matriciales no sirven para este propsito.

Si desea realizar esta llave con 4 bits solamente, conecte la resistencia de base de T2 en la salida del FF D (pin 10) dejando sin conexiones y sin componentes los FF E y F, y conecte los conductores de estas dos teclas en paralelo con el resto de la lnea de reset. Tambin puede ser interesante emplear una o mas teclas para disparar algn sistema de alarma en el caso que alguien no autorizado intente ingresar el cdigo manipulando el teclado, en este caso las teclas que desee emplear, no las conecte a la lnea de reset, en cambio las debe conectar a la entrada de disparo del sistema de alarma. CONJUNTO TRANSMISOR RECEPTOR CODIFICADO En las pginas siguientes vamos a desarrollar varios circuitos en los que veremos distintas maneras de lograr un mismo efecto, a partir de circuitos integrados estudiados en este curso, tal el caso de las cerraduras digitales presentadas. Pero ahora entraremos en el campo de la transmisin de datos por R.F. a fin de gobernar cualquier artefacto o mecanismo a distancia del mismo modo que si lo hiciramos directamente sobre l por medio de conductores elctricos. El transmisor que realizaremos utiliza un integrado MC145026 como codificador y lo dotamos de cuatro canales de emisin, en la versin simple, y 16 canales en la versin multiplexada BCD. Luego veremos el receptor, en el que usamos como decodificador el integrado MC145027, y las variantes que se pueden lograr en lademultiplexin segn los requerimientos de comando que se necesiten. Estos dos integrados al igual que el MC145028 fueron estudiados en la leccin anterior , por lo tanto si se le presenta alguna duda con su funcionamiento, repase dicha leccin. TRANSMISOR DE 4 CANALES En la figura 3 se observa el circuito esquemtico de ste transmisor. La frecuencia de operacin est en el orden de los 300 Mhz, la cual es modulada por los trenes de pulsos que se generan en el integrado 145026 cada vez que pulse una tecla. Ya sabemos que este integrado no consume corriente mientras est en reposo, y solo lo hace en el tiempo de funcionamiento. Tambin sabemos que se pone en funcin enviando el terminal 14 (habilitacin) a masa. Por este motivo la pila de 12 V que usamos para la alimentacin de todo el circuito, est permanentemente conectada o sea sin interruptor.

CCD10 - 3

RADIO INSTITUTO

En este caso utilizamos un transistor NPN para enviar a masa dicho pin 14, de este modo la emisin se produce en forma simultnea con el cierre de un pulsador, ya que todos ellos atacan la base del transistor a travs de resistencias de 10K. De este modo cada vez que se pulsa uno, o mas de uno, se da un nivel alto en la entrada dato correspondiente y se polariza positivamente la base del transistor, ste se satura y enva a masa el terminal 14. En esta situacin el integrado se pone en marcha y genera los trenes de pulsos codificados que se obtienen en la salida del pin 15 y se aplican a la base del transistor oscilador.

Si bien hay otros transistores que se pueden usar en esta etapa, preferimos el BF199 por sus buenas condiciones de estabilidad trabajando en esta banda de UHF. El BF199, al igual que el BC548, est al corte mientras no reciba seal del integrado, porque la salida del pin 15 se encuentra en 0 cuando ste no est activo, por lo tanto tampoco esta etapa consume corriente cuando est en reposo. El diodo led conectado desde +B al colector del 548 cumple la doble funcin de indicar que se est emitiendo, y el estado de la pila. Efectivamente como su alimentacin se efecta a travs de un zener de 6,8 V, el brillo del mismo se ir reduciendo con la descarga y al descender a menos de 9 V, no encender nada. Decimos a menos de 9 V porque se debe considerar la propia cada en el led, que es de 2 V y que se suma al valor zener del diodo: 6,8 + 2 = 8,8 V. El transmisor aun funcionar, pero el led nos anuncia que ha llegado la hora de reemplazar la pila. Los pines 1 a 5 se usan para codificar la transmisin; ya sabemos que se efecta en trinario, es decir que cada patita se puede dejar sin conexin, o bien conectarla a masa o a +B. Las patitas 6,7,9 y 10, corresponden a las entradas de datos a enviar o sea que cada 1 que se aplica a estas entradas ser transmitido en el orden del cdigo BCD, y luego en el receptor se har la decodificacin correspondiente. TRANSMISOR DE 16 CANALES CCD10 - 4

RADIO INSTITUTO

Bsicamente este transmisor es igual al anterior, la diferencia radica en las entradas de datos, que en este caso hay que multiplexarlas para lograr transmitir el cdigo BCD correctamente.

Para ello realizamos una matriz con diodos rpidos comunes, del tipo 1N4148 o similares, a fin de aplicar en las entradas de datos los estados altos necesarios que den salidas desde el 0 decimal hasta el 15 decimal, o sea 0000 hasta 1111 en binario. En la figura 4 se observa esta matriz de diodos y su conexin con las entradas de datos del integrado. Analicemos brevemente como funciona la matriz de diodos: Al apretar la tecla correspondiente al 0, se polariza el transistor pero no se aplica tensin a ninguna entrada por lo tanto se cierra el terminal 14 a masa y se produce la transmisin de un cero (entradas = 0000). Con la tecla 1 se aplica un nivel alto en la entrada del terminal 6 que corresponde a la columna 2 por lo que la transmisin ser de un 1 en cdigo BCD (entradas = 0001). La tecla 7 enva nivel alto a las patitas 6,7, y 9 por lo cual el nmero 7 decimal ser transmitido en BCD (0111) y yendo al otro extremo, observamos que la tecla 15 polariza las cuatro entradas con nivel alto, o sea un 15 binario (entradas = 1111), lo que significa que en el receptor, las cuatro salidas disponibles mas la salida VT, estarn activas. Esto suceder con el resto de teclas que no mencionamos, es decir que el nmero decimal que le corresponde, al apretarla, enviar niveles altos a las entradas correspondientes, a travs de los diodos, para formar el mismo nmero en cdigo

BCD, el que finalmente ser emitido. Analice cada tecla y vea que esta verdad se cumple. El circuito est preparado para usar un teclado lineal de 16 teclas, que es el mximo nmero que podemos transmitir (1111), pero nada impide realizarlo con un teclado de 12, por el contrario, ser mas fcil la elaboracin de la matriz de diodos, ya que las ltimas lneas correspondientes a las teclas 12, 13, 14 y 15 no se instalan, como as tampoco los diodos asociados a ellas, que son 12. De esta manera el nmero mas alto que se puede transmitir es el once (1011). La bobina osciladora es muy fcil de construir; se trata de una sola vuelta de alambre de cobre de 1 mm de seccin sin llegar a cerrarla, y con un dimetro de 15 mm. Para quienes se animen a dibujar el impreso, pueden formarla en el mismo cobre en forma circular o rectangular, dndole un ancho a la pista de 3 mm. CCD10 - 5

RADIO INSTITUTO
El choque de R.F. es de 1,5 H o 2,2 H (microhenrios) del tipo resistencia (el aspecto fsico parece una resistencia). El trimer para el ajuste de frecuencia es de 2,7 a 10 Pf de variacin, del tipo MURATA de color azul. Si es de mayor capacidad tambin funciona, pero se torna mas crtico el ajuste. Las resistencias son comunes, pero los capacitores conviene que sean del tipo plate o multicapa ya que tienen mejor precisin en su valor y mayor estabilidad trmica. En la ltima leccin de este curso, construiremos un sistema de alarma automotor con control remoto de 2 canales, en ese momento tendremos la oportunidad de armar un transmisor igual al estudiado sobre una plaqueta de circuito impreso ya elaborada para este fin. RECEPTOR DE 4 CANALES CODIFICADO En la figura 5 observamos el circuito del receptor que emplearemos para recibir y decodificar las seales emitidas, uno igual a este se incluye en la plaqueta de la central de alarma, pero solamente usamos dos canales. Se trata de un receptor regenerativo que posee buena sensibilidad, y dada su sencillez es apto para los fines buscados. Se compone de cuatro etapas, la primera de ellas es la osciladora en la que usamos un transistor de R.F. para alta

frecuencia tipo MPSH10, tambin pueden usarse los tipos BFW92, BFR91, BFR93 y BFR96 con buenos resultados. Los elementos que componen esta etapa son de las mismas caractersticas que los empleados en el transmisor, en cuanto a la bobina, choque de R.F. trimer etc. La segunda etapa opera con un transistor BC550, que es muy similar al BC547 pero con menor nivel de ruido; est dispuesto como amplificador de alta ganancia para la seal de baja frecuencia, que es precisamente la seal de trenes de pulsos ya detectados en la etapaosciladora. Luego la seal se vuelve a amplificar en la tercer etapa por medio del amplificador operacional 741. Por ltimo la cuarta etapa se encarga de conformar la seal digital, en amplitud y cuadratura, para ser aplicada a la entrada del integrado decodificador MC145027. En esta etapa utilizamos un transistor BC547, ya que no se requiere ninguna condicin especial, y bien puede usarse cualquier transistor NPN de usos generales.

Las salidas del integrado 145027 se han identificado segn el cdigo BCD o sea que la salida A pertenece al dgito menos significativo, y la salida D al mas significativo y corresponden a los pines 15, 14, 13 y 12 respectivamente. CCD10 - 6

RADIO INSTITUTO

Tambin disponemos de la salida de validacin de transmisin (VT) que sabemos es una tensin de nivel alto que aparece siempre que la recepcin se establezca en el cdigo correcto. Recuerde que la salida VT es independiente de las salidas BCD, o sea que an cuando la recepcin corresponda al cdigo 0 (0000) esta tensin estar presente, mientras que las salidas BCD estarn todas en 0. El circuito de ste receptor es la base de los proyectos siguientes, por lo cual solo representaremos en esos trabajos las salidas BCD y VT. ETAPA DE CONTROL DE 4 CANALES El circuito siguiente corresponde a una etapa de control multipropsito. Al asociarla con el receptor base, disponemos de 4 canales con los que se puede accionar luces, alarma, portones, artefactos elctricos etc. por citar algo, ya que su imaginacin sabr darle otros usos. En la figura 6 exponemos este circuito. Bien, veamos como funciona esta etapa: Las salidas del integrado 145027 incluso la salida VT, se conectan a un integrado CD4081, que es una cudruple compuerta AND de 2 entradas. Se incluye este integrado para evitar los cerrojos del 5027, que en este circuito no son necesarios, por otra parte digamos que no son muy fiables. De acuerdo a la tabla de verdad AND, solo tenemos salida de nivel alto cuando sus dos entradas estn en 1, los dems estados dan salida 0. Observando el circuito vemos que la salida VT se conecta con una de las entradas de todas las compuertas a travs de una resistencia de 10K . Las otras entradas se conectan a las salidas BCD del 5027.

De este modo para que una compuerta conmute a 1, es necesario que reciba el 1 correspondiente a la salida BCD del 5027 y el 1 correspondiente a la tensin VT. Luego, al cesar la transmisin, la tensin VT pasa a 0, por lo que aunque haya quedado retenido el 1 de la salida del 5027, la salida de la compuerta 4081 ser 0, (1.0 = 0). Esta condicin ser igual en las dems compuertas. CCD10 - 7

RADIO INSTITUTO

Cuando decimos que no son muy fiables los cerrojos del 145027, en realidad no es por culpa del integrado, sino por una situacin que se genera en el transmisor, y que es la siguiente. En el instante de transmitir, al apretar un pulsador, establecemos un nivel alto en la entrada dato y en la base del transistor. De este modo el transmisor se pone en funcin y enva el 1 que hay en el dato. Pero al soltar el pulsador, se interrumpe el nivel positivo en el dato y en el transistor y esto trae como consecuencia que la ltima parte de la emisin de la "palabra" digital, algunas veces corresponda a un 0, ya que el dato en esa ltima fraccin de

segundo est en 0. Esto trae aparejado que el integrado 145027 algunas veces no retenga en los cerrojos de salida el dato enviado. La resistencia de 10K en serie con la lnea VT y el electroltico de 1 Mf se encargan de filtrar posibles espurios de lnea que pueden producir cambios indeseados en las compuertas. Las salidas de las compuertas van a las cuatro lneas de control disponibles; se han representado dos de ellas con sendos flip-flops CD4013 conectados como llaves oscilantes o vaivn y las otras dos como seguidoras de la transmisin. Esto significa que al apretar el pulsador correspondiente a la lnea A del transmisor, el flip-flop cambia de estado y pone a 1 la salida Q, y queda retenida, se satura el transistor y cierra el rel. Una nueva pulsacin con el mismo botn, lleva al flip-flop a su estado de reposo, con lo cual se desactiva el rel. La lnea D funciona del mismo modo, con el botn correspondiente del transmisor. Las otras dos compuertas polarizan un transistor en cada lnea B y C, ambos estn dispuestos como comnmente se denomina "colector abierto". Estas dos lneas solo estn activas mientras se mantengan pulsados los botones correspondientes del transmisor, al soltarlos, se interrumpe la transmisin y retornan a 0. De este hecho es la denominacin de "seguidoras". La carga a aplicar en estas lneas no conviene que supere los 300 ma, dado los transistores que usamos, en cambio en las otras que tienen salida a rel la carga estar de acuerdo a la intensidad que soporten los contactos del mismo. Digamos que se pueden instalar rels de alta potencia, del tipo usado en los automviles, el nico requisito es que la bobina tenga una resistencia que no sea inferior a 50 ohm (12V / 50 = 240 ma). Estos rels suelen tener contactos que soportan cargas elevadas, del orden de 30 a 50 A. Nada impide, si as lo desea, que las cuatro salidas tengan rels, o por el contrario, que las cuatro sean seguidoras, o que todas dispongan deflip-flops, la realidad de su necesidad ser la que indique que conviene hacer. La realizacin prctica no ofrece mayores dificultades, solo es cuestin de copiar del circuito que lnea nos resulta mas conveniente. El diodo led conectado en la lnea de VT a travs del transistor, resulta de utilidad, ya que indica que el enlace de transmisin es correcto (solo enciende durante el tiempo de recepcin). Tambin pueden instalarse diodos led en las salidas a fin de saber que canal est activo.

ETAPA DE CONTROL DE 16 CANALES En ste circuito hay que demultiplexar la informacin binaria del cdigo BCD que entrega el integrado 145027, y para ello vamos a usar un integrado CD4514, que como sabemos es un decodificador BCD que entrega 16 salidas. Estas salidas, en reposo estn en 0, y cambian a 1 cuando estn activas, salvo S0 (pin 11), que corresponde al cero decimal, y est en 1 en reposo, y cambia a 0 cada vez que se decodifica un nmero decimal entre el uno y el quince. Esto significa que si enviamos un 0 con el transmisor, la nica salida que se activa es la VT del integrado 145027, todas las dems permanecen inalterables, es decir que las salidas de las cuatro compuertas 4081 seguirn en 0, al igual que las salidas S1 a S15 del 4514, y la salida S0 permanecer en 1. Esta explicacin tiene su importancia como veremos mas adelante. En la figura 7 vemos el circuito correspondiente a esta etapa decodificadora, con la representacin de las 16 salidas. CCD10 - 8

RADIO INSTITUTO

Al igual que en la etapa de cuatro canales, las salidas A, B, C, D, y VT del receptor se aplican a las entradas del integrado CD4081, que funciona del mismo modo. Las salidas de este integrado se conectan con las entradas A, B, C, y D del 4514. En estas condiciones est todo dispuesto para que se efecte la decodificacin de cualquier nmero decimal entre el 0 y el 15 que se emita con el transmisor de 16 canales expuesto. Para lograr un 0 activo de nivel alto, es decir que se comporte como las dems salidas, recurrimos a los oficios de dos diodos y un transistor. Esta parte del circuito funciona del siguiente modo: Toda vez que se reciba una transmisin entre el uno y el quince, la salida VT pasa de tener un nivel bajo a un nivel alto, y la salida S0 lo hace a la inversa en el mismo instante, es decir cambia de 1 a 0. De esta manera la base del transistor que estaba a masa a travs del diodo conectado a VT, sigue estando a masa, pero ahora a travs del diodo conectado a S0. En cambio si la emisin desde el transmisor se trata de un 0, la salida

VT tambin cambia a 1 como siempre, pero la salida S0 se mantiene en el mismo nivel de reposo, es decir 1. En esta condicin, y solamente durante la transmisin del 0, los dos diodos se encuentran con un nivel alto en sus ctodos, por lo que la base del transistor sale de su polarizacin negativa y pasa a tener un nivel positivo a travs de la resistencia de 100K conectada a la fuente. El capacitor electroltico conectado de base a masa es para introducir una demora en la conduccin del transistor a fin de evitar los estados de indecisin que inevitablemente se producirn por la suma de los tiempos de conmutacin de los integrados 4081 y 4514 en la decodificacin de las lneas 1 a 15, cosa que no ocurre con el 0 porque en este caso no estn activos. Si no se incluye este capacitor, el transistor producir un pulso positivo de muy corta duracin en la salida del 0 activo, durante las conmutaciones de las lneas 1 a 15 como ya hemos dicho, y esto nos dara buenos dolores de cabeza... CCD10 - 9

RADIO INSTITUTO

Llegados a este punto vamos a hacer una acotacin: Indudablemente que el transmisor que se realice para usar con esta etapa, ha de ser un tanto voluminoso, ya que al disponer de un teclado de 16 canales, no lo hace muy porttil que digamos, pero para quienes as lo deseen, se pueden armar otros, varios, de 1, 2, 3 o 4 canales en gabinetes standard de los que se usan para control remoto de alarmas. En este caso se le asignan cdigos distintos a los botones de mando segn las lneas de salida que se quieran activar con cada uno de ellos. La matriz de diodos a realizar ser indudablemente mas sencilla, y pueden guiarse para hacerla por el esquema de la figura 4. Por ejemplo, a un transmisor de 4 canales que se le asignen las lneas 0, 1, 2 y 3, la matriz de diodos se compone de tan solo 4. Luego si realizamos otro de 3 canales con las lneas 13, 14 y 15, la cantidad de diodos ser de 10. Tambin puede alimentarse con una batera de 9 Volt, si el espacio del gabinete lo permite, con lo que se obtiene mayor autonoma. En este caso el diodo zener hay que reemplazarlo por uno de 4,7 V a fin de que deje de

encender por debajo de los 7 volt, anunciando de esta manera el reemplazo de la batera. ETAPAS DE SALIDA POSIBLES Durante el desarrollo del curso hemos visto y estudiado varios circuitos integrados, sus aplicaciones y variantes en las formas de conexin. Todos ellos al igual que la mayora existente, tienen aplicacin en las etapas de control que nos ocupan. Depende de lo que quisiramos lograr, siempre habr uno o mas circuitos integrados posibles de utilizar, como as tambin ser probable aprovechar alguno que tengamos "suelto por ah" en el circuito, como sobrante de alguna etapa, conectndolo convenientemente. Las etapas de salida que se pueden conectar a las 16 lneas decodificadas, son mltiples y su variedad depende de las necesidades de control que se requieran, as por ejemplo, para el encendido de luces o accionamiento de motores elctricos, ser requisito indispensable el uso de rels. Si se trata de controlar circuitos electrnicos en etapas de baja intensidad de corriente, puede optarse por salidas del tipo a colector abierto, o bien con flipflop directamente, sin rel. Tambin pueden disponerse los flip-flops de modo que una lnea los ponga a 1 y otra los vuelva a 0 de manera individual. Esta operatoria ocupa dos lneas por cada flip-flop. Otra manera es conectar varios flip-flops, cada uno de ellos con una lnea de puesta a 1, y usar un reset general de puesta a cero de todos ellos con una sola lnea. Si fuera necesario pueden disponerse como monoestables, ya sabemos como hacerlo de acuerdo a lo estudiado en la leccin N 7. En las figuras 8, 9, y 10, damos algunos circuitos de salidas posibles para control. En estas figuras observamos que se utilizan determinadas lneas para la puesta a 1 y para el reset, naturalmente se usar cualquiera de ellas para la funcin que se desee. Una buena medida puede ser usar las lneas impares para la puesta a 1 y las pares para el reset, en los casos de usar reset individual, ya que de esta manera es fcil de recordar. Si en cambio se usa una sola lnea como reset general, conviene que sea el 0 por el mismo motivo. En la figura 8 vemos un flip-flop conectado para producir la

conmutacin por la entrada reloj y el otro por la entrada set; cualquiera de los dos es vlido. La fuente de alimentacin para las etapas del receptor y las etapas decodificadoras, la hemos regulado en 8 Volt, a fin de separarla de las etapas de potencia que son las correspondientes a los rels y supuestamente las seguidoras. Como el consumo es relativamente bajo, puede emplearse un regulador 7808 o 78L08 desde la fuente principal de 12 V. En la prxima leccin vamos a concluir con estas etapas de salida con el uso de un circuito integrado muy interesante; se trata del CD40174 que dispone en su encapsulado nada menos que seis flip-flop tipo D, que son iguales a los dos que contiene el CD4013. Veremos como se trabaja con este integrado, que dadas sus caractersticas no es tan sencillo como el 4013, ya que solo se dispone de la salida verdad (Q), no tiene entradas set, las entradas reloj son

CCD10 - 10

RADIO INSTITUTO

CCD10 - 11

RADIO INSTITUTO

comunes a todos al igual que las entradas reset. Tambin difiere la puesta a 0, ya que es necesario un pulso negativo en la entrada reset para lograrlo, mientras que en el 4013 es positivo.

Realice en la plaqueta de ensayos los circuitos correspondientes a las figuras 1, 2, 6, 7, 8, 9 y 10. Para ello, los estados de las entradas BCD, VT, y los pulsadores, se reemplazan con alambres de conexiones para dar los niveles de 1 (+B) 0 (masa). Los rels pueden reemplazarse por diodos led con una resistencia de 1K o bien utilizar la sonda digital, para observar los estados que adoptan las salidas. No es necesario en estas experiencias el uso de fuente regulada en 8V, puede usar sin inconvenientes la fuente del curso. El transmisor y el receptor se arman en el equipo de alarma que realizar prximamente. (los alumnos de la carrera profesional de Tcnico en Electrnica). Bien, estimado lector, hasta aqu hemos llegado con el Curso de Circuitos Digitales. Como hemos dicho al principio, este curso es un resumen del N 8 Electrnica Digital 2a parte, que forma parte del estudio de la carrera profesional de Tcnico en Electrnica. Esperamos que haya sido de su agrado. A quienes deseen inscribirse como alumnos regulares, les recordamos que todos los cursos son de matrcula abierta. La duracin de los estudios la

establece el alumno en funcin de sus disponibilidades de tiempo y el plan de pagos que elija. Para acceder a cualquiera de estos cursos no se solicitan estudios previos, la inscripcin est abierta durante todo el ao.

RADIO INSTITUTO

CCD10 - 12

RADIOINSTITUTO
MATRCULA ----------------------- NOMBRE Y APELLIDO ----------------------------------------------------------------CALIFICACIN ----------------------------------- CALLE -------------------------------------------------- N ----------------FECHA DE ENVO --------------------------CDIGO ----------------- LOCALIDAD --------------------------------------

CURSO DE CIRCUITOS DIGITALES


EXAMEN DE LA LECCIN N 10

1) Si apretamos los pulsadores verdaderos de las figuras 1 y 2, pero no en el orden correspondiente, que pasa con el rel: A = No cierra - B = Cierra - C = Cierra algunas veces 2) Que corriente consume el transmisor de la figura 3 en estado de reposo: A = 1,2 ma - B = 3 ma - C = 0,0 ma 3) El diodo zener de ste transmisor se utiliza para: A = Regula la tensin del transistor - B = Indica el estado de la pila - C = Regula la tensin del integrado

4) En la figura 4. Si realizamos un transmisor de 4 canales para transmitir en binario los nmeros decimales 8, 9, 10 y 11, cuantos diodos son necesarios: A = 7 - B = 8 - C = 10 5) Si se pulsan las teclas de los terminales 6 y 9 del transmisor de la figura 3, que salidas se activan en el receptor de la figura 5: A = B y D - B = A, C, y VT - C = C, D, y VT 6) En la figura 6. Por que motivo se han conectado la R de 10K y el electroltico de 1 F en la salida VT: A = Para limitar la corriente - B = Como filtro de lnea - C = Como base de tiempo 7) En el trabajo prctico de la figura 7 conectamos las entradas VT, B, y C a +B con alambres de conexiones, y las entradas A y D a masa. Que salida del 4514 se activa: A = S3 - B = S12 - C = S6 8) En la misma figura 7. Que funcin cumplen la R de 100K y el electroltico de 10 F en la base del BC547: A = Para limitar la corriente - B = Como filtro de lnea - C = Como base de tiempo 9) En la figura 8. Si no se emplea ninguna salida seguidora, cuantas salidas a flip flop se pueden lograr con esta forma de conexin: A = 4 - B = 12 - C = 8 10) La misma pregunta anterior, pero con las figuras 9 10: A = 6 - B = 12 - C = 15

RESPUESTAS AL EXAMEN DE LA LECCIN N 10

Marque con una cruz la casilla que corresponde a la contestacin correcta NUNCA marque dos cruces en una misma columna