Está en la página 1de 3

UNIVERSIDAD DEL VALLE

EXAMEN PREVIO
Estudiante:

Fecha:

Carrera: IBI

Asignatura: SISTEMAS DIGITALES II

Docente: Ing. Ral Balderrama


Practica N : 1

14 / 03

/ 14

Grupo: B

Laboratorio:

Ttulo de la Practica : FAMILIA DE COMPUERTAS RTL y DTL

Firma Estudiante:

Firma Docente:

Consideraciones previas
Vamos a resumir los conocimientos previos necesarios, antes de pasar al
estudio de estas dos familias lgicas.
a) Referentes a un transistor bipolar
Un transistor empieza a conducir cuando se polariza directamente la unin BE
(base-emisor) con una tensin entre 0,5 y 0,6v. Para asegurar que colocamos
un transistor en saturacin vamos a proporcionarle una tensin entre base y
emisor de 0,8v. (Evidentemente tambin le proporcionaremos la corriente de
base necesaria). Podemos asimilar un transistor en saturacin a un interruptor
cerrado entre colector y emisor. La diferencia con el smil anterior ser la cada
de tensin VCE (sat) = 0,2v. Podemos asimilar un transistor en corte a un
interruptor abierto entre colector y emisor. La diferencia con el smil anterior
ser que la resistencia que existe entre ambos terminales no es infinita. Un
transistor tiene ms facilidad (lo hace de forma ms rpida) en pasar del estado
de corte al de saturacin que a la inversa. Podemos decir que le cuesta ms
parar que arrancar.
b) Referentes a un diodo
Un diodo bien polarizado ser un cortocircuito, con la salvedad de la cada de
tensin entre anodo-ctodo es de aproximadamente 0,7v. Un diodo
inversamente polarizado ser un circuito abierto (en algunos casos habr que
considerar que su resistencia no es infinita, pequea intensidad de fugas, y que
adems existe una capacidad reducida entre sus terminales).

MATERIALES Y EQUIPOS

1 Protoboard
Transistores de diseo
Resistencias de diseo
Leds de diseo

PROCEDIMIENTO
Parte 1.1
Disear e implementar un circuito NOT RTL y compruebe su tabla de verdad.

2k
R2(1)
V=5

VIN
0
5

Q1

VOUT
VCC
VCE

5.4k

5V

Parte 1.2
Disear e implementar una compuerta RTL NOR de dos entradas y compruebe
su tabla de verdad.

640

R5(2)
V=5

0
Q2

NPN

Q1

450

NPN
450

A
0
0
5
5

B
0
5
0
5

Q1

Q2

VOUT
VCC
VCE
VCE
VCE

Parte 1.3
Construya una compuerta NAND DTL de dos entradas y compruebe su tabla
de verdad.

2k
R3(1)
V=0.0349308

2k

Q1

NPN

20k

A
0
0
5
5

B
0
5
0
5

D1

D2

Q1

VOUT
VCC
VCE
VCE
VCE

También podría gustarte