Está en la página 1de 31

Universidad acional de Rosario.

Facultad de Ciencias Exactas y Agrimensura.


Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 1 de 31








CENTRALES DE CONMUTACIN
DIGITAL


Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 2 de 31
ARQUITECTURA DE NODOS DE CONMUTACIN TEMPORAL:

7.1.- CENTRALES DE CONMUTACIN DIGITAL
7.1.1- RED DE CONEXIN DIGITAL

La transmisin digital se conoce desde hace mucho tiempo bajo la forma telegrfica, que
fue una de las primeras maneras utilizadas en comunicaciones elctricas. Justamente, por
ese motivo, el de usar seales digitales, permiti que se materializara primero las
centrales de conmutacin en Telex que en telefona.

El progreso tecnolgico recin impulsa una verdadera evolucin para las aplicaciones
telefnicas en la dcada del 70. Las seales telefnicas son esencialmente analgicas por
naturaleza y su conversin digital implica transformaciones sucesivas (muestreo
cuantificacin y codificacin).

Las ventajas de la transmisin digital son doble: por una parte la economa material que
implica el desarrollo tecnolgico y por otra parte la digitalizacin de la informacin
transmitida permite mezclar muy fcilmente, en el mismo multiplexor, seales de distintas
naturaleza: telefona, telex, facsmil, datos, etc.. Vale decir que la transmisin digital
permite obtener la integracin de servicios, es decir, RDSI.

Las centrales de conmutacin electrnicas conmutan vas digitales sin efectuar
conversiones intermedias digital-analgico ni tampoco de multiplexar las vas temporales.
En consecuencia se unen directamente al mltiplex de transmisin y cumplen funciones
sin equivalencias en la conmutacin espacial.

En la figura 7-1 encontramos una descomposicin funcional tpica de una central digital de
conmutacin. En el caso general, en la primera etapa, una central estar vinculada a:

a)Lneas de abonados analgicos en banda base.
b)Lneas interurbanas.
c)Lneas entrantes digitales a 2Mbps
d)Accesos bsicos de abonados (2B+D) de la red digital RDSI correspondiente a
una velocidad de 144 Kbps.

El terminal de abonado concentra el trfico telefnico de 30 abonados, digitalizando las
seales
de voz y efectuando las conversiones elctricas necesarias para el intercambio correcto
de seales de comando entre la central y el abonado.

Tambin son multiplexados los canales digitales de cada abonado y se debe insertar la
sealizacin de cada canal en el intervalo de tiempo 16.

Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 3 de 31


Antes de unirse a la central, las lneas digitales pasarn por un terminal adecuado.
Algunas centrales no admiten ms que enlaces de 2Mbps los cuales se multiplexan
internamente a 8Mbps, es decir a unorden superior.

La central digital puede ser dividida, desde el punto de vista funcional, entres bloques
principales:

1) El terminal de conmutacin realizar la adaptacin necesaria de las seales
emitidas
en lnea sincronizando las seales digitales recibidas por los diferentes mltiplex.

2) La red de conexin propiamente dicha asegura el enlace entre dos abonados
(central local ) o entre un abonado y un circuito ( central local central local ) o
entre dos circuitos entre s ( central interurbana ). Obviamente la conexin se
efecta siempre a 4 hilos o para expresarlo con mayor propiedad, ambos
sentidos de transmisin transitan sobre soportes fsicos separados.

3) Un reloj, generalmente centralizado por razones tcnico-econmicas, se encarga
de
suministrar las referencias de tiempo comunes a los distintos submdulos.

Naturalmente a los bloques anteriores deberemos agregar el control y tratamiento de la
sealizacin que son muy semejantes a los existentes en conmutacin espacial.
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 4 de 31

Aqu, slo hemos presentado una descomposicin funcional y corresponde muy
imperfectamente a la estructura real del HW y SW, muy variables segn los fabricantes.
Un esquema ms ajustado al que suele encontrarse en una central digital sera el
siguiente:

El control central representa al reloj maestro de la red. Los controles regionales se
sincronizan a este reloj central.

7.1.2.- FUNCIONES DE LA RED DE CONEXIN DIGITAL:

La funcin principal de una red de conexin digital es evidentemente, al igual que en las
redes espaciales, el establecimiento y encaminamiento de las comunicaciones telefnicas
( en el futuro otros servicios ) bidireccionales ( 4 hilo ) y donde la velocidad de transmisin
es de 64Kbps..

Entre otras funciones de menor cuanta, encontramos que debe asegurar las conexiones
de las vas y de los generadores de tonos o anuncios grabados y tambin, aunque en muy
poco volumen, deben ser capaces de efectuar conexiones tipo conferencia, conexiones
permanentes a mayores velocidades que la bsica y tambin conexiones para los
servicios no telefnicos.

En ste ltimo rubro, es decir los servicios no telefnicos, sern contemplados en la RDSI
que ofrece muchas posibilidades superando la frontera de la simple distribucin de
seales.

Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 5 de 31
Es que el descenso del costo tanto del procesamiento como de la transmisin provoca
una disyuntiva entre el agregar inteligencia en la instalacin del abonado o utilizar
recursos de la red, es decir servicios con valor agregado ofrecidos en forma centralizada.

De todas maneras esos servicios que permitirn a los abonados comunicarse por medio
de terminales, funciones de red y posiblemente, funciones aportadas por centros
especializados podramos resumirlos segn el tipo de informacin a transportar:




Sin embargo antes de que la red de conexin pueda efectuar la conmutacin
correspondiente, las tramas incidentes deben ser sincronizadas con el reloj interno ( ver el
captulo de sincronizacin ) y sta funcin se efecta en los terminales digitales.
Finalmente se exige a una red de conexin ofrecer una buena calidad de servicio definido
por :

Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 6 de 31
- El bloqueo interno que en conmutacin digital es bajo ( inferior a 10 -3 ) para cargas
elevadas sobre circuitos entrantes ( 0,8 Erl. ).

- La seguridad de funcionamiento es decir la tasa de rechazo, indisponibilidad, etc..

7.1.3.- ELEMENTOS BASICOS DE REDES DE CONEXIN DIGITAL
7.1.3.1.- MATRIZ ESPACIAL ( S )

Un conjunto de compuertas como se puede ver en la fig. 3, permite dar accesibilidad total
a cada enlace digital PCM entrante con cada uno de los enlaces digitales salientes.

Supongamos que los enlaces funcionan a una velocidad de 2 Mbps y se encuentran ya
sincronizados. Se afectar a cada enlace digital de salida un conjunto de compuertas y
una memoria de control de 32 palabras, es decir una palabra por cada intervalo de tiempo
del PCM de salida.


La memoria de control servir para direccionar el enlace digital de entrada que se
conectar durante el intervalo de tiempo correspondiente a la va de salida o enlace PCM
de salida.
En el ejemplo de la figura anterior, una palabra de la memoria de control es utilizada por
cada intervalo de tiempo de la va de salida o enlace digital de salida. En sta
circunstancia se dice que se trata de una matriz controlada por la salida.

Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 7 de 31




Otra forma pude verse en el esquema anterior en donde el control se efecta por la
entrada ya que las palabras de control son afectadas a los intervalos de tiempo de las
vas de entrada.

En ambas variantes, el arreglo del mltiplex espacial no asegura la accesibilidad total de
todos los intervalos de t de los enlaces digitales conectados, ya que su caracterstica
esencial el la de funcionar SIN MODIFICACINES DE LOS INTERVALOS DE TIEMPO.

En efecto sta matriz espacial es equivalente a varias matrices de conexin independiente
(32 en nuestro ejemplo ) y slo es la etapa espacial de la red de conmutacin, ya que la
misma adems debe ser capaz de modificar el orden de los intervalos de tiempo en el
interior de la trama.

Si deseamos simplificar los esquemas anteriores podemos representarlo como una simple
matriz de cruce de tamao n x n en donde cada punto de cruce individual se materializa
por la utilizacin de una de las compuertas citadas.

A cada columna de puntos de cruce se le asigna una columna de la memoria de control,
que en nuestro ejemplo consta de 32 palabras.
Durante cada intervalo de tiempo ( o sea cada 3,9seg. ) la matriz espacial trabaja como
las matrices espaciales analgicas, o matriz por divisin de espacio, es decir existe
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 8 de 31
accesibilidad total entre los enlaces PCM de entrada y los enlaces de salida. Cada punto
de cruce operado ser controlado por una determinada posicin de la memoria de control.

Teniendo en cuenta que lo anterior slo corresponde a un intervalo de tiempo de una
trama PCM y que deber mantenerse sa configuracin durante toda la comunicacin, los
puntos de cruce afectados repetirn su disposicin en el orden del milln de veces.

Justo en el desplazamiento entre dos intervalos de tiempo la memoria de control es
avanzada un lugar y en el nuevo intervalo de tiempo se activarn un conjunto
completamente diferente de puntos de cruce.

Si se pudiera observar una matriz espacial analgica, veramos que los puntos de cruce
operan pausadamente, es decir que una operacin permanece durante todo el transcurso
de la comunicacin.

En sta matriz espacial de conmutacin digital veramos que los puntos de cruce operan
permanentemente sincronizadamente con los cambios de los intervalos de tiempo.
Ejemplo de matriz espacial ( S ):




Supongamos para simplificar que slo contamos con tres lneas mltiples PCM a la
entrada y
otras tres a la salida, numeradas como PCM 0, PCM 1, PCM2 y que en lugar de contar en
cada trama con 32 intervalos de tiempo slo contamos con 4.

Obviamente la red de conmutacin slo contar con 9 puntos de cruce representados en
el siguiente esquema por las compuertas AND.
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 9 de 31



En una de sus entradas tendremos la muestra correspondiente al intervalo de tiempo
considerado perteneciente al PCM de entrada.

Esta compuerta ser habilitada por la memoria de control asociada a razn de 8000 veces
por segundo mientras dure el establecimiento del enlace.

La secuencia exacta en que las compuertas conducen o bloquean la transferencia de
informacin desde la entrada hacia la salida, depende de la indicacin escrita en la
memoria de control por el procesador central para cada columna de la matriz.

En el esquema, en el intervalo de tiempo t1 , vemos que la primer columna habilita la
compuerta N ro 2, la segunda columna a la compuerta N ro 3 y la tercera a la N ro 1.
Esto corresponder a los tres primeros canales de la trama ( A, E, I ), cuya informacin
seguir el camino habilitado a cada canal. En las tramas salientes vemos que la
informacin indicada como A, entrante por el PCM 1, saldr por el PCM 3 y as
sucesivamente.
Puede observarse que las informaciones cambian de va pero conservan el mismo
intervalo de tiempo original.
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 10 de 31

7.1.3.2.- CONMUTADOR TEMPORAL ( T )

A diferencia de la matriz espacial S ya vista, en la cual cada intervalo de tiempo o canal
de voz conserva su posicin dentro de la trama, la matriz temporal ( T ) tiene por rol
esencial modificar la posicin temporal de las muestras entre los multiples de entrada y
salida ( funcin que en ingles se designa como TS!: time slot interchange ).

Est conformada por una memoria tampn en la cual una palabra de 8 bits es asociada a
cada va telefnica. La escritura en sta memoria, designada tambin como MEMORIA
DE CONVERSACIN , se hace en forma cclica y se memoriza durante 125 seg.

Si bien los accesos a la memoria para la escritura son numerosos, el reservado a la
lectura es nico.

La lectura de todo el contenido de la memoria de conversacin debe efectuarse tambin
en 125 seg.. Esto se consigue descomponiendo cada intervalo de tiempo igual a 125seg.
En n+1 subintervalos de tiempo T0 a Tn
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 11 de 31
.


El primero de dicho intervalo de tiempo, T0 , se usa para efectuar n escrituras simultneas
en la memoria de conversacin; los otros intervalos de tiempo son afectados para las
operaciones de lectura de la siguiente manera :

a) Durante el subintervalo T1 , del intervalo elemental i, se lee un octeto de la
memoria y se enva hacia el enlace salida N ro 0, ste constituir entonces el
contenido de la va temporal i sobre se mltiplex digital.

b) Durante el subintervalo de tiempo Tn , el octeto extrado de la memoria es
dirigido hacia la va saliente n. Ser entonces el contenido de la va temporal 1
sobre mltiplex digital.

Un entramado de lectura es as asociado de forma rgida a una va digital de transmisin.
La conexin es as caracterizada por la direccin de la lectura en la memoria de
conversacin, la cual corresponde a una va digital en recepcin.

Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 12 de 31
Esta direccin es suministrada por una memoria de conexiones, llamadas MEMORIA DE
CONTROL, en la cual cada palabra asociada a una va saliente, contiene la direccin de
la va entrante.

Esta memoria es luego leda en forma cclica: las escrituras son realizadas por los
procesadores de la central.

El mecanismo descrito permite realizar una matriz de conexin sin bloques de 32n x 32n
vas. El lmite de capacidad en ste tipo de redes de conmutacin est dado por la
velocidad de funcionamiento requerido.

El contenido de una memoria debe ser ledo en 125 seg. Lo cual significa que deber
permitir 8.10 3 x 32n lecturas por segundos. Ninguna limitacin se le impone a la accin
de escritura.
Los 8 elementos binarios conforman el octeto que a la entrada de la red son recibidos en
serie.
Los octetos transferidos, segn se indica anteriormente, se hace en paralelo por razones
de funcionamiento ( velocidad ). El conmutador temporal tiene entonces en cada extremo
los correspondientes conversores serie/paralelo.

El conmutador de la figura anterior es el ms tradicionalmente adoptado. El control es por
la salida ya que cada palabra de la memoria de control est asociada rgidamente a un
intervalo de tiempo saliente determinado. Existen un gran nmero de variantes, veremos
solamente las dos ms importantes.

Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 13 de 31
El conmutador temporal de la figura est controlado por la entrada, donde el principio de
conmutacin es el mismo. De todas maneras cada palabra de la memoria de control es
asociada a una va de entrada y su contenido indica el nmero de la va saliente
conectada.
En forma general, se prefiere es control por las salidas, sin embargo el control por las
entradas permite el plegado de redes a etapas.

Los dos conmutadores anteriores estn basados fundamentalmente en el uso de memoria
RAM.

Veamos un ejemplo prctico en donde mantendremos el mecanismo antes descripto que
suele denominarse principio de red espacial-temporal . En realidad no se ejecuta
conmutacin espacial en el sentido estricto que fue descrito para la matriz S. Se trata
simplemente de una variante de alta velocidad del conmutador temporal.

Esta gran velocidad de operacin permite conmutar seales de 8 bits de varios enlaces
mltiples de entrada ( PCM ) a cualquier intervalo de tiempo de varias lneas PCM de
salida .

Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 14 de 31


En nuestro ejemplo, conformado con 32 lneas multiplex de entrada/salida, las seales
entrantes deben ser multiplexadas y enviadas a la memoria de conversin o de datos.
Esto implica que la velocidad binaria entre el multiplexor y la memoria debe ser varias
veces mayor que la velocidad nominal de los PCM entrantes ( para el ejemplo ser 32
veces mayor ), ya que en 125 s debe leer los 32 canales de las 32 PCM entrantes (1ro
lee los 32 canales 0, luego los 32 canales 1 y asi sucesivamente).

Esta velocidad nos dar entonces 32 x 32 = 1024 intervalos de tiempos internos y como
slo hay una memoria de control ella tendr una capacidad de un bloque de 32 palabras
para cada PCM, es decir 1024.

En consecuencia el nmero de intervalos de tiempo interno y el nmero de palabras de la
memoria de control ser igual al nmero de conexiones requeridas en la matriz de
conmutacin.

Los 32 bloques de palabras en la memoria de control corresponden a los 32 intervalos de
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 15 de 31
salida que conforman la trama de los PCM y las 32 palabras de cada bloque
corresponden a los mismos intervalos de tiempo pero en cada una de las tramas.

Esta memoria de control se explora secuencialmente, entonces la primera palabra
corresponder al intervalo de tiempo 0 del PCM 0, la segunda palabra corresponder al
intervalo de tiempo 0 del PCM 1, y as sucesivamente hasta terminar todos los intervalos
de tiempo 0 de todas las lneas mltiplex o PCM existentes.

El segundo bloque corresponder a los intervalos de tiempo 1 de cada uno de los PCM y
de sta manera hasta terminar los 32 intervalos de tiempo correspondientes a la trama y a
los 1024 intervalos de tiempo internos. Luego se comienza una nueva secuencia.
En la figura se muestra una conexin entre una entrada del PCM 0, canal 7 ( abonado A )
y una salida del PCM 1, canal 31 ( abonado B ).

La muestra del abonado A se almacenar en la memoria de conservacin o de datos,
palabra nmero 7, hasta tanto llegue el intervalo de tiempo interno 1 ( PCM 1 ) del bloque
31 ( canal 31 ) de la memoria de control.

El retorno de la comunicacin se realiza a partir de la muestra del abonado B que se
almacen en la memoria de datos o de conversacin asignada al PCM 1 y en la palabra
31 y que deber alcanzar al PCM 0 ( intervalo de tiempo interno 0 de la memoria de
control ) canal 7 ( bloque nmero 7 de la memoria de control ).

Este conmutador es estrictamente sin bloqueos, sin embargo presenta una desventaja. La
velocidad interna tambin ser muy grande lo cual requerir acceso de memoria tambin
muy rpidos lo cual puede colisionar con los logros tecnolgicos alcanzados en el
momento que ello se considere.

7.1.3.3.- EL CONMUTADOR DIGITAL EXTENDIDO

Un artificio permite sobrepesar el lmite de la capacidad de los conmutadores digitales.
En la figura vemos que es suficiente multiplicar el nmero de memorias tampones. Cada
grupo de n multiplexores salientes ( capacidad mxima del conmutador ) es asociado a
una memoria permitiendo escribir el contenido de vas telefnicas entrantes.

Este dispositivo permite realizar conmutaciones temporales de gran capacidad, con
accesibilidad total sin bloqueo pero su costo resulta elevado ya que la dimensin de las
memorias crece con el cuadrado de la capacidad.

As el conmutador T extendido, puede ser utilizado para duplicar o cuadriplicar la
capacidad total del conmutador T simple. Ms all de sta capacidad se prefiere en
general, realizar redes malladas a varias etapas que son ms optimizables.

Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 16 de 31


Esquemticamente podemos simplificar la situacin, diciendo que el conmutador digital T
consiste en una memoria de conversacin o tampn en donde las palabras de 8 bits de la
trama PCM se retarda una cantidad de intervalos de tiempo arbitrario pero siempre menor
que 125 serg.

Esta memoria de conversacin es controlada por una memoria de control. La escritura de
la informacin de los intervalos de tiempo entrante en la memoria de conversacin puede
ser secuencial y controlada por un simple contador de intervalos de tiempo; en cambio la
lectura ser controlada por una memoria de control.

Esta memoria de control tiene una capacidad igual al nmero de intervalos de tiempo
existentes y ordena durante cada uno de ellos la lectura de una direccin especfica en la
memoria de conversacin.

Mientras no cambie la informacin en las memorias de control se ejecuta la misma
secuencia de conmutacin temporal cclicamente trama por trama.
En el caso de conexin o desconexin de una llamada es cuando la informacin de la
memoria de control es cambiada por el procesador central.

Veamos un ejemplo muy simple partiendo de una red temporal (T).
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 17 de 31



En la siguiente figura se ve, al igual que en el ejemplo visto, que slo consideramos un
enlace PCM cuya trama tiene 4 intervalos de tiempo o canales de voz para los 125 seg.
de la trama.

Las seales entrantes de cada canal llegan en forma consecutivas y sincronizadas con los
tiempos de entrada, a las distintas posiciones de la memoria de conversacin.
El orden de lectura de los mismos datos es determinado por las llamadas que se hacen.
La memoria de control tendr las direcciones de lectura de las posiciones de la memoria
de conversacin en sincronismo con los intervalos de salida del enlace PCM de salida.
En el ejemplo se desea establecer la conmutacin entre los canales 1 y 3 y tambin 2 y 4
(muestras indicadas como A C y B D ).

CONCLUSIN

El conmutador temporal suministra accesibilidad total sin bloqueo .Lamentablemente
est limitado en capacidad por la performance de la tecnologa disponible.

El tipo T extendido permite desplazar esa frontera: las grandes redes deben usar
entonces grupos de conmutacin T y S.
Obviamente ese lmite del conmutador T no es absoluto y se desplaza junto con el
progreso de la tecnologa.

Podemos resumir las caractersticas mas importantes de la red digital espacial y de la red
temporal:

RED TEMPORAL: Permuta entre s intervalos de tiempo de trama PCM.
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 18 de 31
Sin bloqueo interno , todas las comunicaciones pueden ser cursadas si el nro. de
intervalos de tiempo en el PCM de entrada es menor o igual que la cantidad de intervalos
de tiempo del PCM de salida.
Accesibilidad total . Cualquier canal entrante puede ser conmutado a cualquier intervalo
de tiempo saliente .
Eficiente y de pequeas dimensiones por estar construido por semiconductores de
integracin
en gran escala.

RED ESPACIAL:

Las seales de cada canal mantienen sus intervalos de tiempo inalterados pero en
cambio pueden ser asignados a cualquiera de las lneas mltiples o PCM saliente.
Tampoco hay bloqueo interno
Existe accesibilidad total porque cualquier canal entrante puede salir por cualquier via de
salida
Tambin es eficiente y pequeo utilizando la misma tecnologa apuntada anteriormente


7.1.4.- TIEMPOS DE ACCESO Y ALMACENAMIENTO

Cuando se analiza la conmutacin digital para un solo enlace mltiple PMC el tema de
almacenamiento y de acceso a memoria tiene poca importancia prctica.

Sin embargo las centrales de conmutacin actan sobre un gran numero de canales e
intervalos de tiempo y en consecuencia el tema ahora debe ser considerado.

Vamos a simplificar exageradamente nuestro ej.: consideraremos resolver nuestra red de
conmutacin con una matriz digital nica que , siguiendo el ej. ya tratado recibe el ingreso/
de 32 lneas mltiples de 32 intervalos de tiempo por trama de 125 useg. cada uno , es
decir un total de 1024 canales.

Este planteo significa que cada uno de los 1024 canales debe estar siempre disponible a
cualquiera de los restantes , agrupados entonces en un solo haz atravesando un mltiple
que en la figura indicamos como MUX

Segn las consideraciones realizadas anteriormente nuestra red de conmutacin puede
ser reducida a una sola memoria que cumplir las funciones de almacenamiento y lectura
en forma y en tiempo adecuado
Por simplicidad supongamos que para realizar el proceso de lectura y escritura dividimos
el intervalo de tiempo asignado a cada canal en 2 subperiodos iguales , uno para cada
una de las funciones citadas.

Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 19 de 31
La informacin deber quedar almacenada en la memoria de conexiones o de datos o de
conversacin durante un tiempo variable que depende de la posicin del intervalo de
tiempo o canal seleccionado para la salida.
En los casos lmite tendremos
a) el intervalo de tiempo es el subsiguiente en la memoria , en este caso el tiempo ser

b) el intervalo de tiempo est ubicado en la posicin inmediatamente anterior en la
memoria, el tiempo ser


Para nuestro caso es tiempo asignado a cada canal y para cada una de las funciones (
escri tura y lectura ) ser:


Este valor debe ser aumentado para poder ampliar el dimensionado de las centrales ; una
forma es recurrir al mtodo de las Memorias Mltiples.

Segn este sistema las lneas mltiples PCM se dividen en varios grupos .Teniendo en
cuenta que es necesario permitir que los intervalos de tiempo de los distintos PCM de un
grupo deben poder tener acceso a los de cualquier otro grupo , ser necesario guardar o
mantener la informacin en tantas memorias de conversacin como grupos de lneas
mltiples existan.

Supongamos para nuestro ej. ,dividir el conjunto de 32 lneas mltiples en 4 grupos


Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 20 de 31

Los tiempos requeridos para los procesos de lectura y de escritura de la memoria de
datos ser :

solo que ahora N ser el nmero de canales pertenecientes a cada uno de los grupos.

es decir , como era de esperar, 4 veces mayor que el tiempo calculado con el mtodo de
la memoria nica.
La ecuacin general ser:
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 21 de 31

Este mtodo tiene como inconveniente que al cuadriplicarse el nmero de memorias de
conversacin se dificulta tanto el proceso de direccionamiento como de sincronizacin.

Otro mtodo que permite aumentar el tiempo considerado consiste en efectuar
unasubdivisin de las lneas mltiples de entrada pero reuniendo todo el conjunto de
salidas. En este sistema no resulta necesario aumentar la capacidad de las memorias de
datos.


Los grupos de los enlaces mltiples pueden almacenar la informacin en forma
independiente y simultnea en la memoria cuyo nmero de escrituras ser cuatro veces
menor

, en cambio el nmero de lecturas en la salida ser NLECT = N , el tiempo ser en
consecuencia

Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 22 de 31
Naturalmente este sistema tiene mejor perfomance que el primer sistema ( 60 seg )
Puede pensarse, en el mismo sentido que lo venimos haciendo, que an nos queda la
posibilidad de dividir en grupos los intervalos de tiempos en la salida .Para ello ser
necesario considerar de asociar ambas estructuras, es decir la TEMPORAL ( T ) y la
ESPACIAL ( S )
Veamos este tipo de configuraciones

7.1.6.- RED DE CONMUTACIN TS Y ST

Supongamos contar con una etapa de conmutacin temporal ( T ) y otra de
conmutacin espacial ( S ) como muestra la figura. Manteniendo el criterio ya analizado
de dividir en grupos los enlaces mltiples de entrada y ahora tambin los de salida
tendremos:

Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 23 de 31
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 24 de 31

Dado que los grupos de enlaces de mltiples canales son totalmente independientes entre
s y , a los efectos de poder permitir que una lnea de enlace de un grupo pueda
conectarse con cualquier lnea de enlace de cualquier otro grupo se hace necesario
realizar una conmutacin espacial entre grupos de enlaces mltiples.

Supongamos por ej que en determinado momento tengamos que establecer la conexin
Entre Canal 3 PCM 0 ( grupo 1 ) y Canal 7 PCM 31 ( 4 ).

La informacin del canal 3 ya estar almacenada en la posicin 3 de la memoria de la
memoria de conversacin o de datos n 0 como consecuencia de la escritura secuencial.
El punto de cruce correspondiente de la matriz espacial ( en la fig. indicado con A ) se
activar en el intervalo de tiempo coincidente con el intervalo o canal 7 en transmisin del
ltimo PCM al mismo tiempo que se habilita la lectura del canal 3.

Las memorias de control tanto de la etapa temporal como espacial son las encargadas de
comandar sincronizadamente las operaciones correspondientes.

Un efecto similar puede lograrse con la estructura espacial ( S ) asociada a la etapa
temporal ( T ) tal como se ve en la figura.
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 25 de 31

El tiempo afectado a los procesos de lectura y escritura correspondientes a las
disposiciones anteriores ser :


Tanto en la estructura ST como TS encontramos grandes limitaciones respecto al bloqueo
interno ya que , en los ej. anteriores cuando dos canales iguales pero de diferentes
grupos quieren contactarse con otros dos canales pertenecientes al mismo grupo de
salida , veran imposibilitada esa operacin.

Para evitar este inconveniente resulta necesario desvincular las memorias de
conversacin de una rgida correspondencia con cada grupo o , de lo contrario,
independizar los tiempos de conmutacin de la matriz espacial de los intervalos de tiempo
de cada canal de la trama PCM Esto se consigue conformando redes de conmutacin , al
menos de tres etapas , de la cual un ej. Sera el mostrado por la figura siguiente.

Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 26 de 31



Tenemos tres lneas mltiples PCM de 32 canales por trama. Supongamos que de
acuerdo con la sealizacin proveniente del abonado, el procesador central determina
que la conexin debe realizarse entre el canal 2 del PCM 0 ( abonado A ) y el canal 31 del
PCM 2 ( abonado B ).

Para que esto ocurra debemos encontrar un itinerario de tiempo libre interno tanto en el
lado entrante como en el saliente ( los intervalos de tiempo interno no tienen porqu
coincidir con los intervalos de tiempo de la trama )

Supongamos encontrar libre el intervalo de tiempo interno nmero 7 ;ste nmero y las
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 27 de 31
direcciones de lectura necesarias 31 , 0 , y 2 se envan a las memorias de control 0 de
entrada y 2 de salida y a la memoria de control de la matriz espacial.

La informacin del abonado A se escribe en la memoria de datos 0 en la posicin nmero
2 durante el intervalo de tiempo entrante nmero 2 . Cuando llegue el intervalo de tiempo
interno 7 la direccin de lectura indicar la posicin nmero 2.

La informacin es entregada a la matriz espacial, al mismo tiempo la memoria de control
de sta , en su intervalo interno 7 , indica que debe ser operado el punto de cruce nmero
1.
Concretado ello , la informacin atraviesa la red de conmutacin espacial y se enruta
hacia la memoria de conversacin en la salida nmero 2.
En esta ltima se almacenar en la posicin nmero 31, operacin orientada por la
memoria de control asociada y materializada por la direccin indicada en el intervalo de
tiempo interno 7.
Esta secuencia se repetir una vez por trama y durante la permanencia de la
comunicacin marcando un itinerario desde el abonado A hasta el abonado B.
Para completar esta comunicacin que hasta el momento es unidireccional , pueden
usarse dos mtodos : o bien el retorno se elige independientemente del primero , o bien
ambos itinerarios se establecen coordinadamente.

El primer mtodo es ms flexible que el segundo pero ste resulta ms econmico en
hardware. El 1 requiere para identificacin de itinerarios dos bsquedas , el 2do una sola
.
Cuando los itinerarios estn vinculados entre s reciben la denominacin de METODO
ANTIFASE y bsicamente consiste en que localizado el itinerario libre de ida desde A
hacia B durante cierto intervalo de tiempo interno , se garantiza el itinerario de retorno
media trama despus.
En nuestro ej. sera: determinando el itinerario de ida en el intervalo de tiempo interno
nmero 7 , el de retorno ser el nmero 23 ( 7 + 32/2 = 23 )
La desconexin se logra cuando el procesador central ordena el borrado de las palabras
en la memoria de control.
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 28 de 31


La posibilidad de hallar un itinerario libre es mayor cuanto mayor sea el nmero de
intervalos internos .Para valores normales , por ej. de 512 intervalos y una carga de trfico
de 0,8 Erl por canal tendremos un bloqueo interno del orden de 10 a la menos 6.
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 29 de 31

7.1.6.- ESTRUCTURA S T S

En la figura tenemos una estructura STS:


Durante el intervalo de tiempo Ta los puntos de cruce de la matriz espacial indicados
como Ta se operan y la informacin proveniente del abonado A se escribe en una
posicin especfica en la memoria de datos . Cuando llega el intervalo de tiempo Tb se
activan los puntos de cruce Tb y la informacin circula hacia el abonado B

Luego la informacin que proviene de B se escribe en la misma celda de la memoria de
conversacin.

El bloqueo interno de esta red STS depende de la probabilidad de hallar una posicin libre
en cualquiera de las memorias temporales. Cuanto ms memorias de datos tengamos
menor probabilidad de bloqueo existir.. Una red ser sin bloqueo cuando la cantidad de
memorias es igual al doble menos una de la cantidad de Entradas/Salidas
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 30 de 31
EJEMPLO:

1- SISTEMA AXE FRICSSON :
Esquemticamente la red de conmutacin puede ser representada como en la siguiente
figura.
Esta red TST se encuentra duplicada por razones de seguridad. La conexin que enlaza a
las redes temporales y espaciales se efecta a travs de 10 hilos de informacin general.

En realidad la etapa temporal T incluye ambas redes de conmutacin digital T en una sola
unidad, esto ocurre por tratarse de redes plegadas. En consecuencia all encontraremos
no slo las memorias de datos o conversacin de entrada y salida, sino tambin los
multiplexores y demultiplexores y los conversores serie-paralelo y paralelo-serie
asociados a las lneas PCM.

Un esquema ms detallado sera el de la Pg. Siguiente.
El sistema de control utilizado para las dos etapas T de la red de conmutacin
corresponde al conocido como tipo Antifase ; la red espacial S es del tipo 32 x 32 ( 1024
posiciones )y cada punto de cruce representa la conmutacin de 10 hilos.
Universidad acional de Rosario.
Facultad de Ciencias Exactas y Agrimensura.
Ingeniera Electrnica.




Tecnologas de Banda Angosta Centrales Digitales Pgina 31 de 31

También podría gustarte